期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
CMOS折叠-插值A/D转换器中气泡效应的研究
1
作者 朱江 邵志标 《西安交通大学学报》 EI CAS CSCD 北大核心 1999年第1期43-46,共4页
CMOS折叠-插值A/D转换器是一种新颖的高速、低功耗转换器,文中在芯片设计的基础上分析了这种转换器的结构在视频应用时潜在的气泡效应及其压缩消除技术,设计了采用气泡升降法的压缩电路及芯片,取得了较好的压缩效果.气泡效... CMOS折叠-插值A/D转换器是一种新颖的高速、低功耗转换器,文中在芯片设计的基础上分析了这种转换器的结构在视频应用时潜在的气泡效应及其压缩消除技术,设计了采用气泡升降法的压缩电路及芯片,取得了较好的压缩效果.气泡效应是高速A/D中普遍存在的可靠性问题,文中同样为尽可能消除其它高速A/D的气泡失效提供了适用的分析和对策. 展开更多
关键词 折叠 插值 气泡效应 压缩技术 CMOS a/d转换器
在线阅读 下载PDF
视频A/D转换器结构和折叠-插值技术的应用
2
作者 朱江 邵志标 《半导体情报》 1998年第2期45-50,共6页
讨论了已有的几种A/D转换器结构原理及其特点,介绍了一种新研制的CMOS折叠-插值A/D芯片结构的设计原理和性能特点。
关键词 a/d转换器 折叠插值技术 CMOS 视频型
在线阅读 下载PDF
Σ-Δ插值型A/D转换器的结构优化设计 被引量:1
3
作者 唐圣学 何怡刚 +1 位作者 郭杰荣 李宏民 《电子与信息学报》 EI CSCD 北大核心 2007年第7期1775-1778,共4页
该文提出了一种新的通用高阶稳定的∑-Δ插值型A/D转换器的优化设计算法。该算法采用状态空间下通用的插值型结构,研究了设计原理和设计的详细过程,给出了传输函数变换和稳定条件,实现了零点优化和巴特沃思极点的噪声传递函数。在结构... 该文提出了一种新的通用高阶稳定的∑-Δ插值型A/D转换器的优化设计算法。该算法采用状态空间下通用的插值型结构,研究了设计原理和设计的详细过程,给出了传输函数变换和稳定条件,实现了零点优化和巴特沃思极点的噪声传递函数。在结构系数的实现中,采用能量增量最小的优化算法,使A/D转换器具有更佳的稳定性能。最后,通过例子验证了该方法的有效性。 展开更多
关键词 ∑-△a/d转换器 稳定性 插值
在线阅读 下载PDF
一种8位76mW 167 Msample/s流水插值A/D转换器
4
作者 李景虎 王进祥 兰云 《电子器件》 CAS 2008年第4期1187-1190,共4页
实现了一种适合手持式设备应用的8bit模数(A/D)转换器,该A/D转换器采用了2级电容插值和斩波放大技术以降低正常工作模式功耗,流水放大和预平衡比较器技术有效地提高了采样频率。测试结果表明,该流水插值A/D转换器的微分非线性(DNL)和积... 实现了一种适合手持式设备应用的8bit模数(A/D)转换器,该A/D转换器采用了2级电容插值和斩波放大技术以降低正常工作模式功耗,流水放大和预平衡比较器技术有效地提高了采样频率。测试结果表明,该流水插值A/D转换器的微分非线性(DNL)和积分非线性(INL)分别为-1~1.63LSB和-1.66~2.05LSB,其总谐波失真(THD)、去除寄生动态范围(SFDR)和信噪加失真比(SNDR)分别为-43dB、54dB和36.7dB,正常工作模式和等待模式功耗分别为76mW和5mW。该芯片采用中芯国际(SMIC)0.18μm单层多晶六层金属混合CMOS工艺,芯片面积为1269μm×885μm。 展开更多
关键词 容性插值 流水斩波放大器 预平衡比较器 a/d转换器
在线阅读 下载PDF
一种应用于流水折叠式A/D转换器的失调抵消预放大器 被引量:1
5
作者 李晓娟 杨银堂 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2012年第2期95-100,174,共7页
根据流水折叠式A/D转换器的应用要求,设计了一种失调抵消预放大器.采用开关电容电路实现失调存储技术,以减小输入失调电压对转换精度的影响,并通过引入MOS电容实现回馈噪声中和技术.基于SMIC 0.18μm CMOS工艺,在1.8V电源电压、200MHz... 根据流水折叠式A/D转换器的应用要求,设计了一种失调抵消预放大器.采用开关电容电路实现失调存储技术,以减小输入失调电压对转换精度的影响,并通过引入MOS电容实现回馈噪声中和技术.基于SMIC 0.18μm CMOS工艺,在1.8V电源电压、200MHz时钟频率下,对所设计的预放大器进行了功能验证和蒙特卡洛分析.其失调方差仅为3.24mV,功耗为362μW.测试了整个10位100MS/s A/D转换器,最大INL和DNL分别为1.6LSB和0.6LSB.在fin=32MHz,fs=100MHz时,测得SFDR为55dB. 展开更多
关键词 失调抵消 回馈噪声 预放大器 a/d转换器 流水折叠
在线阅读 下载PDF
基于0.18μm CMOS工艺8bit/150MHz折叠插值ADC 被引量:1
6
作者 周蕾 李冬梅 《半导体技术》 CAS CSCD 北大核心 2007年第6期524-527,531,共5页
折叠插值模数转换器的转换速度快,可实现并行一步转换,但由于受到面积、功耗以及CMOS工艺线性度和增益的限制,其精度较低。提出了一种电流模均衡电路,能够有效地消除折叠电路中的共模影响,提高折叠电路增益及线性度,从而提高电路的转换... 折叠插值模数转换器的转换速度快,可实现并行一步转换,但由于受到面积、功耗以及CMOS工艺线性度和增益的限制,其精度较低。提出了一种电流模均衡电路,能够有效地消除折叠电路中的共模影响,提高折叠电路增益及线性度,从而提高电路的转换精度。应用此技术,设计了一款折叠插值A/D转换器,工作电压为3.3 V,采样时钟为150 MHz,并通过0.18μmCMOS工艺实现,版图总面积为0.22 mm2。 展开更多
关键词 折叠 插值 模数转换器 电流模 均衡
在线阅读 下载PDF
8 bit 400 MS/s CMOS折叠插值结构ADC的设计
7
作者 刘兴强 李冬梅 《半导体技术》 CAS CSCD 北大核心 2009年第9期923-926,共4页
折叠插值结构是高速ADC设计中的常用结构。提出了一种新的在折叠插值结构ADC中只对THA进行时间交织的技术,可以在基本不增加芯片功耗和面积的情况下,使ADC的系统速度提高近1倍。位同步技术可以保证粗分和细分通路之间的同步,在位同步的... 折叠插值结构是高速ADC设计中的常用结构。提出了一种新的在折叠插值结构ADC中只对THA进行时间交织的技术,可以在基本不增加芯片功耗和面积的情况下,使ADC的系统速度提高近1倍。位同步技术可以保证粗分和细分通路之间的同步,在位同步的基础上设计了新的编码方式。基于上述技术设计了8 bit 400 MS/s CMOS折叠插值结构ADC,核心电路电流为110mA,面积仅1mm×0.8mm,Nyquist采样频率下SNDR为47.2dB,SFDR为57.1dB。 展开更多
关键词 折叠 插值 时间交织 位同步 模数转换器
在线阅读 下载PDF
高速ADC中折叠电路的改进
8
作者 欧阳忠明 邵志标 +1 位作者 姚剑峰 张国光 《微电子学与计算机》 CSCD 北大核心 2011年第9期131-134,共4页
针对8bit 125Ms/s折叠插值A/D转换器芯片设计,文中提出了一种新的折叠波产生算法,在低压设计中节省了电压设计余度.折叠电路的尾电流源采用低压宽摆幅的共源共栅结构,使差分对的尾电流源更匹配,改善了整个A/D转换器的非线性;折叠电路输... 针对8bit 125Ms/s折叠插值A/D转换器芯片设计,文中提出了一种新的折叠波产生算法,在低压设计中节省了电压设计余度.折叠电路的尾电流源采用低压宽摆幅的共源共栅结构,使差分对的尾电流源更匹配,改善了整个A/D转换器的非线性;折叠电路输出端采用跨阻放大器输出,提高了折叠电路输出端的带宽;采用共模反馈电路,使折叠输出的共模点更稳定,减小了折叠波的过零点失真.整个电路采用2.5V低电压设计,UMC 0.25μm的工艺模型参数,用Hspice对A/D电路进行模拟验证.结果表明,此电路取得了预期结果. 展开更多
关键词 折叠插值a/d转换器 折叠电路 尾电流源 带宽 共模反馈
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部