期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
采用新型低成本共模反馈电路的全差分运放设计
被引量:
2
1
作者
雷鑑铭
胡北稳
+1 位作者
桂涵姝
张乐
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2013年第10期1777-1783,共7页
设计应用于流水线型ADC的全差分运算放大器.运放中共模反馈电路采用调节反馈深度和共用差分信号通路的新型结构来实现,用简单的结构实现了高环路增益,通过降低反馈系数的方法防止电路产生自激振荡,避免了因引用补偿电容带来的高成本和...
设计应用于流水线型ADC的全差分运算放大器.运放中共模反馈电路采用调节反馈深度和共用差分信号通路的新型结构来实现,用简单的结构实现了高环路增益,通过降低反馈系数的方法防止电路产生自激振荡,避免了因引用补偿电容带来的高成本和高设计难度.放大器采用两级折叠共源共栅结构并进行频率补偿,输出级采用推挽式AB类结构.设计的全差分运算放大器基于中芯国际(SMIC)0.35μm工艺.后仿结果表明,放大器直流增益为100dB,负载为3pF时单位增益带宽为359MHz,相位裕度为68°,建立时间为12.3ns,满足ADC所要求的性能指标,适用于高精度流水线型ADC中的级间增益电路和采样保持电路.
展开更多
关键词
流水线型ADC
全差分
共
模反馈
折叠共源共栅结构
在线阅读
下载PDF
职称材料
全差分结构低功耗CMOS运算放大器设计
被引量:
3
2
作者
肖莹慧
《沈阳工业大学学报》
EI
CAS
北大核心
2017年第6期670-674,共5页
为了减小低电源电压以及短沟道效应对放大器的影响,获得低电压高增益的放大器,提出了一种基于65 nm CMOS工艺技术的全差分运算跨导放大器(OTA).采用基于增益增强技术的折叠共源共栅拓扑结构,使放大器具有轨到轨输入及大输出摆幅特性,同...
为了减小低电源电压以及短沟道效应对放大器的影响,获得低电压高增益的放大器,提出了一种基于65 nm CMOS工艺技术的全差分运算跨导放大器(OTA).采用基于增益增强技术的折叠共源共栅拓扑结构,使放大器具有轨到轨输入及大输出摆幅特性,同时兼备高速、高增益及低功耗优点.电路仿真结果表明,其直流增益为82 d B,增益带宽为477 MHz,相位裕度为59°.正常工艺角下稳定时间为10 ns,稳定精度为0.05%,而功耗仅为4.8 m W.
展开更多
关键词
CMOS集成电路
增益增强
运算跨导放大器
高速
高增益
低功耗
折叠共源共栅结构
高增益带宽
在线阅读
下载PDF
职称材料
题名
采用新型低成本共模反馈电路的全差分运放设计
被引量:
2
1
作者
雷鑑铭
胡北稳
桂涵姝
张乐
机构
华中科技大学电子科学与技术系
出处
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2013年第10期1777-1783,共7页
基金
国家自然科学基金资助项目(60706003)
文摘
设计应用于流水线型ADC的全差分运算放大器.运放中共模反馈电路采用调节反馈深度和共用差分信号通路的新型结构来实现,用简单的结构实现了高环路增益,通过降低反馈系数的方法防止电路产生自激振荡,避免了因引用补偿电容带来的高成本和高设计难度.放大器采用两级折叠共源共栅结构并进行频率补偿,输出级采用推挽式AB类结构.设计的全差分运算放大器基于中芯国际(SMIC)0.35μm工艺.后仿结果表明,放大器直流增益为100dB,负载为3pF时单位增益带宽为359MHz,相位裕度为68°,建立时间为12.3ns,满足ADC所要求的性能指标,适用于高精度流水线型ADC中的级间增益电路和采样保持电路.
关键词
流水线型ADC
全差分
共
模反馈
折叠共源共栅结构
Keywords
pipelined ADC
fully differential
common-mode feedback
folded cascode architecture
分类号
TN432 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
全差分结构低功耗CMOS运算放大器设计
被引量:
3
2
作者
肖莹慧
机构
中南财经政法大学武汉学院
出处
《沈阳工业大学学报》
EI
CAS
北大核心
2017年第6期670-674,共5页
基金
中国博士后科学基金资助项目(2015T80797)
文摘
为了减小低电源电压以及短沟道效应对放大器的影响,获得低电压高增益的放大器,提出了一种基于65 nm CMOS工艺技术的全差分运算跨导放大器(OTA).采用基于增益增强技术的折叠共源共栅拓扑结构,使放大器具有轨到轨输入及大输出摆幅特性,同时兼备高速、高增益及低功耗优点.电路仿真结果表明,其直流增益为82 d B,增益带宽为477 MHz,相位裕度为59°.正常工艺角下稳定时间为10 ns,稳定精度为0.05%,而功耗仅为4.8 m W.
关键词
CMOS集成电路
增益增强
运算跨导放大器
高速
高增益
低功耗
折叠共源共栅结构
高增益带宽
Keywords
CMOS integrated circuit
gain enhancement
operational transconductance amplifier
high speed
high gain
low power
folded-cascode structure
high gain bandwidth
分类号
TN432 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
采用新型低成本共模反馈电路的全差分运放设计
雷鑑铭
胡北稳
桂涵姝
张乐
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2013
2
在线阅读
下载PDF
职称材料
2
全差分结构低功耗CMOS运算放大器设计
肖莹慧
《沈阳工业大学学报》
EI
CAS
北大核心
2017
3
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部