-
题名应用于5.8 GHz的高线性多普勒雷达接收机设计
- 1
-
-
作者
赖瑞
阮颖
崔杰
-
机构
上海电力大学电子与信息工程学院
南京理工大学电子工程与光电技术学院
-
出处
《现代电子技术》
北大核心
2025年第21期144-148,共5页
-
基金
国家自然科学基金项目(62001232)。
-
文摘
为了解决传统分立模块组成的雷达系统一致性较差、频点不稳定、抗干扰能力弱等缺陷,文中针对5.8 GHz多普勒雷达应用,基于Dongbu 130 nm CMOS工艺设计了一种高线性抗阻塞接收机电路,接收机芯片主要由低噪声放大器(LNA)、混频器(Mixer)、压控振荡器(VCO)以及辅助电路等组成。接收链路使用单端结构以降低整体功耗,低噪声放大器用电感作为负载以获得较好的噪声和增益,混频器采用Current Bleeding技术以提高线性输出能力。为了减小混频器差分输出端直流偏差导致的非线性,提出直流校准模块,通过采样输出电压差反馈回输入节点以达到抑制直流偏差的效果。实际测试结果显示:接收机底噪电压为175 mV,VCO在1 MHz处的相位噪声为-113 dBc,发射端频谱较平滑无明显毛刺;射频增益可调范围为20~41 dB;雷达芯片可侦测人体走动极限距离大约为12 m,折合接收机灵敏度为-104.9 dBm。在噪声和增益均满足雷达系统实际应用需求的条件下实现了极低的灵敏度,且芯片面积仅为0.99 mm2。
-
关键词
多普勒雷达
抗阻塞接收机
高线性
低噪声放大器
单平衡混频器
压控振荡器
直流校准环路
-
Keywords
Doppler radar
blocker⁃tolerant receiver
high linearity
LNA
single⁃balanced mixer
VCO
DC calibration loop
-
分类号
TN454-34
[电子电信—微电子学与固体电子学]
-