期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
全数字接收机中一种基于并行流水线与快速FIR算法的插值滤波器结构及其实现 被引量:9
1
作者 邓军 杨银堂 《电子与信息学报》 EI CSCD 北大核心 2010年第9期2089-2094,共6页
该文在对已有的拉格朗日立方插值滤波器Farrow结构进行分析和研究的基础上,使用了流水线技术和并行处理技术来提高滤波器的速度。在此基础上提出了基于快速FIR算法的结构,降低了并行的Farrow结构的复杂度。对该算法结构进行了仿真,并在F... 该文在对已有的拉格朗日立方插值滤波器Farrow结构进行分析和研究的基础上,使用了流水线技术和并行处理技术来提高滤波器的速度。在此基础上提出了基于快速FIR算法的结构,降低了并行的Farrow结构的复杂度。对该算法结构进行了仿真,并在FPGA上实现。分析结果表明,改进后的结构有更快的运行速度和更低的功耗。 展开更多
关键词 全数字接收机 插值滤波器 FARROW结构 快速fir算法
在线阅读 下载PDF
高效2^n并行快速FIR算法及其实现方法 被引量:1
2
作者 胡剑浩 曾维棋 +1 位作者 费超 陈杰男 《电子科技大学学报》 EI CAS CSCD 北大核心 2020年第2期182-186,共5页
快速有限脉冲响应(FIR)算法(FFA)突破了传统并行FIR滤波器复杂度随并行度线性增加的局限性,效率大幅提高。然而目前缺少对高并行FFA通用算法和实现架构的研究。该文提出了高效2^n并行FFA,并给出了其通用算法形式与实现架构;同时讨论了... 快速有限脉冲响应(FIR)算法(FFA)突破了传统并行FIR滤波器复杂度随并行度线性增加的局限性,效率大幅提高。然而目前缺少对高并行FFA通用算法和实现架构的研究。该文提出了高效2^n并行FFA,并给出了其通用算法形式与实现架构;同时讨论了对于非2^n并行FFA的实现架构。通过算法分析和硬件效率评估,本文算法及其实现架构在相同的并行度和性能条件下,比传统并行算法有显著改善,且随着并行度的增加,这种优势更加明显。该算法在高并行FIR滤波器的应用中有很大优势。 展开更多
关键词 2^n并行 快速fir算法 fir滤波器 硬件效率
在线阅读 下载PDF
高速低复杂度并行盲均衡的研究与FPGA实现 被引量:3
3
作者 王爱华 车雯 +1 位作者 方金辉 孟恩同 《北京理工大学学报》 EI CAS CSCD 北大核心 2019年第11期1192-1197,共6页
针对高速解调系统中由多径效应、射频器件和模数转换(ADC)的带内幅度相位的不一致性以及定时采样时刻的偏差等所引起码间串扰问题,提出了一种基于恒模算法(CMA)的低复杂度并行盲均衡实现结构,该结构运用弛豫超前变换技术以及快速FIR算法... 针对高速解调系统中由多径效应、射频器件和模数转换(ADC)的带内幅度相位的不一致性以及定时采样时刻的偏差等所引起码间串扰问题,提出了一种基于恒模算法(CMA)的低复杂度并行盲均衡实现结构,该结构运用弛豫超前变换技术以及快速FIR算法(FFA),在符号速率远高于FPGA时钟频率的情况下,通过运用低复杂度的流水线并行结构,以较少的硬件开销,满足盲均衡最大化数据吞吐量的要求.将本架构在Xilinx XC7VX690T硬件平台上实现,并应用于600 Ms/s符号速率的高速解调系统中,极大地提高了信号的质量,从而验证了本算法的可行性和高效性. 展开更多
关键词 均衡器 恒模算法 弛豫超前变换 快速fir算法
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部