期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
准循环LDPC码的部分并行译码算法 被引量:4
1
作者 赵建功 刘香玲 《无线电工程》 2012年第2期55-57,64,共4页
IEEE802.16e标准定义的准循环低密度奇偶校验(LDPC)码是一种线性分组码。针对LDPC码校验矩阵的稀疏准循环特性,对基于部分并行结构的归一化最小和(NMS)译码算法进行了研究,给出了译码信息量化和信息交换的方法。通过数值仿真验证了译码... IEEE802.16e标准定义的准循环低密度奇偶校验(LDPC)码是一种线性分组码。针对LDPC码校验矩阵的稀疏准循环特性,对基于部分并行结构的归一化最小和(NMS)译码算法进行了研究,给出了译码信息量化和信息交换的方法。通过数值仿真验证了译码算法在高斯信道中的译码性能,并利用现场可编程门阵列(FPGA)对该译码算法进行了实现。 展开更多
关键词 纠错码 低密度奇偶校验码 归一化最小和算法 准循环
在线阅读 下载PDF
改进的非规则QC-LDPC译码算法和结构 被引量:1
2
作者 陈发堂 王永航 张翰卿 《光通信研究》 北大核心 2020年第6期1-4,16,共5页
为提升非规则准循环低密度奇偶校验码的译码性能和降低译码器实现难度,文章提出了一种基于度数归一化最小和(BD-NMS)算法和一种改进的译码结构。首先分析了最优归一化因子变化规律,得到其在不同度数下的分布特性,依据分布特性对度数分层... 为提升非规则准循环低密度奇偶校验码的译码性能和降低译码器实现难度,文章提出了一种基于度数归一化最小和(BD-NMS)算法和一种改进的译码结构。首先分析了最优归一化因子变化规律,得到其在不同度数下的分布特性,依据分布特性对度数分层,最后利用密度演化和加权向量得到各层归一化因子。文章所提译码结构中,校验节点以提升值为单位分组,每组以2的整数次幂为单位分子层,子层按顺序依次更新。仿真结果与复杂度分析表明,文章所提译码结构资源消耗和复杂度更低;BD-NMS算法拥有更为优异的译码性能和收敛速度,在误码率为10-6时译码性能比密度演化最小和(DE-MS)算法提升了0.19 dB左右,增加的复杂度只包括比较运算,易于硬件实现。 展开更多
关键词 准循环低密度奇偶校验码 归一化最小和算法 译码结构
在线阅读 下载PDF
硬件可实现的LDPC译码算法研究 被引量:1
3
作者 姜博宇 姚远程 秦明伟 《现代电子技术》 2014年第17期5-8,共4页
低密度奇偶校验(LDPC)码有着较强的纠错能力,已被确定为第四代移动通信技术中首选码字。分析对比了几种LDPC译码算法的过程,基于硬件可实现性这一研究热点,对传统的译码算法进行了优化,提出一种易于硬件实现的LDPC译码算法。仿真结果表... 低密度奇偶校验(LDPC)码有着较强的纠错能力,已被确定为第四代移动通信技术中首选码字。分析对比了几种LDPC译码算法的过程,基于硬件可实现性这一研究热点,对传统的译码算法进行了优化,提出一种易于硬件实现的LDPC译码算法。仿真结果表明:归一化最小和算法在不增加迭代次数,码长较长的情况下也有着很好的译码性能,适合在LDPC译码器的硬件实现中推广。 展开更多
关键词 LDPC码 译码算法 归一化最小和算法 译码器
在线阅读 下载PDF
基于CCSDS标准的高速LDPC译码算法 被引量:1
4
作者 杜兵团 赵建功 《无线电工程》 2013年第10期33-35,50,共4页
简要介绍了准循环低密度奇偶校验(LDPC)码的重要性,对CCSDS标准定义的LDPC码进行了深入研究。针对LDPC码的校验矩阵具有稀疏准循环特性,对归一化最小和译码算法进行了研究,给出了部分并行译码器的结构。通过数值仿真验证了译码算法在高... 简要介绍了准循环低密度奇偶校验(LDPC)码的重要性,对CCSDS标准定义的LDPC码进行了深入研究。针对LDPC码的校验矩阵具有稀疏准循环特性,对归一化最小和译码算法进行了研究,给出了部分并行译码器的结构。通过数值仿真验证了译码算法在高斯白噪声条件下的译码性能。利用现场可编程逻辑器件(FPGA)对CCSDS标准中定义的(5120,4096)码进行了实现。 展开更多
关键词 CCSDS 低密度奇偶校验码 归一化最小和算法 译码器
在线阅读 下载PDF
WIMAX LDPC码译码器的FPGA实现 被引量:2
5
作者 王秀敏 张洋 +1 位作者 陈豪威 付娟 《电子技术应用》 北大核心 2011年第3期44-47,共4页
设计了基于TDMP-NMS算法的码率码长可配置LDPC码译码器,支持WIMAX标准LDPC码的译码。通过插入最短的额外时钟周期,使得更新后的节点信息得到了及时利用。采用一种工作于增量模式的基于填充算法的桶形移位寄存器结构,实现了对该标准中576... 设计了基于TDMP-NMS算法的码率码长可配置LDPC码译码器,支持WIMAX标准LDPC码的译码。通过插入最短的额外时钟周期,使得更新后的节点信息得到了及时利用。采用一种工作于增量模式的基于填充算法的桶形移位寄存器结构,实现了对该标准中576、768、1152、2304 4种码长LDPC码译码的支持。结果表明所设计的译码器完全能满足WIMAX标准对数据吞吐率的要求。 展开更多
关键词 WIMAX 低密度奇偶校验码译码器 FPGA TDMP 归一化最小和算法
在线阅读 下载PDF
基于FPGA的WIMAX LDPC码译码器设计与实现
6
作者 王秀敏 张洋 +1 位作者 付娟 王尧 《大连理工大学学报》 EI CAS CSCD 北大核心 2012年第4期594-598,共5页
提出了基于TDMP-NMS算法的部分并行LDPC码译码器结构,其具有TDMP算法译码收敛快和NMS算法保持较好误码率性能下实现简单的优点.该译码器支持WIMAX标准中所有码长和码率LDPC码的译码.设计了一种基于桶形移位寄存器的重组网络单元,实现了... 提出了基于TDMP-NMS算法的部分并行LDPC码译码器结构,其具有TDMP算法译码收敛快和NMS算法保持较好误码率性能下实现简单的优点.该译码器支持WIMAX标准中所有码长和码率LDPC码的译码.设计了一种基于桶形移位寄存器的重组网络单元,实现了对该标准中19种码长LDPC码译码的支持.采用一种适合于TDMP算法及其各种简化算法的动态迭代停止准则,使译码器能根据译码情况自适应地调整迭代次数.结果显示所提方案在提高译码器吞吐率的同时有效减少了译码器的硬件资源消耗. 展开更多
关键词 WIMAX 低密度奇偶校验码译码器 现场可编程逻辑门阵列 TDMP 归一化最小和算法
在线阅读 下载PDF
基于FPGA的DSC高速译码器设计及实现 被引量:2
7
作者 龙奎成 卿粼波 +1 位作者 何小海 吕顺 《电子技术应用》 北大核心 2016年第9期39-43,共5页
采用易于FPGA实现的归一化最小和算法,通过选取合适的归一化因子,将乘法转化成移位和加法运算。在高斯白噪声信道下,仿真该译码算法得出最佳的译码迭代次数,并结合Xilinx XC7VX485T资源确定量化位数。然后基于该算法和这3个参数设计了... 采用易于FPGA实现的归一化最小和算法,通过选取合适的归一化因子,将乘法转化成移位和加法运算。在高斯白噪声信道下,仿真该译码算法得出最佳的译码迭代次数,并结合Xilinx XC7VX485T资源确定量化位数。然后基于该算法和这3个参数设计了一种全新的、高速部分并行的DSC译码器。该译码器最大限度地实现了译码效率、译码复杂度、FPGA资源利用率之间的平衡,并在Xilinx XC7VX485T芯片上实现了该译码器,其吞吐率可达197 Mb/s。 展开更多
关键词 DSC译码器 FPGA 部分并行 归一化最小和算法
在线阅读 下载PDF
LDPC码在TFU-OFDM下行链路中的应用研究
8
作者 赵玉瑶 胡莉丽 薛光达 《现代电子技术》 2011年第17期63-66,70,共5页
TFU-OFDM技术为时频域联合的OFDM技术,通过采用PN序列和导频联合进行信道估计可以取得更好的抗干扰能力和误码率性能。LDPC码是最接近shannon极限的信道编码,针对准循环的LDPC码,分析了不同的译码方式,并对归一化最小和译码算法下系统... TFU-OFDM技术为时频域联合的OFDM技术,通过采用PN序列和导频联合进行信道估计可以取得更好的抗干扰能力和误码率性能。LDPC码是最接近shannon极限的信道编码,针对准循环的LDPC码,分析了不同的译码方式,并对归一化最小和译码算法下系统误码率性能进行了研究,得到了校正因子和迭代次数的最佳值;另对联合LDPC码的TFU-OFDM系统进行不同码率和星座映射方式下的系统性能评估。 展开更多
关键词 TFU—OFDM LDPC BP译码算法 归一化最小和算法 校正因子 迭代方法
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部