期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
一种用于高速串行接口电路的偏置产生方法及实现
1
作者 李浩亮 叶会英 徐力平 《郑州大学学报(工学版)》 CAS 2007年第2期68-72,共5页
提出了一种符合USB高速模式的偏置产生方法,针对常规偏置设计方法特点,将偏置电路融合于接口电路本身.介绍了USB高速串行接口电路架构,分析了其中偏置电路的产生机理、设计方法,最后,给出了偏置电路的完整实现,电路前后仿真基于C... 提出了一种符合USB高速模式的偏置产生方法,针对常规偏置设计方法特点,将偏置电路融合于接口电路本身.介绍了USB高速串行接口电路架构,分析了其中偏置电路的产生机理、设计方法,最后,给出了偏置电路的完整实现,电路前后仿真基于Cadence的spectre仿真软件,电路设计和流片基于TSMC的CMOS0.25um混合信号模型,前后仿真实验和流片测试结果表明:基于所设计的偏置,USB高速模式下的发送器、接收器均可正确工作;能隙基准部分在输入电压为2.5V,在-50~70℃范围内,输出电压稳定在1.2337~1.2356V,输出电压变化率为0.154%, 展开更多
关键词 高速串行接口 偏置 能隙基准电压源 发送器 接收
在线阅读 下载PDF
高速串行数据通信VME插件的研制
2
作者 章平 过雅南 +5 位作者 赵棣新 陈鑫东 李小南 刘斌 张炳云 张家文 《核电子学与探测技术》 CAS CSCD 北大核心 2002年第1期44-46,55,共4页
点对点高速串行数据传输是实现开关型多路并行事例组装器的关键之一 ,介绍了一种高速串行数据通信 VME插件的研制 ,采用数据传输率为 16 0~ 330 Mbit/ s的标准 HOTLink器件来实现串行数据通信 ,实测最大数据传输率达到 4 0 0 Mbit/ s,... 点对点高速串行数据传输是实现开关型多路并行事例组装器的关键之一 ,介绍了一种高速串行数据通信 VME插件的研制 ,采用数据传输率为 16 0~ 330 Mbit/ s的标准 HOTLink器件来实现串行数据通信 ,实测最大数据传输率达到 4 0 0 Mbit/ s,误码率小于 10 -10 。 展开更多
关键词 串行数据传输 点对点通信 发送器 接收 串行数据通信 VME插件 接口电路 设计 开关型多路并行事件组装器
在线阅读 下载PDF
SC26C94在测控系统中的应用
3
作者 张小林 《半导体技术》 CAS CSCD 北大核心 2003年第9期75-78,共4页
介绍了Philips半导体公司生产的一种四通道通用异步串行接收/发送器SC26C94的特点,并以其在某测控系统中的应用实例,给出该器件和80X86的接口电路设计,详细描述了该器件使用时初始化编程和中断服务程序编程步骤及方法。运行结果表明:SC2... 介绍了Philips半导体公司生产的一种四通道通用异步串行接收/发送器SC26C94的特点,并以其在某测控系统中的应用实例,给出该器件和80X86的接口电路设计,详细描述了该器件使用时初始化编程和中断服务程序编程步骤及方法。运行结果表明:SC26C94以其集程度高、功能强、功耗低等特点,能方便有效地用于测控系统中串行接口扩充。 展开更多
关键词 SC26C94 测控系统 Philips半导体公司 异步串行接收/发送器 串行通信 串行接口 接口电路设计
在线阅读 下载PDF
一种新颖的UART自适应波特率发生器的设计 被引量:13
4
作者 周建华 万书芹 薛忠杰 《半导体技术》 CAS CSCD 北大核心 2007年第12期1052-1055,共4页
实现了一种应用于UART中的自适应波特率发生器的设计。设计通过使用计数器和边沿检测器对串行线路上的一个低电平周期进行精确计数,然后经过一系列比较迭代,最终得出串行线路数据波特率。利用Quartus软件工具完成电路物理设计、仿真及综... 实现了一种应用于UART中的自适应波特率发生器的设计。设计通过使用计数器和边沿检测器对串行线路上的一个低电平周期进行精确计数,然后经过一系列比较迭代,最终得出串行线路数据波特率。利用Quartus软件工具完成电路物理设计、仿真及综合,结果表明电路能正确地探测出串行数据波特率。最后将电路实现于CycloneII系列FPGA上。运用该电路可以简化UART接收器部分设计。 展开更多
关键词 通用异步接收发送器 波特率发生器 异步通信 不归零码
在线阅读 下载PDF
基于ISP微控制器的PLC实现方法 被引量:4
5
作者 朱宁西 张齐 《华南理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2003年第1期84-87,共4页
介绍采用带有ISP功能的微控制器实现可编程序控制器PLC的设计思路、硬件构成和实现方法 。
关键词 ISP PLC 可编程序控制器 在系统编程 微控制器 通用异步接收/发送器 设计方法
在线阅读 下载PDF
基于Verilog HDL的UART IP的设计 被引量:4
6
作者 李秋菊 杨银堂 高海霞 《半导体技术》 CAS CSCD 北大核心 2007年第6期520-523,共4页
通用异步接收发送器具有可编程性和高度兼容性,在嵌入式系统设计中得到了广泛的应用。介绍了一种利用Verilog HDL语言设计UART核心功能的方法,具体描述了发送、接收、同步FIFO以及波特率发生器模块的设计,最后给出了该核心模块的整体功... 通用异步接收发送器具有可编程性和高度兼容性,在嵌入式系统设计中得到了广泛的应用。介绍了一种利用Verilog HDL语言设计UART核心功能的方法,具体描述了发送、接收、同步FIFO以及波特率发生器模块的设计,最后给出了该核心模块的整体功能仿真和综合结果。结果表明该UART功能正确、稳定、可靠,可以很好地应用于异步通讯中。 展开更多
关键词 通用异步接收发送器 VERILOG HDL 先入先出
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部