期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于Rocket-Chip开源处理器的CNN加速模块的设计及实现
被引量:
6
1
作者
杨维科
贺光辉
景乃锋
《微电子学与计算机》
CSCD
北大核心
2018年第4期17-21,共5页
基于RISC-V开源指令集及Rocket-Chip开源处理器,提出了一种基于Eyeriss结构的卷积神经网络加速模块,并与处理器连接形成完整的系统.该加速器结构通过进行横向(卷积核权值),纵向(输出计算结果)以及斜向(输入图像)的数据重用,大大减少了...
基于RISC-V开源指令集及Rocket-Chip开源处理器,提出了一种基于Eyeriss结构的卷积神经网络加速模块,并与处理器连接形成完整的系统.该加速器结构通过进行横向(卷积核权值),纵向(输出计算结果)以及斜向(输入图像)的数据重用,大大减少了卷积层的时间消耗.此外,利用加州大学伯克利分校开发的Chisel3语言,一方面生成该系统的C语言模拟器进行调试,另一方面生成Verilog进行综合和布局布线.通过对LeNet-5手写数字识别网络及MNIST数据集进行测试,准确度、速度等都达到了令人满意的结果.
展开更多
关键词
开源处理器
RISC-V
卷积神经网络
Eyeriss
在线阅读
下载PDF
职称材料
基于PicoRV32开源处理器的SOC平台搭建
被引量:
4
2
作者
贠晨阳
苗瑞霞
《现代电子技术》
北大核心
2019年第21期90-93,共4页
由于现有的处理器架构及IP核存在授权费用高、兼容性差等问题,近两年出现的新型RISC-V架构有着开源、免费等优势,文中基于RISC-V指令集的PicoRV32开源处理器,搭建一个精简SOC硬件平台。通过运行呼吸灯测试程序,验证了该平台的正确性。在...
由于现有的处理器架构及IP核存在授权费用高、兼容性差等问题,近两年出现的新型RISC-V架构有着开源、免费等优势,文中基于RISC-V指令集的PicoRV32开源处理器,搭建一个精简SOC硬件平台。通过运行呼吸灯测试程序,验证了该平台的正确性。在Xilinx XCVU440的FPGA开发板下资源显示最高频率为381.2 MHz,LUTs为1137。可见PicoRV32开源微处理器具有逻辑门数少、跑频高的优点,可被用作FPGA设计和ASIC设计的辅助处理器,具有较高的研究价值和应用前景,并且所设计的平台可适用于其他处理器的SOC搭建及FPGA综合验证。
展开更多
关键词
开源处理器
RISC-V
VERILOG
HDL
呼吸灯
SOC硬件平台
平台验证
在线阅读
下载PDF
职称材料
基于开源处理器Rocket的异构SoC设计与验证
被引量:
4
3
作者
高营
刘德
鞠虎
《电子与封装》
2021年第3期62-66,共5页
随着神经网络隐层数的增多,训练计算量增大。为提高算法的执行效率,包含硬件算法加速器的异构片上系统(So C)相继被提出。开源处理器Rocket core项目含有核生成器,不仅能够定制核的个数而且含有协处理扩展接口,易于异构So C的研究和设...
随着神经网络隐层数的增多,训练计算量增大。为提高算法的执行效率,包含硬件算法加速器的异构片上系统(So C)相继被提出。开源处理器Rocket core项目含有核生成器,不仅能够定制核的个数而且含有协处理扩展接口,易于异构So C的研究和设计工作。基于开源处理器Rocket core和开源项目Si-Five Blocks,以ReLU协处理器和向量内积加速器为例搭建了精简的So C,并以FPGA开发板VC707为验证平台,完成了ReLU和向量内积加速器的原型验证,结果证明了该异构So C对加速卷积神经网络运算的有效性和实用性。
展开更多
关键词
开源处理器
硬件算法加速器
平台验证
异构SoC
在线阅读
下载PDF
职称材料
题名
基于Rocket-Chip开源处理器的CNN加速模块的设计及实现
被引量:
6
1
作者
杨维科
贺光辉
景乃锋
机构
上海交通大学电子信息与电气工程学院
出处
《微电子学与计算机》
CSCD
北大核心
2018年第4期17-21,共5页
文摘
基于RISC-V开源指令集及Rocket-Chip开源处理器,提出了一种基于Eyeriss结构的卷积神经网络加速模块,并与处理器连接形成完整的系统.该加速器结构通过进行横向(卷积核权值),纵向(输出计算结果)以及斜向(输入图像)的数据重用,大大减少了卷积层的时间消耗.此外,利用加州大学伯克利分校开发的Chisel3语言,一方面生成该系统的C语言模拟器进行调试,另一方面生成Verilog进行综合和布局布线.通过对LeNet-5手写数字识别网络及MNIST数据集进行测试,准确度、速度等都达到了令人满意的结果.
关键词
开源处理器
RISC-V
卷积神经网络
Eyeriss
Keywords
open source processor
RISC-V
convolutional neural network
Eyeriss
分类号
TP39 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
基于PicoRV32开源处理器的SOC平台搭建
被引量:
4
2
作者
贠晨阳
苗瑞霞
机构
西安邮电大学电子工程学院
出处
《现代电子技术》
北大核心
2019年第21期90-93,共4页
文摘
由于现有的处理器架构及IP核存在授权费用高、兼容性差等问题,近两年出现的新型RISC-V架构有着开源、免费等优势,文中基于RISC-V指令集的PicoRV32开源处理器,搭建一个精简SOC硬件平台。通过运行呼吸灯测试程序,验证了该平台的正确性。在Xilinx XCVU440的FPGA开发板下资源显示最高频率为381.2 MHz,LUTs为1137。可见PicoRV32开源微处理器具有逻辑门数少、跑频高的优点,可被用作FPGA设计和ASIC设计的辅助处理器,具有较高的研究价值和应用前景,并且所设计的平台可适用于其他处理器的SOC搭建及FPGA综合验证。
关键词
开源处理器
RISC-V
VERILOG
HDL
呼吸灯
SOC硬件平台
平台验证
Keywords
open source processor
RISC-V
Verilog HDL
breathing light
SOC hardware platform
platform verification
分类号
TN43 [电子电信—微电子学与固体电子学]
34
在线阅读
下载PDF
职称材料
题名
基于开源处理器Rocket的异构SoC设计与验证
被引量:
4
3
作者
高营
刘德
鞠虎
机构
中科芯集成电路有限公司
出处
《电子与封装》
2021年第3期62-66,共5页
文摘
随着神经网络隐层数的增多,训练计算量增大。为提高算法的执行效率,包含硬件算法加速器的异构片上系统(So C)相继被提出。开源处理器Rocket core项目含有核生成器,不仅能够定制核的个数而且含有协处理扩展接口,易于异构So C的研究和设计工作。基于开源处理器Rocket core和开源项目Si-Five Blocks,以ReLU协处理器和向量内积加速器为例搭建了精简的So C,并以FPGA开发板VC707为验证平台,完成了ReLU和向量内积加速器的原型验证,结果证明了该异构So C对加速卷积神经网络运算的有效性和实用性。
关键词
开源处理器
硬件算法加速器
平台验证
异构SoC
Keywords
open source processor
hardware algorithm accelerator
prototype verification
heterogeneous SoC
分类号
TN402 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于Rocket-Chip开源处理器的CNN加速模块的设计及实现
杨维科
贺光辉
景乃锋
《微电子学与计算机》
CSCD
北大核心
2018
6
在线阅读
下载PDF
职称材料
2
基于PicoRV32开源处理器的SOC平台搭建
贠晨阳
苗瑞霞
《现代电子技术》
北大核心
2019
4
在线阅读
下载PDF
职称材料
3
基于开源处理器Rocket的异构SoC设计与验证
高营
刘德
鞠虎
《电子与封装》
2021
4
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部