期刊文献+
共找到31篇文章
< 1 2 >
每页显示 20 50 100
串并转换思想与绝对式时栅传感器的频响特性研究 被引量:1
1
作者 王彦刚 彭东林 +1 位作者 易文翠 刘宇妍 《中国机械工程》 EI CAS CSCD 北大核心 2007年第9期1088-1091,共4页
在分析绝对式时栅位移传感器频响特性的基础上,介绍了一种在数字信号处理电路中的数据串并转换思想,并提出了一种基于串并转换思想的绝对式时栅信号处理电路设计方案。信号处理电路采用了复杂可编程逻辑器件(CPLD)芯片,预处理电路将测... 在分析绝对式时栅位移传感器频响特性的基础上,介绍了一种在数字信号处理电路中的数据串并转换思想,并提出了一种基于串并转换思想的绝对式时栅信号处理电路设计方案。信号处理电路采用了复杂可编程逻辑器件(CPLD)芯片,预处理电路将测头信号进行模数转换后,经可编程多路切换器模块处理,自适应地将原始测头信号分别转换为对应的多路并行信号,各路对应的分频信号通过比相电路及传感器信号处理电路模块运算后转换为绝对位移脉冲测量信号,最后将多路绝对位移脉冲测量信号进行并串转换操作输出测量值。对信号处理电路进行了仿真,结果证明,该方法可大大提高时栅位移传感器的频响特性,从而为绝对式时栅位移传感器提供了一种应用于动态测控系统的解决方法。 展开更多
关键词 并转换 时栅 传感器 频响特性
在线阅读 下载PDF
AT24系列存储器数据串并转换接口的IP核设计
2
作者 谭文虎 彭新生 +1 位作者 刘守印 黄光明 《现代电子技术》 2002年第6期16-19,共4页
AT2 4系列 EEPROM芯片是基于 I2 C(Inter- Integrated Circuit)总线协议而设计的。该存储器与微处理器通信 ,需要把串行数据转换成并行数据 ,或把并行数据转换成串行数据后 ,通信过程才能进行。介绍用 VHDL语言设计该存储器数据串并转... AT2 4系列 EEPROM芯片是基于 I2 C(Inter- Integrated Circuit)总线协议而设计的。该存储器与微处理器通信 ,需要把串行数据转换成并行数据 ,或把并行数据转换成串行数据后 ,通信过程才能进行。介绍用 VHDL语言设计该存储器数据串并转换接口的 IP核 ,从而通过硬件 (FPGA或其他可编程芯片 )实现 AT2 4系列存储器与 8位微处理器之间的并行通信。 展开更多
关键词 I^2C总线 AT24系列存储器 VHDL 并转换 微处理器 总线协议
在线阅读 下载PDF
基于光纤中四波混频效应的全光串-并转换研究 被引量:1
3
作者 文江洪 江阳 +3 位作者 罗旋 唐延林 于晋龙 杨恩泽 《应用光学》 CAS CSCD 北大核心 2011年第3期535-539,共5页
为了实现高速信号的降速处理,设计并通过实验演示了一种高速全光串-并转换系统。在方案中,利用时钟脉冲自身的频谱宽度和光纤中四波混频的高速响应特性,可以从一个光分频时钟脉冲出发,利用光纤中群速度色散(GVD)致脉冲展宽效应,把一个... 为了实现高速信号的降速处理,设计并通过实验演示了一种高速全光串-并转换系统。在方案中,利用时钟脉冲自身的频谱宽度和光纤中四波混频的高速响应特性,可以从一个光分频时钟脉冲出发,利用光纤中群速度色散(GVD)致脉冲展宽效应,把一个重复频率为10 GHz的时钟窄脉冲在时域上展宽,并通过光纤中的四波混频过程,将一路40 Gb/s的归零(RZ)码信号转换成为4路10 Gb/s信号,完成串-并转换功能。该方案响应速率高,对波长和码率透明,并具有很大的转换路数可拓展性。 展开更多
关键词 光纤通信 群速度色散 四波混频 并转换
在线阅读 下载PDF
一种基于级联半导体光放大器环镜的光串并转换器(英文)
4
作者 廖丽丹 凌云 +3 位作者 贺彬彬 申甦琪 邱昆 郑勉 《光子学报》 EI CAS CSCD 北大核心 2015年第5期17-21,共5页
为了实现高速光信号的降速处理,提出了一种基于级联半导体光放大器环镜(SLALOM)的光串并转换器,用于实现将高速串行光脉冲信号转换成低速并行光脉冲信号.该光串并转换器采用串联SLALOM组成,将前一级SLALOM的输出作为后一级SLALOM的输入;... 为了实现高速光信号的降速处理,提出了一种基于级联半导体光放大器环镜(SLALOM)的光串并转换器,用于实现将高速串行光脉冲信号转换成低速并行光脉冲信号.该光串并转换器采用串联SLALOM组成,将前一级SLALOM的输出作为后一级SLALOM的输入;SLALOM之间的光传播时延为输入光信号比特周期;设置控制光与信号光脉冲时序,实现各级SLALOM光脉冲并行输出.通过采用1×10光串并转换器实现将80Gb/s串行信号转换为10路8Gb/s并行信号,并对控制、信号脉冲光功率和时间偏移量器件参量进行了优化.对于1×10光串并转换器,端口接收灵敏度差异小于10dB.该光串并转换器光功率损耗小、易于扩展并行端口数目,可用于光通信领域中的高速解复用、光信号处理和光交换系统中. 展开更多
关键词 并转换 半导体光放大器环镜 光纤通信 解复用 光信号处理
在线阅读 下载PDF
多通道高精度时间-数字转换器的研制 被引量:2
5
作者 李清江 徐欣 +3 位作者 孙兆林 李楠 李耀立 周振 《质谱学报》 EI CAS CSCD 2010年第1期28-33,共6页
介绍了一种基于USB2.0接口的多通道高精度时间一数字转换器(time-to—digital converter,TDC)的设计与实现。完成了NIM-LVPECL电平转换电路、高速串并转换电路、基于FPGA的数据处理及相关逻辑控制等单元电路的设计,最后给出了TDC... 介绍了一种基于USB2.0接口的多通道高精度时间一数字转换器(time-to—digital converter,TDC)的设计与实现。完成了NIM-LVPECL电平转换电路、高速串并转换电路、基于FPGA的数据处理及相关逻辑控制等单元电路的设计,最后给出了TDC的测试性能指标。结果表明,TDC的最小时间分辨率为403ps,测量时间范围为0-420 us,测量“死时间”〈13ns。TDC可广泛应用于高精度的时间间隔测量领域,特别是作为飞行时间质谱仪(time-of-flight mass spectrometer,TOF—MS)的数据采集卡。 展开更多
关键词 时间数字转换(TDC) 核仪器插件(NIM) 并转换 FPGA 飞行时间质谱仪(TOF-MS)
在线阅读 下载PDF
基于FPGA的高速串并/并串转换器设计 被引量:11
6
作者 孙志雄 谢海霞 《现代电子技术》 2014年第8期151-152,共2页
在数字通信系统的数据传输中,多数通信数据为串行方式,而大多数处理器要求数据以并行方式存储和处理,所以经常需要将串行传输的数据变换成并行传输,或者将并行传输的数据变换成串行传输,这时就需要串并/并串转换器。在此介绍了串并/并... 在数字通信系统的数据传输中,多数通信数据为串行方式,而大多数处理器要求数据以并行方式存储和处理,所以经常需要将串行传输的数据变换成并行传输,或者将并行传输的数据变换成串行传输,这时就需要串并/并串转换器。在此介绍了串并/并串转换器基本原理,并通过QuartusⅡ仿真平台进行仿真验证,最后下载到FPGA芯片EP1K30QC208-2实现了串并/并串转换器的设计,仿真及实验结果表明采用此设计方案是可行的。 展开更多
关键词 并转换 并串转换
在线阅读 下载PDF
串行STM-1信号的转换研究
7
作者 牛立新 《光通信研究》 北大核心 1997年第4期10-12,19,共4页
介绍了用FPGA实现串行STM-1信号到并行的转换,讨论了技术难点和测试结果。
关键词 SDH STM-1信号 并转换 同步 数据传输技术
在线阅读 下载PDF
弱小信号隔离转换系统设计
8
作者 王晶鑫 单家芳 +1 位作者 朱梁 贾华 《核电子学与探测技术》 北大核心 2017年第7期720-725,共6页
设计了一种弱小信号隔离转换实时传输系统。弱小信号通过放大电路放大后,进入隔离转换系统,该系统实现了对信号的实时转换、隔离传输、不失真还原。实验测试表明:该系统对于有电磁干扰时300 kHz以下的信号不失真率不小于90%;传输信号频... 设计了一种弱小信号隔离转换实时传输系统。弱小信号通过放大电路放大后,进入隔离转换系统,该系统实现了对信号的实时转换、隔离传输、不失真还原。实验测试表明:该系统对于有电磁干扰时300 kHz以下的信号不失真率不小于90%;传输信号频率小于600 kHz可信度较高;长期测试输出电压相对标准偏差1%以下,系统的长期稳定性良好。 展开更多
关键词 FPGA 模数/数模转换 并串/串并转换 信号隔离
在线阅读 下载PDF
一种采用半速率时钟的1.25Gbit/s串行数据接收器的设计 被引量:5
9
作者 郭淦 叶菁华 +3 位作者 黄林 陈一辉 苏彦锋 洪志良 《通信学报》 EI CSCD 北大核心 2004年第5期101-108,共8页
介绍了一种用于接收1.25Gbit/s不归零随机数据的吉比特以太网接收器的设计。该电路采用半速率时钟结构,目的是为了以较低的功耗和简单的结构适应高速数据流。本文介绍了电路的主要组成部分和工作原理,突出了关键模块的设计。电路采用1.8... 介绍了一种用于接收1.25Gbit/s不归零随机数据的吉比特以太网接收器的设计。该电路采用半速率时钟结构,目的是为了以较低的功耗和简单的结构适应高速数据流。本文介绍了电路的主要组成部分和工作原理,突出了关键模块的设计。电路采用1.8V 0.18祄 1P6M CMOS工艺,经SpectreS仿真验证以及流片测试,主要功能已经实现。 展开更多
关键词 以太网 时钟与数据恢复 接收器 均衡器 压控振荡器 并转换
在线阅读 下载PDF
Camera Link图像数据接口的FPGA实现 被引量:5
10
作者 甄国涌 何方城 单彦虎 《仪表技术与传感器》 CSCD 北大核心 2020年第11期36-39,共4页
针对当前利用Camera Link接口进行图像数据传输所使用的专用转接芯片,会占用大量硬件空间和I/O口资源的问题,结合实际领域对于产品小型化、低成本的需求,提出了一种Camera Link图像数据接口的FPGA实现方案。运用硬件描述语言VHDL对图像... 针对当前利用Camera Link接口进行图像数据传输所使用的专用转接芯片,会占用大量硬件空间和I/O口资源的问题,结合实际领域对于产品小型化、低成本的需求,提出了一种Camera Link图像数据接口的FPGA实现方案。运用硬件描述语言VHDL对图像接收逻辑进行设计,为FPGA内部IP核进行模块化配置,直接利用主控制器FPGA来实现Camera Link接口,使LVDS图像数据不通过转接芯片,也能够进行解串接收和数据处理。经时序信号仿真和误码率测试,验证了该接口方案设计的正确性,具有高可靠性和实际利用价值。 展开更多
关键词 Camera Link接口 FPGA LVDS 图像数据 并转换
在线阅读 下载PDF
基于FPGA的UART模块的设计 被引量:12
11
作者 杨宗国 李艳萍 《现代电子技术》 2009年第2期19-22,共4页
为了实现计算机与基于FPGA图像处理系统的数据通信,这里用FPGA设计了一款简易通用异步收发器(UART)模块。UART的主要功能是实现数据处理模块与RS 232串行数据接口之间的数据转换,即将送过来的并行数据转换为输出的串行数据流,由数据处... 为了实现计算机与基于FPGA图像处理系统的数据通信,这里用FPGA设计了一款简易通用异步收发器(UART)模块。UART的主要功能是实现数据处理模块与RS 232串行数据接口之间的数据转换,即将送过来的并行数据转换为输出的串行数据流,由数据处理模块传送给计算机,还可以将串行数据转换为并行数据,供数据处理模块使用。为了简化电路设计,减少电路面积,这里省略了UART系统中的奇偶检验模块。 展开更多
关键词 FPGA VHDL 串/并转换 并/串转换 UART
在线阅读 下载PDF
ISO/IEC7816-3串行通信协议的FPGA实现 被引量:5
12
作者 张子武 丁晓明 沈超 《现代电子技术》 2008年第3期164-165,共2页
为了完成并行数据格式DSP和串行数据格式SIM卡间的通信,基于ISO/IEC7816-3串行通信协议,在FPGA平台上实现了他们之间的通信。FPGA完成了从DSP数据到SIM卡的数据并/串转换与写入,SIM接收到数据信息后会返回信息,FPGA完成返回数据的串/并... 为了完成并行数据格式DSP和串行数据格式SIM卡间的通信,基于ISO/IEC7816-3串行通信协议,在FPGA平台上实现了他们之间的通信。FPGA完成了从DSP数据到SIM卡的数据并/串转换与写入,SIM接收到数据信息后会返回信息,FPGA完成返回数据的串/并转换以及回传到DSP。此方案不仅解决了DSP与SIM卡间串行通信问题而且与软件实现方案相比,大大减少了通信时间。 展开更多
关键词 ISO/IEC7816—3通信协议 SIM卡 串/并转换 导航定位
在线阅读 下载PDF
遥测PCM码流解码系统的设计 被引量:6
13
作者 闫晓燕 武锦辉 《现代电子技术》 2008年第15期135-136,139,共3页
介绍了一种遥测PCM码流解码系统的设计,系统能把接收到的±2.5 V PCM码流和422PCM码流还原出原始数据信息,按照帧结构分路存储。422码流解码的关键是串并的转换,±2.5 VPCM码流解码的关键是码同步和帧同步的实现。给出了PCM解... 介绍了一种遥测PCM码流解码系统的设计,系统能把接收到的±2.5 V PCM码流和422PCM码流还原出原始数据信息,按照帧结构分路存储。422码流解码的关键是串并的转换,±2.5 VPCM码流解码的关键是码同步和帧同步的实现。给出了PCM解码系统硬件电路的设计,并分别介绍了422方式和±2.5 V方式的PCM码流的解调办法。该电路设计已用于某遥测系统的地面测试台,具有工作稳定,抗干扰能力强的特点。 展开更多
关键词 PCM解码 帧同步 码同步 并转换
在线阅读 下载PDF
基于信令降频方法的高速光纤通道交换机的研究与设计 被引量:1
14
作者 刘君瑞 陈颖图 +1 位作者 樊晓桠 康继昌 《西北工业大学学报》 EI CAS CSCD 北大核心 2009年第6期879-884,共6页
针对高速光纤交换网络的交换服务需求,设计了一种基于信令降频方法的高速光纤交换机。该交换机在信令寻径技术基础之上,对信令帧进行降频编码,使得交换机在高速网络中无需借助串并转换器把高频串行信号转换成低速并行信号,就能够直接识... 针对高速光纤交换网络的交换服务需求,设计了一种基于信令降频方法的高速光纤交换机。该交换机在信令寻径技术基础之上,对信令帧进行降频编码,使得交换机在高速网络中无需借助串并转换器把高频串行信号转换成低速并行信号,就能够直接识别信令帧内容,从而快速正确地完成交换工作。试验结果显示:基于信令降频方法的交换机结构简单,工作效率和可靠性得到很大提高,成本大大降低。 展开更多
关键词 光纤通道 信令寻径 并转换 信令降频码
在线阅读 下载PDF
基于信令降频方法的光纤交换网通信协议FCSP-RTF的研究 被引量:1
15
作者 刘君瑞 樊晓桠 康继昌 《计算机科学》 CSCD 北大核心 2010年第8期111-113,共3页
针对集群等通信中需频繁使用控制帧系统的网络通信需求,设计了一种基于信令降频方法的高效光纤交换网通信协议FCSP-RTF(the high-speed Fibre Channel Switch Protocol based on Reducing the Token's Frequency)。该通信协议在&qu... 针对集群等通信中需频繁使用控制帧系统的网络通信需求,设计了一种基于信令降频方法的高效光纤交换网通信协议FCSP-RTF(the high-speed Fibre Channel Switch Protocol based on Reducing the Token's Frequency)。该通信协议在"信令寻径"技术的基础上对信令帧进行降频编码,使交换机无需降频器件就能够直接识别高频信令信号,高效完成交换工作;FCSP-RTF协议精简了通信帧格式,提高了通信协议的效率。实验结果显示,FCSP-RTF协议帧结构简单,实现容易,基于此协议的千兆光纤交换网通信效率和可靠性高,实现成本大大降低。 展开更多
关键词 信令寻径 并转换 信令降频码 FCSP-RTF
在线阅读 下载PDF
TLK2521在光纤传输系统中的应用 被引量:1
16
作者 龚华达 高方亮 覃勇 《光通信技术》 CSCD 北大核心 2010年第7期26-28,共3页
介绍了一种基于FPGA和TLK2521芯片的多业务光纤传输系统及其硬件结构设计、数字信号的复用/解复用、串并转换和解扰码等技术的实现方法。传输的业务包括图像、以太网、话音、RS232、V35和E1等。系统采用模块化设计,用户可以根据需要选... 介绍了一种基于FPGA和TLK2521芯片的多业务光纤传输系统及其硬件结构设计、数字信号的复用/解复用、串并转换和解扰码等技术的实现方法。传输的业务包括图像、以太网、话音、RS232、V35和E1等。系统采用模块化设计,用户可以根据需要选择业务模块的种类及数量。 展开更多
关键词 FPGA TLK2521 光纤传输 模块化设计 并转换
在线阅读 下载PDF
高速USB通信技术的研究与应用
17
作者 陈渝光 黄丽雯 +1 位作者 杨奕 廖仕利 《计算机工程》 CAS CSCD 北大核心 2003年第21期163-164,179,共3页
提出了一种实现PC机与现场DSP控制器之间信息通信的设计方案。讨论了利用PDI USBD12接口器件实现串并转换和高速USB通信的原理,探讨了通信子系统软、硬件设计方案 。在笔者开发的汽车发动机集中控制系统中使用效果良好。
关键词 USB 并转换 发动机集中控制系统
在线阅读 下载PDF
基于MAX9259/MAX9260的CameraLink图像数据光纤传输技术 被引量:12
18
作者 陈洋君 吴志勇 +2 位作者 崔明 张维达 范日召 《中国光学》 EI CAS CSCD 北大核心 2018年第6期1017-1023,共7页
为了提高光电经纬仪上图像传输系统的性能,建立了光纤传输系统,本文针对传统Camera Link光纤传输系统方案中FPGA开发繁琐的问题,结合Camera Link接口协议和串行/解串行技术,设计了一种新的base型Camera Link的光纤传输系统,该系统采用Se... 为了提高光电经纬仪上图像传输系统的性能,建立了光纤传输系统,本文针对传统Camera Link光纤传输系统方案中FPGA开发繁琐的问题,结合Camera Link接口协议和串行/解串行技术,设计了一种新的base型Camera Link的光纤传输系统,该系统采用Ser Des芯片组MAX9259/MAX9260代替编解码芯片,实现数据在Cameralink并行接口与光电转换模块串行接口之间的相互转化,并通过两种实验方案验证了系统的可行性。该方案省去传统方案中时分复用及异步FIFO缓存,降低了光纤传输系统的开发难度,并缩短了研发周期。实验结果表明:系统传输速率达到2. 5 Gb/s,具有传输稳定可靠,传输图像质量好,带宽高,抗电磁干扰能力强等特点,可满足多种像素时钟相机的需求。 展开更多
关键词 CAMERALINK 光纤通讯 数据图像传输 MAX9259/MAX9260串并转换
在线阅读 下载PDF
基于光纤通信和PCI总线的高速传输系统 被引量:7
19
作者 寇超勇 刘伟 门金瑞 《光通信技术》 CSCD 北大核心 2012年第5期45-47,共3页
在高速大容量远距离数据传输的领域,影响系统性能的主要瓶颈是数据传输的稳定性。介绍了一种基于光纤通信和PCI总线的传输系统,该系统可以将大容量数据通过光纤传到PC机上,并在PC机上通过软件显示和处理。经测试,该系统传输速率高、距... 在高速大容量远距离数据传输的领域,影响系统性能的主要瓶颈是数据传输的稳定性。介绍了一种基于光纤通信和PCI总线的传输系统,该系统可以将大容量数据通过光纤传到PC机上,并在PC机上通过软件显示和处理。经测试,该系统传输速率高、距离远、系统稳定、抗干扰能力强,适用于多个需要进行高速数据采集传输的领域。 展开更多
关键词 光纤通信 PCI总线 数据缓存 光电转换 并转换
在线阅读 下载PDF
基于FPGA和FLASH的多路数据存储技术 被引量:10
20
作者 吴嘉伟 魏志强 张会新 《现代电子技术》 北大核心 2020年第4期34-37,共4页
针对多路数据存储中所采集数据传输与存储速率不匹配的问题,提出一种基于FPGA和FLASH的多路数据存储技术。FPGA芯片可以通过RS 422串并转换模块将输入的串行数据转换为并行数据存入第一级数据缓存,主控模块对其重新编帧后存入第二级数... 针对多路数据存储中所采集数据传输与存储速率不匹配的问题,提出一种基于FPGA和FLASH的多路数据存储技术。FPGA芯片可以通过RS 422串并转换模块将输入的串行数据转换为并行数据存入第一级数据缓存,主控模块对其重新编帧后存入第二级数据缓存中,最后在FLASH控制模块作用下把数据存入FLASH存储器中。经测试,从FLASH存储器中读取的数据正确,该系统工作可靠。 展开更多
关键词 多路数据存储 FPGA FLASH 并转换 数据缓存 数据重新编帧
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部