期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
弱小信号隔离转换系统设计
1
作者
王晶鑫
单家芳
+1 位作者
朱梁
贾华
《核电子学与探测技术》
北大核心
2017年第7期720-725,共6页
设计了一种弱小信号隔离转换实时传输系统。弱小信号通过放大电路放大后,进入隔离转换系统,该系统实现了对信号的实时转换、隔离传输、不失真还原。实验测试表明:该系统对于有电磁干扰时300 kHz以下的信号不失真率不小于90%;传输信号频...
设计了一种弱小信号隔离转换实时传输系统。弱小信号通过放大电路放大后,进入隔离转换系统,该系统实现了对信号的实时转换、隔离传输、不失真还原。实验测试表明:该系统对于有电磁干扰时300 kHz以下的信号不失真率不小于90%;传输信号频率小于600 kHz可信度较高;长期测试输出电压相对标准偏差1%以下,系统的长期稳定性良好。
展开更多
关键词
FPGA
模数/数模
转换
并串/串并转换
信号隔离
在线阅读
下载PDF
职称材料
多路数据巡回监测系统的实现
被引量:
1
2
作者
秦艺力
穆道生
《兵工自动化》
2005年第5期94-95,97,共3页
多路数据巡回监测系统以VCMSComm控件控制串口,通过MAX+PlusⅡ使FPGA能识别串口指令并按指令采集模拟数据,达到以串口实现PC机与FPGA通信的目的。即先通过并/串转换电路将接收到的串行数据变成并行数据,后通过缓存模块读取并行数据,再...
多路数据巡回监测系统以VCMSComm控件控制串口,通过MAX+PlusⅡ使FPGA能识别串口指令并按指令采集模拟数据,达到以串口实现PC机与FPGA通信的目的。即先通过并/串转换电路将接收到的串行数据变成并行数据,后通过缓存模块读取并行数据,再以74LS195组成的串/并转换电路将其转换成串行数据帧返回计算机。而模拟数据采集及其A/D变换则通过ADCS09完成。
展开更多
关键词
多路数据巡监
MAX+PLUSII
FPGA
串
口通信
并串/串并转换
在线阅读
下载PDF
职称材料
基于LVDS技术的高密度信号同步传输在BESⅢ TOF触发子系统中的实现
被引量:
1
3
作者
刘序宗
刘树彬
安琪
《核电子学与探测技术》
CAS
CSCD
北大核心
2010年第7期920-924,共5页
在北京谱仪BESⅢ升级改造工程TOF触发子系统的设计中,提出了采用LVDS电平扇出触发处理结果的方案,以获得足够的驱动以及抗干扰能力。考虑到传输数据量非常大,为了节省空间以及提供传输效率,决定引入并串/串并转换传输技术并设计了相应...
在北京谱仪BESⅢ升级改造工程TOF触发子系统的设计中,提出了采用LVDS电平扇出触发处理结果的方案,以获得足够的驱动以及抗干扰能力。考虑到传输数据量非常大,为了节省空间以及提供传输效率,决定引入并串/串并转换传输技术并设计了相应的接收板对其进行深入研究。通过结合FPGA中FIFO的同步功能设计,成功实现了多通道LVDS并串/串并转换传输的同步接收,从而在一个9U VME背板总线后插数据传输模块上完成了全部TOF触发处理结果的高密度同步输出。同时也为复杂仪器系统中高速大量数据的实时同步传输和接收提供了一个可靠且高效的解决方案。
展开更多
关键词
TOF触发系统
LVDS
VME!
并串/串并转换
FIFO多通道同步
在线阅读
下载PDF
职称材料
题名
弱小信号隔离转换系统设计
1
作者
王晶鑫
单家芳
朱梁
贾华
机构
中国科学院等离子体物理研究所
中国科学技术大学
出处
《核电子学与探测技术》
北大核心
2017年第7期720-725,共6页
基金
国家自然科学基金(11675212)资助
文摘
设计了一种弱小信号隔离转换实时传输系统。弱小信号通过放大电路放大后,进入隔离转换系统,该系统实现了对信号的实时转换、隔离传输、不失真还原。实验测试表明:该系统对于有电磁干扰时300 kHz以下的信号不失真率不小于90%;传输信号频率小于600 kHz可信度较高;长期测试输出电压相对标准偏差1%以下,系统的长期稳定性良好。
关键词
FPGA
模数/数模
转换
并串/串并转换
信号隔离
Keywords
FPGA
AD/DA conversion
parallel-to-serial / serial-to-parallel conversion
signal isolation
分类号
TP29 [自动化与计算机技术—检测技术与自动化装置]
在线阅读
下载PDF
职称材料
题名
多路数据巡回监测系统的实现
被引量:
1
2
作者
秦艺力
穆道生
机构
装备指挥技术学院研究生二队
出处
《兵工自动化》
2005年第5期94-95,97,共3页
文摘
多路数据巡回监测系统以VCMSComm控件控制串口,通过MAX+PlusⅡ使FPGA能识别串口指令并按指令采集模拟数据,达到以串口实现PC机与FPGA通信的目的。即先通过并/串转换电路将接收到的串行数据变成并行数据,后通过缓存模块读取并行数据,再以74LS195组成的串/并转换电路将其转换成串行数据帧返回计算机。而模拟数据采集及其A/D变换则通过ADCS09完成。
关键词
多路数据巡监
MAX+PLUSII
FPGA
串
口通信
并串/串并转换
Keywords
Multi-data circuit measurement
MAX + PluslI
FPGA
Serial communication
Serial/parallel and parallel/serial conversion
分类号
TP277 [自动化与计算机技术—检测技术与自动化装置]
在线阅读
下载PDF
职称材料
题名
基于LVDS技术的高密度信号同步传输在BESⅢ TOF触发子系统中的实现
被引量:
1
3
作者
刘序宗
刘树彬
安琪
机构
ThermoFisher中国技术中心
中国科学技术大学近代物理系快电子学实验室
出处
《核电子学与探测技术》
CAS
CSCD
北大核心
2010年第7期920-924,共5页
基金
国家大科学工程北京正负电子对撞机升级项目BEPCⅡ
安徽高校“物理电子学”省级重点实验室资助
文摘
在北京谱仪BESⅢ升级改造工程TOF触发子系统的设计中,提出了采用LVDS电平扇出触发处理结果的方案,以获得足够的驱动以及抗干扰能力。考虑到传输数据量非常大,为了节省空间以及提供传输效率,决定引入并串/串并转换传输技术并设计了相应的接收板对其进行深入研究。通过结合FPGA中FIFO的同步功能设计,成功实现了多通道LVDS并串/串并转换传输的同步接收,从而在一个9U VME背板总线后插数据传输模块上完成了全部TOF触发处理结果的高密度同步输出。同时也为复杂仪器系统中高速大量数据的实时同步传输和接收提供了一个可靠且高效的解决方案。
关键词
TOF触发系统
LVDS
VME!
并串/串并转换
FIFO多通道同步
Keywords
TOF Trigger system, LVI)S, VME, serialize and deserialize, FIFO, multi-channel synchronization
分类号
TN919.3 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
弱小信号隔离转换系统设计
王晶鑫
单家芳
朱梁
贾华
《核电子学与探测技术》
北大核心
2017
0
在线阅读
下载PDF
职称材料
2
多路数据巡回监测系统的实现
秦艺力
穆道生
《兵工自动化》
2005
1
在线阅读
下载PDF
职称材料
3
基于LVDS技术的高密度信号同步传输在BESⅢ TOF触发子系统中的实现
刘序宗
刘树彬
安琪
《核电子学与探测技术》
CAS
CSCD
北大核心
2010
1
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部