期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
多核微处理器体系结构级功耗模型分析 被引量:2
1
作者 陈卓 刘畅 +1 位作者 侯申 郭阳 《中南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2019年第7期1611-1618,共8页
利用FT-SHSim 模拟工具平台,对主流的微处理器核心模型SMT(同步多线程,simultaneous multithreading)和MSS(适度超标量,moderate superscalar)进行建模。采用先进CMOS工艺,在体系结构级进行功耗评估的模拟实验,得到不同微处理器结构的... 利用FT-SHSim 模拟工具平台,对主流的微处理器核心模型SMT(同步多线程,simultaneous multithreading)和MSS(适度超标量,moderate superscalar)进行建模。采用先进CMOS工艺,在体系结构级进行功耗评估的模拟实验,得到不同微处理器结构的工艺需求和不同工艺下同微处理器结构可以实现的性能及所需的规模,为微处理器设计的早期阶段提供工艺需求与实现方法的参考价值,从而实现提高设计质量、缩短设计周期、加快设计收敛的目的。研究结果表明:在最小线宽为22nm的工艺下,128 核SMT处理器模型峰值功耗为116W,64核MSS处理器峰值功耗为161W。 展开更多
关键词 多核处理器 体系结构级 峰值功耗 工艺模拟器
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部