期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
基于嵌入式逻辑分析仪的FPGA测试 被引量:11
1
作者 李杨 孙玉国 金鑫 《仪器仪表学报》 EI CAS CSCD 北大核心 2006年第z3期2372-2373,共2页
在高度集成FPGA芯片测试中,其内部信号的实时获取与分析比较困难。对嵌入式逻辑分析仪SignalTapⅡ在FPGA测试中的应用进行了试验研究。将逻辑分析模块嵌入到FPGA信号发生器,构成一个逻辑分析仪。在FPGA芯片工作状态下,实现了内部信号的... 在高度集成FPGA芯片测试中,其内部信号的实时获取与分析比较困难。对嵌入式逻辑分析仪SignalTapⅡ在FPGA测试中的应用进行了试验研究。将逻辑分析模块嵌入到FPGA信号发生器,构成一个逻辑分析仪。在FPGA芯片工作状态下,实现了内部信号的获取与分析。实验结果表明,应用SignalTapⅡ对FPGA进行测试,操作方便,实时性较高。 展开更多
关键词 FPGA 嵌入式逻辑分析仪 SignalTap
在线阅读 下载PDF
嵌入式逻辑分析技术及其在FPGA系统开发中的应用 被引量:8
2
作者 吕国亮 赵曙光 赵俊 《液晶与显示》 CAS CSCD 北大核心 2007年第2期227-229,共3页
介绍了嵌入式逻辑分析仪,特别是SignalTapⅡ的功能和特点。利用Chip EditorViews、Technology Map Viewer等工具,简要分析了SignalTapⅡ的内部结构和工作原理。结合实例,说明了如何使用SignalTapⅡ调试基于FPGA的数字系统。
关键词 显示控制器 现场可编程门阵列 嵌入式逻辑分析仪 SignalTap
在线阅读 下载PDF
基于FPGA的内部逻辑在线测试技术研究 被引量:10
3
作者 孟令军 李娜 《电测与仪表》 北大核心 2008年第11期34-37,共4页
随着FPGA集成度以及设计复杂度的增加,传统的测试方法受到局限。在高速FPGA测试中,内部信号的实时获取和分析比较困难。本文首先阐述了在线测试相关技术,详细说明了在QuartusII中使用嵌入式逻辑分析仪SignalTapII的具体方法和步骤,并给... 随着FPGA集成度以及设计复杂度的增加,传统的测试方法受到局限。在高速FPGA测试中,内部信号的实时获取和分析比较困难。本文首先阐述了在线测试相关技术,详细说明了在QuartusII中使用嵌入式逻辑分析仪SignalTapII的具体方法和步骤,并给出一个具体的设计实例。实验结果表明,应用SignalTapII对FPGA进行测试,操作方便,实时性较高。 展开更多
关键词 FPGA SignalTap 嵌入式逻辑分析仪 Quartus
在线阅读 下载PDF
一种基于FPGA的高速数据通道的实验方法 被引量:13
4
作者 郑争兵 魏瑞 陈正涛 《实验室研究与探索》 CAS 北大核心 2012年第12期78-81,共4页
为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法。该高速数据通道结构基于乒乓操作的原理,利用Quartus II软件提供的软核双时钟FIFO实现数据的流水式处理。将FPGA作为DSP和数字上变频器AD9857的数据通道... 为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法。该高速数据通道结构基于乒乓操作的原理,利用Quartus II软件提供的软核双时钟FIFO实现数据的流水式处理。将FPGA作为DSP和数字上变频器AD9857的数据通道构建测试平台,使用嵌入式逻辑分析仪SignalTap II实时获取测试管脚数据,验证设计的正确性。在可靠通信的条件下,FPGA与C6416之间接口数据率达到240 MBps,与AD9857接口的数据率达到22.4 MBps,系统的设计和实验方法简单,可以应用于高速数据流传输的场合。 展开更多
关键词 双时钟FIFO FPGA 嵌入式逻辑分析仪 实验教学
在线阅读 下载PDF
积分时间可调的CCD相机驱动时序设计与实现 被引量:4
5
作者 周建康 陈新华 +1 位作者 周望 沈为民 《光子学报》 EI CAS CSCD 北大核心 2008年第11期2300-2304,共5页
在分析帧转移CCD的结构和驱动时序的基础之上,对时序关系和积分时间选择进行了计算,并给出积分时间可调的循环嵌套时序设计方案.以现场可编程逻辑门阵列为硬件载体,用硬件描述语言对方案进行设计.考虑到CCD驱动时序复杂、相位要求严格,... 在分析帧转移CCD的结构和驱动时序的基础之上,对时序关系和积分时间选择进行了计算,并给出积分时间可调的循环嵌套时序设计方案.以现场可编程逻辑门阵列为硬件载体,用硬件描述语言对方案进行设计.考虑到CCD驱动时序复杂、相位要求严格,提出运用锁相环技术进行高频信号的精确移相,用嵌入式逻辑分析仪对时序进行采样验证,在CCD电路板上实现了积分时间可调的CCD空间相机驱动时序. 展开更多
关键词 帧转移CCD 积分时间 锁相环 嵌入式逻辑分析仪
在线阅读 下载PDF
DDS技术实现可调信号发生器 被引量:10
6
作者 黄雪梅 胡建生 +1 位作者 魏功辉 桂雄明 《现代电子技术》 2008年第9期80-82,共3页
介绍采用DDS技术、FPGA芯片和D/A转换器,设计一个频率、相位可控的多种输出波形信号发生器。基于QuartusⅡ软件设计实现,并下载至FPGA器件,使用SignalTapⅡ嵌入式逻辑分析仪进行实时测试。经过软件仿真和电路测试,输出波形达到了技术要... 介绍采用DDS技术、FPGA芯片和D/A转换器,设计一个频率、相位可控的多种输出波形信号发生器。基于QuartusⅡ软件设计实现,并下载至FPGA器件,使用SignalTapⅡ嵌入式逻辑分析仪进行实时测试。经过软件仿真和电路测试,输出波形达到了技术要求,能够满足多种试验的需要,且性能稳定,使用灵活,节约试验成本。 展开更多
关键词 FPGA 信号发生器 DDS(直接数字频率合成器) SignalTap 嵌入式逻辑分析仪
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部