期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
6
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于嵌入式逻辑分析仪的FPGA测试
被引量:
11
1
作者
李杨
孙玉国
金鑫
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2006年第z3期2372-2373,共2页
在高度集成FPGA芯片测试中,其内部信号的实时获取与分析比较困难。对嵌入式逻辑分析仪SignalTapⅡ在FPGA测试中的应用进行了试验研究。将逻辑分析模块嵌入到FPGA信号发生器,构成一个逻辑分析仪。在FPGA芯片工作状态下,实现了内部信号的...
在高度集成FPGA芯片测试中,其内部信号的实时获取与分析比较困难。对嵌入式逻辑分析仪SignalTapⅡ在FPGA测试中的应用进行了试验研究。将逻辑分析模块嵌入到FPGA信号发生器,构成一个逻辑分析仪。在FPGA芯片工作状态下,实现了内部信号的获取与分析。实验结果表明,应用SignalTapⅡ对FPGA进行测试,操作方便,实时性较高。
展开更多
关键词
FPGA
嵌入式逻辑分析仪
SignalTap
Ⅱ
在线阅读
下载PDF
职称材料
嵌入式逻辑分析技术及其在FPGA系统开发中的应用
被引量:
8
2
作者
吕国亮
赵曙光
赵俊
《液晶与显示》
CAS
CSCD
北大核心
2007年第2期227-229,共3页
介绍了嵌入式逻辑分析仪,特别是SignalTapⅡ的功能和特点。利用Chip EditorViews、Technology Map Viewer等工具,简要分析了SignalTapⅡ的内部结构和工作原理。结合实例,说明了如何使用SignalTapⅡ调试基于FPGA的数字系统。
关键词
显示控制器
现场可编程门阵列
嵌入式逻辑分析仪
SignalTap
Ⅱ
在线阅读
下载PDF
职称材料
基于FPGA的内部逻辑在线测试技术研究
被引量:
10
3
作者
孟令军
李娜
《电测与仪表》
北大核心
2008年第11期34-37,共4页
随着FPGA集成度以及设计复杂度的增加,传统的测试方法受到局限。在高速FPGA测试中,内部信号的实时获取和分析比较困难。本文首先阐述了在线测试相关技术,详细说明了在QuartusII中使用嵌入式逻辑分析仪SignalTapII的具体方法和步骤,并给...
随着FPGA集成度以及设计复杂度的增加,传统的测试方法受到局限。在高速FPGA测试中,内部信号的实时获取和分析比较困难。本文首先阐述了在线测试相关技术,详细说明了在QuartusII中使用嵌入式逻辑分析仪SignalTapII的具体方法和步骤,并给出一个具体的设计实例。实验结果表明,应用SignalTapII对FPGA进行测试,操作方便,实时性较高。
展开更多
关键词
FPGA
SignalTap
Ⅱ
嵌入式逻辑分析仪
Quartus
Ⅱ
在线阅读
下载PDF
职称材料
一种基于FPGA的高速数据通道的实验方法
被引量:
13
4
作者
郑争兵
魏瑞
陈正涛
《实验室研究与探索》
CAS
北大核心
2012年第12期78-81,共4页
为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法。该高速数据通道结构基于乒乓操作的原理,利用Quartus II软件提供的软核双时钟FIFO实现数据的流水式处理。将FPGA作为DSP和数字上变频器AD9857的数据通道...
为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法。该高速数据通道结构基于乒乓操作的原理,利用Quartus II软件提供的软核双时钟FIFO实现数据的流水式处理。将FPGA作为DSP和数字上变频器AD9857的数据通道构建测试平台,使用嵌入式逻辑分析仪SignalTap II实时获取测试管脚数据,验证设计的正确性。在可靠通信的条件下,FPGA与C6416之间接口数据率达到240 MBps,与AD9857接口的数据率达到22.4 MBps,系统的设计和实验方法简单,可以应用于高速数据流传输的场合。
展开更多
关键词
双时钟FIFO
FPGA
嵌入式逻辑分析仪
实验教学
在线阅读
下载PDF
职称材料
积分时间可调的CCD相机驱动时序设计与实现
被引量:
4
5
作者
周建康
陈新华
+1 位作者
周望
沈为民
《光子学报》
EI
CAS
CSCD
北大核心
2008年第11期2300-2304,共5页
在分析帧转移CCD的结构和驱动时序的基础之上,对时序关系和积分时间选择进行了计算,并给出积分时间可调的循环嵌套时序设计方案.以现场可编程逻辑门阵列为硬件载体,用硬件描述语言对方案进行设计.考虑到CCD驱动时序复杂、相位要求严格,...
在分析帧转移CCD的结构和驱动时序的基础之上,对时序关系和积分时间选择进行了计算,并给出积分时间可调的循环嵌套时序设计方案.以现场可编程逻辑门阵列为硬件载体,用硬件描述语言对方案进行设计.考虑到CCD驱动时序复杂、相位要求严格,提出运用锁相环技术进行高频信号的精确移相,用嵌入式逻辑分析仪对时序进行采样验证,在CCD电路板上实现了积分时间可调的CCD空间相机驱动时序.
展开更多
关键词
帧转移CCD
积分时间
锁相环
嵌入式逻辑分析仪
在线阅读
下载PDF
职称材料
DDS技术实现可调信号发生器
被引量:
10
6
作者
黄雪梅
胡建生
+1 位作者
魏功辉
桂雄明
《现代电子技术》
2008年第9期80-82,共3页
介绍采用DDS技术、FPGA芯片和D/A转换器,设计一个频率、相位可控的多种输出波形信号发生器。基于QuartusⅡ软件设计实现,并下载至FPGA器件,使用SignalTapⅡ嵌入式逻辑分析仪进行实时测试。经过软件仿真和电路测试,输出波形达到了技术要...
介绍采用DDS技术、FPGA芯片和D/A转换器,设计一个频率、相位可控的多种输出波形信号发生器。基于QuartusⅡ软件设计实现,并下载至FPGA器件,使用SignalTapⅡ嵌入式逻辑分析仪进行实时测试。经过软件仿真和电路测试,输出波形达到了技术要求,能够满足多种试验的需要,且性能稳定,使用灵活,节约试验成本。
展开更多
关键词
FPGA
信号发生器
DDS(直接数字频率合成器)
SignalTap
Ⅱ
嵌入式逻辑分析仪
在线阅读
下载PDF
职称材料
题名
基于嵌入式逻辑分析仪的FPGA测试
被引量:
11
1
作者
李杨
孙玉国
金鑫
机构
上海理工大学光学与电子信息工程学院
出处
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2006年第z3期2372-2373,共2页
基金
上海交通大学振动
冲击与噪声国家重点实验室开放基金(VSN-2005-03)
文摘
在高度集成FPGA芯片测试中,其内部信号的实时获取与分析比较困难。对嵌入式逻辑分析仪SignalTapⅡ在FPGA测试中的应用进行了试验研究。将逻辑分析模块嵌入到FPGA信号发生器,构成一个逻辑分析仪。在FPGA芯片工作状态下,实现了内部信号的获取与分析。实验结果表明,应用SignalTapⅡ对FPGA进行测试,操作方便,实时性较高。
关键词
FPGA
嵌入式逻辑分析仪
SignalTap
Ⅱ
Keywords
FPGA embedded Logic analyzer signalTapⅡ
分类号
TH7-55 [机械工程—精密仪器及机械]
在线阅读
下载PDF
职称材料
题名
嵌入式逻辑分析技术及其在FPGA系统开发中的应用
被引量:
8
2
作者
吕国亮
赵曙光
赵俊
机构
渭南师范学院数学系
东华大学信息科学与技术学院
中兴通讯股份有限公司西安研究所
出处
《液晶与显示》
CAS
CSCD
北大核心
2007年第2期227-229,共3页
基金
国家自然科学基金(No.60672026)
中国博士后科学基金(No.2005037783)资助项目
文摘
介绍了嵌入式逻辑分析仪,特别是SignalTapⅡ的功能和特点。利用Chip EditorViews、Technology Map Viewer等工具,简要分析了SignalTapⅡ的内部结构和工作原理。结合实例,说明了如何使用SignalTapⅡ调试基于FPGA的数字系统。
关键词
显示控制器
现场可编程门阵列
嵌入式逻辑分析仪
SignalTap
Ⅱ
Keywords
FPGA
embedded logic analyzer
SignalTap Ⅱ
分类号
TN27 [电子电信—物理电子学]
在线阅读
下载PDF
职称材料
题名
基于FPGA的内部逻辑在线测试技术研究
被引量:
10
3
作者
孟令军
李娜
机构
中国科学院电子学研究所传感技术联合国家重点实验室
中北大学电子测试技术国家重点实验室
仪器科学与动态测试教育部重点实验室
出处
《电测与仪表》
北大核心
2008年第11期34-37,共4页
基金
国家自然科学基金资助项目(50535030)
文摘
随着FPGA集成度以及设计复杂度的增加,传统的测试方法受到局限。在高速FPGA测试中,内部信号的实时获取和分析比较困难。本文首先阐述了在线测试相关技术,详细说明了在QuartusII中使用嵌入式逻辑分析仪SignalTapII的具体方法和步骤,并给出一个具体的设计实例。实验结果表明,应用SignalTapII对FPGA进行测试,操作方便,实时性较高。
关键词
FPGA
SignalTap
Ⅱ
嵌入式逻辑分析仪
Quartus
Ⅱ
Keywords
FPGA, SignalTap Ⅱ, embedded logic analyzer, QuartusⅡ
分类号
TP707 [自动化与计算机技术—检测技术与自动化装置]
在线阅读
下载PDF
职称材料
题名
一种基于FPGA的高速数据通道的实验方法
被引量:
13
4
作者
郑争兵
魏瑞
陈正涛
机构
陕西理工学院物理与电信工程学院
出处
《实验室研究与探索》
CAS
北大核心
2012年第12期78-81,共4页
基金
陕西理工学院科研计划资助项目(SLGKY10-14)
文摘
为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法。该高速数据通道结构基于乒乓操作的原理,利用Quartus II软件提供的软核双时钟FIFO实现数据的流水式处理。将FPGA作为DSP和数字上变频器AD9857的数据通道构建测试平台,使用嵌入式逻辑分析仪SignalTap II实时获取测试管脚数据,验证设计的正确性。在可靠通信的条件下,FPGA与C6416之间接口数据率达到240 MBps,与AD9857接口的数据率达到22.4 MBps,系统的设计和实验方法简单,可以应用于高速数据流传输的场合。
关键词
双时钟FIFO
FPGA
嵌入式逻辑分析仪
实验教学
Keywords
dual-clock FIFO
FPGA
embedded logic analyzer
experimental teaching
分类号
TN92 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
积分时间可调的CCD相机驱动时序设计与实现
被引量:
4
5
作者
周建康
陈新华
周望
沈为民
机构
苏州大学现代光学技术研究所江苏省现代光学技术重点试验室
出处
《光子学报》
EI
CAS
CSCD
北大核心
2008年第11期2300-2304,共5页
基金
江苏省高校自然科学重大基础研究项目(06KJA14003)
国家高技术研究发展计划(863计划)(2007AA12Z103)资助
文摘
在分析帧转移CCD的结构和驱动时序的基础之上,对时序关系和积分时间选择进行了计算,并给出积分时间可调的循环嵌套时序设计方案.以现场可编程逻辑门阵列为硬件载体,用硬件描述语言对方案进行设计.考虑到CCD驱动时序复杂、相位要求严格,提出运用锁相环技术进行高频信号的精确移相,用嵌入式逻辑分析仪对时序进行采样验证,在CCD电路板上实现了积分时间可调的CCD空间相机驱动时序.
关键词
帧转移CCD
积分时间
锁相环
嵌入式逻辑分析仪
Keywords
Frame transfer CCD
Integral time
Phase locked loop
Embedded logic analyzer
分类号
TN386.5 [电子电信—物理电子学]
在线阅读
下载PDF
职称材料
题名
DDS技术实现可调信号发生器
被引量:
10
6
作者
黄雪梅
胡建生
魏功辉
桂雄明
机构
解放军理工大学
出处
《现代电子技术》
2008年第9期80-82,共3页
文摘
介绍采用DDS技术、FPGA芯片和D/A转换器,设计一个频率、相位可控的多种输出波形信号发生器。基于QuartusⅡ软件设计实现,并下载至FPGA器件,使用SignalTapⅡ嵌入式逻辑分析仪进行实时测试。经过软件仿真和电路测试,输出波形达到了技术要求,能够满足多种试验的需要,且性能稳定,使用灵活,节约试验成本。
关键词
FPGA
信号发生器
DDS(直接数字频率合成器)
SignalTap
Ⅱ
嵌入式逻辑分析仪
Keywords
FPGA
signal generator
DDS
SignalTap Ⅱ embedded logic analyzer
分类号
TN402 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于嵌入式逻辑分析仪的FPGA测试
李杨
孙玉国
金鑫
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2006
11
在线阅读
下载PDF
职称材料
2
嵌入式逻辑分析技术及其在FPGA系统开发中的应用
吕国亮
赵曙光
赵俊
《液晶与显示》
CAS
CSCD
北大核心
2007
8
在线阅读
下载PDF
职称材料
3
基于FPGA的内部逻辑在线测试技术研究
孟令军
李娜
《电测与仪表》
北大核心
2008
10
在线阅读
下载PDF
职称材料
4
一种基于FPGA的高速数据通道的实验方法
郑争兵
魏瑞
陈正涛
《实验室研究与探索》
CAS
北大核心
2012
13
在线阅读
下载PDF
职称材料
5
积分时间可调的CCD相机驱动时序设计与实现
周建康
陈新华
周望
沈为民
《光子学报》
EI
CAS
CSCD
北大核心
2008
4
在线阅读
下载PDF
职称材料
6
DDS技术实现可调信号发生器
黄雪梅
胡建生
魏功辉
桂雄明
《现代电子技术》
2008
10
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部