期刊文献+
共找到232篇文章
< 1 2 12 >
每页显示 20 50 100
应用于低功耗嵌入式处理器的功耗动态管理策略设计 被引量:13
1
作者 孙大鹰 徐申 +2 位作者 徐玉珉 孙伟锋 陆生礼 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2013年第4期695-700,共6页
为了降低嵌入式应用系统的功耗和成本,设计实现了一种应用于低功耗嵌入式处理器的功耗动态管理策略.该功耗动态管理策略包括多工作模式切换、动态频率调节、动态电压调节和快速可变的电压供给单元全集成,在满足功能和性能要求的基础上,... 为了降低嵌入式应用系统的功耗和成本,设计实现了一种应用于低功耗嵌入式处理器的功耗动态管理策略.该功耗动态管理策略包括多工作模式切换、动态频率调节、动态电压调节和快速可变的电压供给单元全集成,在满足功能和性能要求的基础上,根据处理器执行任务的需求变化,切换处理器的工作模式,动态调节工作频率与工作电压,降低功耗;快速可变的电压供给单元也集成于处理器中,支持工作电压的实时快速调节,降低系统成本.基于嵌入式应用系统样机的验证结果表明,应用系统执行不同的进程任务时,功耗均有效下降.在嵌入式应用系统中采用该功耗动态管理策略,能够有效降低系统的功耗与成本. 展开更多
关键词 嵌入应用系统 嵌入式处理 动态频率调节 动态电压调节 低功耗 低成本
在线阅读 下载PDF
嵌入式处理器中降低Cache缺失代价设计方法研究 被引量:3
2
作者 黄海林 许彤 +1 位作者 范东睿 唐志敏 《小型微型计算机系统》 CSCD 北大核心 2006年第11期2077-2081,共5页
以龙芯1号处理器为研究对象,探讨了嵌入式处理器中降低Cache缺失代价的设计方法.通过分析处理器的结构特征,本文实现了在关键字优先基础上一次缺失下命中的非阻塞数据Cache,可以将处理器平均性能提高3.9%.同时利用局部性原理,在关键字... 以龙芯1号处理器为研究对象,探讨了嵌入式处理器中降低Cache缺失代价的设计方法.通过分析处理器的结构特征,本文实现了在关键字优先基础上一次缺失下命中的非阻塞数据Cache,可以将处理器平均性能提高3.9%.同时利用局部性原理,在关键字优先非阻塞数据Cache的基础上,本文提出了一种类非阻塞的指令Cache设计方法,可以降低指令Cache的缺失代价,以较小的实现代价进一步将处理器平均性能提高7.7%.通过本文的工作,可以同时降低指令Cache和数据Cache的缺失代价,处理器的平均性能提高了11.6%. 展开更多
关键词 嵌入式处理 CACHE 缺失代价
在线阅读 下载PDF
基于嵌入式处理器软核的DVB-S基带处理系统 被引量:5
3
作者 杨浩 林争辉 +1 位作者 鞠海 蔡雄飞 《计算机工程》 EI CAS CSCD 北大核心 2005年第6期203-205,F003,共4页
完整地给出了一种利用SoPC策略在大规模FPGA上实现高度集成的DVB-S前端基带处理系统的SoC实现。从系统模型设计入手,综合运用了集成电路和SoC设计手段设计验证了基带处理IP,并整合了嵌入式处理器(Nios)软核及其应用程序,极大地提高了系... 完整地给出了一种利用SoPC策略在大规模FPGA上实现高度集成的DVB-S前端基带处理系统的SoC实现。从系统模型设计入手,综合运用了集成电路和SoC设计手段设计验证了基带处理IP,并整合了嵌入式处理器(Nios)软核及其应用程序,极大地提高了系统性能并降低了总体成本。还提出了基于混合层次仿真的设计验证方法。 展开更多
关键词 数字视频广播(DVB) 基带处理 系统级可编程芯片 嵌入式处理 NIOS 混合层次仿真
在线阅读 下载PDF
片上trace:嵌入式处理器的有效调试和优化技术 被引量:2
4
作者 扈啸 陈书明 +1 位作者 李杰 陈莉丽 《国防科技大学学报》 EI CAS CSCD 北大核心 2008年第2期46-50,共5页
片上trace技术弥补了传统调试方法的不足,可以实现对嵌入式软件的非入侵调试。首先分析了当前主流调试方法的不足,论述了trace与断点调试方法互为补充的关系,而后介绍了YHFT系列DSP的片上trace系统TraceDo的功能与结构,并解释了路径trac... 片上trace技术弥补了传统调试方法的不足,可以实现对嵌入式软件的非入侵调试。首先分析了当前主流调试方法的不足,论述了trace与断点调试方法互为补充的关系,而后介绍了YHFT系列DSP的片上trace系统TraceDo的功能与结构,并解释了路径trace的原理和工作过程,最后讨论了片上trace的应用。 展开更多
关键词 片上追踪 嵌入式处理 调试 优化 银河飞腾
在线阅读 下载PDF
基于嵌入式处理器的数字化语音存储回放及GSM语音传输系统设计 被引量:4
5
作者 涂剑鹏 何尚平 《河南理工大学学报(自然科学版)》 CAS 2010年第4期513-516,共4页
语音信号处理作为信息科学高科技应用领域的热点,大规模集成电路和微型计算机的快速推进,促进了此技术的发展.在嵌入式技术与通信技术飞速发展的今天,传统的语音录放系统因处理速度慢、存储容量小、音效差、传输距离有限等受到了巨大挑... 语音信号处理作为信息科学高科技应用领域的热点,大规模集成电路和微型计算机的快速推进,促进了此技术的发展.在嵌入式技术与通信技术飞速发展的今天,传统的语音录放系统因处理速度慢、存储容量小、音效差、传输距离有限等受到了巨大挑战.采用先进的嵌入式处理技术,实现了数字化语音信号高速处理,外扩FLASH存储器进行大容量存储与回放,并可通过GSM实时传输,达到实时远程传输的目的,具有电路简单,可靠性高、功耗小、运行稳定的特点.本系统主要由嵌入式处理器ARM模块、语音调理采集电路、语音存储模块、语音滤波放大电路、人机界面和GSM语音传输模块等构成. 展开更多
关键词 嵌入式处理技术 数字化语音 存储与回放 GSM 语音传输
在线阅读 下载PDF
采用嵌入式处理器与可编程逻辑阵列的分布式圆机控制系统设计 被引量:3
6
作者 李军 周炯 王起文 《纺织学报》 EI CAS CSCD 北大核心 2015年第1期147-151,共5页
为提高国产高档针织圆机的控制技术,针对现有圆机控制系统因采用集中式控制方式而存在系统扩展性较差,稳定性不够,控制对象复杂多样等问题,采用集中管理分散控制的分布式层次化结构体系,运用嵌入式控制技术,使用模块化电路设计方法,开... 为提高国产高档针织圆机的控制技术,针对现有圆机控制系统因采用集中式控制方式而存在系统扩展性较差,稳定性不够,控制对象复杂多样等问题,采用集中管理分散控制的分布式层次化结构体系,运用嵌入式控制技术,使用模块化电路设计方法,开发了一种基于嵌入式处理器STM32与可编程逻辑阵列(FPGA)的分布式圆机控制系统。实际应用表明,该系统不仅实现了圆机控制系统的所有功能,而且具有系统稳定性高,可扩展性好,控制容易等特点,从而极大地提高了控制系统的实时性。 展开更多
关键词 圆机控制系统 分布控制 嵌入式处理 可编程逻辑阵列
在线阅读 下载PDF
基于FPGA内嵌入式处理器的二维脉冲压缩 被引量:5
7
作者 谢宜壮 龙腾 《计算机工程》 CAS CSCD 北大核心 2010年第5期248-249,252,共3页
设计一个利用现场可编程门阵列(FPGA)内部MicroBlaze嵌入式处理器为核心控制单元的二维脉冲压缩处理系统。根据FPGA内部不同的资源配置情况,提出2种脉冲压缩处理模块的实现结构,利用FPGA实现DDR SDRAM控制器,采用矩阵分块线性映射的方... 设计一个利用现场可编程门阵列(FPGA)内部MicroBlaze嵌入式处理器为核心控制单元的二维脉冲压缩处理系统。根据FPGA内部不同的资源配置情况,提出2种脉冲压缩处理模块的实现结构,利用FPGA实现DDR SDRAM控制器,采用矩阵分块线性映射的方法实现高效的数据矩阵转置处理。通过模拟一个简单的合成孔径雷达成像处理过程,证明该系统的有效性。 展开更多
关键词 二维脉冲压缩 现场可编程门阵列 嵌入式处理 DDR SDRAM控制器 矩阵转置
在线阅读 下载PDF
一种嵌入式处理器的动态可重构Cache设计 被引量:3
8
作者 张毅 汪东升 《计算机工程与应用》 CSCD 北大核心 2004年第8期94-96,232,共4页
一般的处理器芯片都有片上高速缓存Cache,它一般是由固定大小的一级Cache(L1)和二级Cache(L2)构成,文章介绍了一种在嵌入式处理器设计中实现的动态可重构Cache。动态可重构Cache的思想最早是罗彻斯特大学(UniversityofRochester)的学者... 一般的处理器芯片都有片上高速缓存Cache,它一般是由固定大小的一级Cache(L1)和二级Cache(L2)构成,文章介绍了一种在嵌入式处理器设计中实现的动态可重构Cache。动态可重构Cache的思想最早是罗彻斯特大学(UniversityofRochester)的学者在他们的一篇关于存储层次的论文1中提出的,当时主要是针对高性能的超标量通用处理器。在此嵌入式处理器设计过程中,笔者创造性地继承了这一思想。通过增加少量硬件以及编译器的配合,在嵌入式处理器中L1Cache和L2Cache总体大小不变的情况下,L1Cache和L2Cache的大小可以根据具体的应用程序动态配置。通过对高速缓存的动态配置,不仅可以有效地提高Cache的命中率,还能够有效降低处理器的功耗。 展开更多
关键词 高速缓存 嵌入式处理 动态可重构 命中率
在线阅读 下载PDF
嵌入式处理器的Cache结构研究 被引量:6
9
作者 陈章龙 《小型微型计算机系统》 CSCD 北大核心 2004年第7期1204-1206,共3页
针对嵌入式处理器结构的特点 ,探讨虚拟 Cache的结构、性能及实施方法等进行 ,讨论了 Cache的锁定来改进Cache的循环淘汰置换算法的可行性 ,并对基于 ARM架构的嵌入式处理器的 Cache结构特点作了介绍 .
关键词 嵌入系统 嵌入式处理 CACHE 锁操作
在线阅读 下载PDF
基于存储技术的高速嵌入式处理器的设计与实现 被引量:2
10
作者 张钦 韩承德 《计算机学报》 EI CSCD 北大核心 2007年第5期831-837,共7页
SoPC(片上可编程系统,System on a Programmable Chip)在嵌入式系统中有着广泛的应用,通常用FPGA(现场可编程门阵列,Field Programmable Gate Array)实现.一类嵌入式处理器,例如小波变换处理器、压缩和解压缩处理器、FFT处理器,都可以... SoPC(片上可编程系统,System on a Programmable Chip)在嵌入式系统中有着广泛的应用,通常用FPGA(现场可编程门阵列,Field Programmable Gate Array)实现.一类嵌入式处理器,例如小波变换处理器、压缩和解压缩处理器、FFT处理器,都可以采用基于存储技术的设计方法.FPGA的片内存储资源相对较少,如何有效地利用FPGA的片内存储资源实现高速的嵌入式处理器成为需要研究的问题.文中以FFT处理器为例说明这种方法的有效性,通过采用一种地址映射调度策略和两种无冲突操作数地址映射方式,减少了所使用的FPGA片内存储资源,提高了处理速度.该FFT处理器在实际系统中起到了关键作用. 展开更多
关键词 存储技术 嵌入式处理 FFT处理 地址映射调度策略 无冲突操作数地址映射方 SOPC
在线阅读 下载PDF
嵌入式处理器寄存器分配的一种混合演化算法 被引量:1
11
作者 吴圣宁 李思昆 《计算机科学》 CSCD 北大核心 2007年第8期278-280,共3页
通用处理器的寄存器分配一般采用图着色的方法。除非考虑特例,优化的图着色是NP完全性问题。因此,传统寄存器分配常利用图着色的启发式算法,并能对规则的RISC处理器生成质量较高的代码。但由于嵌入式处理器不规则的体系结构特征,这种传... 通用处理器的寄存器分配一般采用图着色的方法。除非考虑特例,优化的图着色是NP完全性问题。因此,传统寄存器分配常利用图着色的启发式算法,并能对规则的RISC处理器生成质量较高的代码。但由于嵌入式处理器不规则的体系结构特征,这种传统寄存器分配方法生成的代码质量不能满足嵌入式领域的要求。本文提出了一种新的遗传算法和局部搜索相混合的元启发式方法,能较好地克服传统寄存器分配的不足。实验结果表明,这种新的算法比传统图着色寄存器分配算法减少约30%spill代码。 展开更多
关键词 寄存器分配 演化算法 嵌入式处理
在线阅读 下载PDF
基于硬件抽象层HAL的NiosⅡ嵌入式处理器系统设备管理模式研究 被引量:1
12
作者 元泽怀 唐平 《现代电子技术》 2007年第2期87-89,共3页
NiosⅡ处理器是Altera公司推出的一个32/16位精简指令集处理器软核。他为嵌入式系统开发者提供了更多的资源,可支持复杂、高性能系统的开发。硬件抽象层HAL作为一个板级支撑包提供给NiosⅡ处理器系统。基于HAL的外设管理程序使用ANSI C... NiosⅡ处理器是Altera公司推出的一个32/16位精简指令集处理器软核。他为嵌入式系统开发者提供了更多的资源,可支持复杂、高性能系统的开发。硬件抽象层HAL作为一个板级支撑包提供给NiosⅡ处理器系统。基于HAL的外设管理程序使用ANSI C标准库函数,并通过HAL API访问硬件资源。通过对其进行深入的研究,结合NiosⅡ嵌入式处理器系统对Lan91c111网络外设的管理模式,总结了HAL在NiosⅡ嵌入式处理器系统设备管理中的作用及其一般实现模式。 展开更多
关键词 硬件抽象层 NIOS 嵌入式处理 设备管理
在线阅读 下载PDF
NiosⅡ嵌入式处理器在LCD显示系统设计中的应用 被引量:1
13
作者 汤莉莉 黄伟 《现代电子技术》 2013年第19期151-153,156,共4页
Altera公司的Nios嵌入式软核处理器以其成本低廉,设计灵活等特点,在嵌入式应用领域得到了广泛的应用,同时LCD也越来越多地在各种仪器仪表和测控系统中作为人机界面和显示模块。论述利用SOPC技术实现了一种基于Nios嵌入式软核处理器的液... Altera公司的Nios嵌入式软核处理器以其成本低廉,设计灵活等特点,在嵌入式应用领域得到了广泛的应用,同时LCD也越来越多地在各种仪器仪表和测控系统中作为人机界面和显示模块。论述利用SOPC技术实现了一种基于Nios嵌入式软核处理器的液晶显示屏的软、硬件设计方案,并给出了对该液晶屏进行控制的硬件接口电路、软件编写流程以及相应程序。 展开更多
关键词 FPGA NIOS LCD 嵌入式处理
在线阅读 下载PDF
嵌入式处理器思想在逻辑电路设计中的应用
14
作者 冉峰 徐美华 +1 位作者 陈章进 汤立华 《上海大学学报(自然科学版)》 CAS CSCD 2004年第B10期205-208,共4页
对于在数字逻辑电路设计中存在状态复杂的问题,作者提出用一个能满足系统功能要求的嵌入式处理器来代替硬逻辑电路,从而提高系统的可靠性,获得较高的设计效率.并以设计RS232串口通信模块为例,阐述了设计过程和原理框图.
关键词 RS232 串口 嵌入式处理 VERILOG
在线阅读 下载PDF
嵌入式处理器中的慢总线技术应用
15
作者 梁阿磊 赵玉源 +1 位作者 李琪 白英彩 《计算机工程》 EI CAS CSCD 北大核心 2000年第8期71-72,共2页
提出一种嵌入式处理器“慢总线技术”,采用状态机描述总线接口时序,用软件实现与外围硬件的总线接口工操作。并以嵌入式RISC微控制器芯片(PIC16C54)为例,描述了对DTMF编/解码芯片(MT8880)接口访问的实现... 提出一种嵌入式处理器“慢总线技术”,采用状态机描述总线接口时序,用软件实现与外围硬件的总线接口工操作。并以嵌入式RISC微控制器芯片(PIC16C54)为例,描述了对DTMF编/解码芯片(MT8880)接口访问的实现方法。 展开更多
关键词 嵌入式处理 状态机 总线时序 慢总线
在线阅读 下载PDF
基于域划分的嵌入式处理器代码压缩方法
16
作者 阳晔 刘坤杰 +2 位作者 杨军 葛海通 严晓浪 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2008年第8期1300-1305,共6页
为了提高基于域划分的代码压缩方法的压缩率,在传统的位置模型的基础上,挖掘了不同类型指令内部符号间的相关性,提出了一种新的相关模型——类型模型.综合位置模型和类型模型,进一步得到另一种相关模型——混合模型.提出了一种使... 为了提高基于域划分的代码压缩方法的压缩率,在传统的位置模型的基础上,挖掘了不同类型指令内部符号间的相关性,提出了一种新的相关模型——类型模型.综合位置模型和类型模型,进一步得到另一种相关模型——混合模型.提出了一种使用混合模型,采用霍夫曼编码的代码压缩方法以及相应的低开销硬件解压缩实现方案.以自主研发的16位嵌入式数字信号处理器(DSP)SPOCK指令集为例,对OggVorbis测试压缩性能.实验结果表明,使用混合模型在少量硬件代价下对SPOCK指令集的压缩率达到53.16%,比传统的位置模型方法提高了12%~14%. 展开更多
关键词 嵌入式处理 代码压缩 域划分 霍夫曼编码
在线阅读 下载PDF
嵌入式处理器电脑横机花型处理系统算法 被引量:1
17
作者 韩强 项贤军 《针织工业》 2011年第6期8-10,73,共3页
对嵌入式处理器的电脑横机的花型准备系统的花型文件进行了初步分析,叙述了其花型处理系统的功能及数据结构。结合实际编织工艺列举了一种花型处理系统的解析算法,并利用ARM7处理器运算能力强的特点对此算法进行了验证与实现。
关键词 电脑横机 花型准备系统 嵌入式处理 CAN总线
在线阅读 下载PDF
密码嵌入式处理器中高速缓存的研究与设计
18
作者 王晓燕 杨先文 陈海民 《计算机工程与设计》 CSCD 北大核心 2012年第8期3000-3005,共6页
为了提高密码嵌入式处理器的运行效率,给出了一种哈佛结构的高速缓存(Cache)设计,包括指令Cache(iCache)和数据Cache(dCache)。采用双端口RAM和较低的硬件开销设计了标签存储器和指令/数据存储器,并描述了iCache和dCache控制流程。实现... 为了提高密码嵌入式处理器的运行效率,给出了一种哈佛结构的高速缓存(Cache)设计,包括指令Cache(iCache)和数据Cache(dCache)。采用双端口RAM和较低的硬件开销设计了标签存储器和指令/数据存储器,并描述了iCache和dCache控制流程。实现时配置iCache容量为4KB、dCache容量为8KB,并完成了向密码嵌入式处理器的集成。FPGA验证结果表明其满足处理器的应用要求;性能分析结果表明,采用Cache比处理器直接访问主存在速度上至少提高5.26倍。 展开更多
关键词 密码嵌入式处理 哈佛结构 高速缓存 双端口RAM 现场可编程逻辑
在线阅读 下载PDF
温室智能装备系列之一百一十六 基于嵌入式处理器Gene8310的MW800型智慧温室服务机器人设计 被引量:1
19
作者 马伟 鲁振 王秀 《农业工程技术》 2019年第16期51-53,共3页
背景随着工厂化农业的发展,规模化和精准化的农业生产逐渐成为主流,如何在温室生产中集成信息化、自动化和智能化的最新技术,成为研究的热门。智慧温室就在这一背景中应运而生,智慧温室是指用装备取代人工,目标化智能化运转,最后实现自... 背景随着工厂化农业的发展,规模化和精准化的农业生产逐渐成为主流,如何在温室生产中集成信息化、自动化和智能化的最新技术,成为研究的热门。智慧温室就在这一背景中应运而生,智慧温室是指用装备取代人工,目标化智能化运转,最后实现自服务、自学习提高的智能温室建筑。 展开更多
关键词 温室生产 服务机器人 智能化 嵌入式处理 800型 装备 设计 工厂化农业
在线阅读 下载PDF
基于边界扫描技术的嵌入式处理器测试方法研究
20
作者 王让定 杜呈透 叶富乐 《计算机工程与应用》 CSCD 北大核心 2003年第7期111-113,152,共4页
现代先进微处理器有非常高的集成度和复杂度,而且芯片管脚数相对较少,必须要有一定的自测试设计和其它的可测试性设计来简化测试代码,提高故障覆盖率。该文提出了嵌入式处理器80386EX芯片内部功能的测试方案,设计了符合JTAG规范的测试... 现代先进微处理器有非常高的集成度和复杂度,而且芯片管脚数相对较少,必须要有一定的自测试设计和其它的可测试性设计来简化测试代码,提高故障覆盖率。该文提出了嵌入式处理器80386EX芯片内部功能的测试方案,设计了符合JTAG规范的测试系统结构,实现了芯片的内部功能部件的测试。接着,通过实验证明了文章所提方法的可行性。最后讨论了下一步的研究工作。 展开更多
关键词 处理 嵌入式处理 边界扫描技术 测试方法 计算机 JTAG规范 逻辑电路
在线阅读 下载PDF
上一页 1 2 12 下一页 到第
使用帮助 返回顶部