期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于DSP+FPGA的嵌入式图像处理系统设计 被引量:10
1
作者 李佩斌 黄莹 赵誉婷 《现代电子技术》 2014年第20期95-98,共4页
为满足数据量大、算法复杂度高的应用需求,使用高性能DSP完成复杂图像算法处理,FPGA作为协处理器,完成图像采集、存储和显示等功能,构建了一种高性能的嵌入式图像处理系统。DSP和FPGA通过EMIF接口实现了高速无缝互联。采用三重缓冲读写... 为满足数据量大、算法复杂度高的应用需求,使用高性能DSP完成复杂图像算法处理,FPGA作为协处理器,完成图像采集、存储和显示等功能,构建了一种高性能的嵌入式图像处理系统。DSP和FPGA通过EMIF接口实现了高速无缝互联。采用三重缓冲读写机制解决了采集和显示的异步时钟域问题及算法处理时间不确定的问题。介绍了基于BIOS和NDK开发的C6455软件流程,展示了该系统图像处理算法运行周期的统计结果。该系统运行稳定可靠,具有较高的实用价值。 展开更多
关键词 嵌入式图像处理系统 三重缓冲 异步时钟域
在线阅读 下载PDF
嵌入式高速DSP视频图像处理系统程序存储器的接口设计 被引量:3
2
作者 李武森 迟泽英 陈文建 《南京理工大学学报》 EI CAS CSCD 北大核心 2002年第5期499-502,共4页
该文探讨了嵌入TMS32 0C6 2 0 1的高速DSP视频图像处理系统外部程序存储器的扩展方法 ;详细阐述了DSP片上程序RAM工作模式的配置过程 ;最后给出了整个高速DSP视频图像处理系统程序存储器的工作原理。
关键词 嵌入高速DSP视频图像处理系统 接口设计 数字信号处理 存储器 工作原理 工作模
在线阅读 下载PDF
基于模糊免疫网络算法的嵌入式数字图像处理系统 被引量:3
3
作者 廖娟 阮运飞 《现代电子技术》 2021年第15期85-88,共4页
由于使用监督算法、神经网络算法构建的系统受到噪声影响,导致图像处理效果较差,为此提出基于模糊免疫网络算法的嵌入式数字图像处理系统。根据硬件系统结构,将PC上的文件和应用程序下载到开发平台上,SDRAM作为帧缓冲区,将4个FIFO缓冲... 由于使用监督算法、神经网络算法构建的系统受到噪声影响,导致图像处理效果较差,为此提出基于模糊免疫网络算法的嵌入式数字图像处理系统。根据硬件系统结构,将PC上的文件和应用程序下载到开发平台上,SDRAM作为帧缓冲区,将4个FIFO缓冲器设计成4个虚拟端口,向内部发送读写请求。使用FBGA封装模式设计的S3C2410处理器可缓存指令和数据。设置交叉编译开发模式,对图像进行模糊免疫网络聚类处理,在模糊聚类结果下设计图像处理流程。由仿真实验结果可知,该系统在正常情况下图像无噪点,在噪声影响下噪点较少,具有良好的图像处理效果。 展开更多
关键词 模糊免疫网络 嵌入数字图像处理系统 交叉编译 模糊聚类 免疫网络聚类 S3C2410处理
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部