期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
一种高分辨率∑△小数分频频率合成器 被引量:1
1
作者 郭桂良 杜占坤 +4 位作者 高海军 杨洪文 易青 朱思奇 阎跃鹏 《固体电子学研究与进展》 CAS CSCD 北大核心 2009年第4期515-519,共5页
提出了一种采用新型分频器的小数分频频率合成器。该频率合成器与传统的小数分频频率合成器相比具有稳定时间快、工作频率高和频率分辨率高的优点。设计基于TSMC0.25μm2.5V1P5MCMOS工艺,采用sig-ma-delta调制的方法实现。经测量得到该... 提出了一种采用新型分频器的小数分频频率合成器。该频率合成器与传统的小数分频频率合成器相比具有稳定时间快、工作频率高和频率分辨率高的优点。设计基于TSMC0.25μm2.5V1P5MCMOS工艺,采用sig-ma-delta调制的方法实现。经测量得到该频率合器工作频率在2.400~2.850GHz之间,相位噪声低于-95dBc/Hz@100kHz,最小频率步进小于30Hz,开关时间小于50μs,满足多数无线通信系统的要求。 展开更多
关键词 ∑-△调制器 小数分频频率合成器 噪声整形 频器
在线阅读 下载PDF
小数分频频率合成器的计算机辅助设计 被引量:2
2
作者 吕立明 冯雷 肖仕伟 《信息与电子工程》 2006年第5期390-395,共6页
通过介绍小数分频频率合成器的基础理论,详细阐述了利用Agilent公司的ADS软件进行小数频率合成器的计算机辅助设计与过程。仿真结果表明,运用ADS仿真模拟有利于提高电路设计和制造水平,对实际中应用小数分频频率合成技术具有较好的借鉴... 通过介绍小数分频频率合成器的基础理论,详细阐述了利用Agilent公司的ADS软件进行小数频率合成器的计算机辅助设计与过程。仿真结果表明,运用ADS仿真模拟有利于提高电路设计和制造水平,对实际中应用小数分频频率合成技术具有较好的借鉴意义。 展开更多
关键词 小数分频频率合成器 小数频锁相环 ADS软件 累加器
在线阅读 下载PDF
小数分频频率合成器的设计
3
作者 宦维定 《电子工程师》 2005年第10期40-43,共4页
采用Σ-Δ调制小数分频器设计的频率合成器与传统的PLL(锁相环)频率合成器相比具有明显的优越性,它可以提供宽的频率范围、极高的频率分辨率、低的单边带相位噪声以及良好的杂散性能。介绍了利用该技术实现的小数分频频率合成器的原理... 采用Σ-Δ调制小数分频器设计的频率合成器与传统的PLL(锁相环)频率合成器相比具有明显的优越性,它可以提供宽的频率范围、极高的频率分辨率、低的单边带相位噪声以及良好的杂散性能。介绍了利用该技术实现的小数分频频率合成器的原理和设计,并给出了设计结果。 展开更多
关键词 小数分频频率合成器 ∑-△调制 锁相环 压控振荡器
在线阅读 下载PDF
《电讯技术》专题资料《时间频率技术》题要
4
《电讯技术》 北大核心 2009年第4期40-40,14+19+23+36+40+48+57+61+84+97+102,共1页
关键词 《电讯技术》 小数分频频率合成器 技术 锁相环芯片 时间 专题 实例设计 综合器
在线阅读 下载PDF
用于芯片测试的环路滤波器设计
5
作者 唐锐 《电子产品可靠性与环境试验》 2013年第4期81-84,共4页
小数分频频率合成器在测试时必须外接一个环路滤波器电路与压控振荡器才能构成一个完整的锁相环电路。其外围电路中环路滤波器的设计好坏将直接影响到芯片的性能测试。以ADF4153小数分频频率合成器为例,研究了其外围环路滤波器的设计方... 小数分频频率合成器在测试时必须外接一个环路滤波器电路与压控振荡器才能构成一个完整的锁相环电路。其外围电路中环路滤波器的设计好坏将直接影响到芯片的性能测试。以ADF4153小数分频频率合成器为例,研究了其外围环路滤波器的设计方法,给出了基于芯片测试的环路滤波器设计流程,并进行了验证测试。测试结果表明,该滤波器可满足小数分频频率合成器芯片测试的需要。 展开更多
关键词 小数分频频率合成器 环路滤波器设计 芯片测试
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部