期刊文献+
共找到91篇文章
< 1 2 5 >
每页显示 20 50 100
一个2.4 GHz集成的SP3T射频开关和低噪声放大器
1
作者 马凯学 王德建 +1 位作者 傅海鹏 王科平 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2024年第6期168-177,共10页
基于90 nm SOI CMOS工艺实现的应用于无线局域网的2.4 GHz集成的单刀三掷(SP3T)射频开关和低噪声放大器.射频开关采用了一种低功耗的等效负压偏置方法,该方法能够在不使用负电压的前提下使关断状态晶体管获得等效的负压偏置,从而提高射... 基于90 nm SOI CMOS工艺实现的应用于无线局域网的2.4 GHz集成的单刀三掷(SP3T)射频开关和低噪声放大器.射频开关采用了一种低功耗的等效负压偏置方法,该方法能够在不使用负电压的前提下使关断状态晶体管获得等效的负压偏置,从而提高射频开关的线性度.低噪声放大器采用了负反馈技术和导数叠加技术提高线性度,利用导数叠加技术减小低噪声放大器的三阶非线性,进一步提高了负反馈低噪声放大器的线性度.低噪声放大器与射频开关集成,并带有Bypass衰减通路.测试结果表明,射频开关的发射支路实现了0.95 dB的插入损耗和34 dBm的输入1 dB压缩点,蓝牙支路具有1.68 dB的插入损耗和30 dBm的输入1 dB压缩点.在2 V供电下,接收支路在高增益模式下具有15.8 dB的增益,1.7 dB的噪声系数和7.6 dBm的输入三阶交调点,功耗28.6 mW,在Bypass模式下具有7.2 dB的插入损耗和22 dBm的输入三阶交调点. 展开更多
关键词 无线局域网 噪声放大器 开关 线性度
在线阅读 下载PDF
2-GHzCMOS射频低噪声放大器的设计与测试 被引量:11
2
作者 林敏 王海永 +1 位作者 李永明 陈弘毅 《电子学报》 EI CAS CSCD 北大核心 2002年第9期1278-1281,共4页
本文采用 CMOS艺,针对无线通信系统前端(Front-end)的低噪声放大器进行了分析、设计、仿真和测试。测试结果表明,该放大器工作在 2.04GHz的中心频率上,3dB带宽约为 110MHz,功率增益为 22dB,NF小于 3.3dB.测试结果与仿真结果能够很好... 本文采用 CMOS艺,针对无线通信系统前端(Front-end)的低噪声放大器进行了分析、设计、仿真和测试。测试结果表明,该放大器工作在 2.04GHz的中心频率上,3dB带宽约为 110MHz,功率增益为 22dB,NF小于 3.3dB.测试结果与仿真结果能够很好地吻合. 展开更多
关键词 CMOS集成电路 噪声放大器 噪声 无线通信
在线阅读 下载PDF
射频低噪声放大器创新设计性实验实践探索 被引量:1
3
作者 刘宏梅 张妍 房少军 《实验技术与管理》 CAS 北大核心 2020年第5期170-172,214,共4页
为了弥补射频有源实验装置的短缺,结合射频电路设计课程,提出了一种可自主设计的射频低噪声放大电路实验装置。该实验装置采用模块化设计思路,通过自主设计、软件仿真、手工制作和测试调试等环节,提高学生的综合创新能力。实践表明,该... 为了弥补射频有源实验装置的短缺,结合射频电路设计课程,提出了一种可自主设计的射频低噪声放大电路实验装置。该实验装置采用模块化设计思路,通过自主设计、软件仿真、手工制作和测试调试等环节,提高学生的综合创新能力。实践表明,该射频低噪声放大电路实验装置能够实现良好的教学效果。 展开更多
关键词 噪声放大器 设计性实验 实验装置 实验教学
在线阅读 下载PDF
2.4 GHz频段射频前端高线性度SiGe低噪声放大器设计 被引量:1
4
作者 傅海鹏 史昕宇 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2023年第10期77-83,共7页
为满足高性能射频前端接收部分对高线性度的需求,基于SiGe BiCMOS工艺设计并实现了一款工作在2.4 GHz频段的高线性度低噪声放大器(Low Noise Amplifier,LNA).该放大器采用Cascode结构在增益与噪声之间取得平衡,在Cascode结构输入和输出... 为满足高性能射频前端接收部分对高线性度的需求,基于SiGe BiCMOS工艺设计并实现了一款工作在2.4 GHz频段的高线性度低噪声放大器(Low Noise Amplifier,LNA).该放大器采用Cascode结构在增益与噪声之间取得平衡,在Cascode结构输入和输出间并联反馈电容,实现输入端噪声与增益的同时匹配.设计了一种改进的动态偏置有源电流镜以提升输入1 dB压缩点及输入三阶交调点的线性度指标.为满足应用需求,LNA与射频开关及电源模块集成组成低噪声射频前端接收芯片进行流片加工测试.测试结果表明:在工作频率2.4~2.5GHz内,整个接收芯片增益为14.6~15.2 dB,S_(11)、S_(11)<-9.8 dB,NF<2.1 dB,2.45 GHz输入1 dB压缩点为-2.7 dBm,输入三阶交调点为+12 dBm.芯片面积为1.23 mm×0.91 mm.该测试结果与仿真结果表现出较好的一致性,所设计的LNA展现出了较好的线性度表现. 展开更多
关键词 噪声放大器 线性度 前端芯片 BICMOS工艺
在线阅读 下载PDF
射频低噪声放大器提高三阶交截点方法探讨 被引量:2
5
作者 赵巾翔 汪峰 +4 位作者 于汉超 王魁松 张胜利 梁晓新 阎跃鹏 《电子与信息学报》 EI CSCD 北大核心 2023年第1期134-149,共16页
随着现代通信技术的进步,特别是4G,5G等无线移动通信的高速发展,多正交振幅调制(QAM)等高频谱利用率的调制方式得到广泛应用,对无线通信系统提出了更高、更严格的线性要求。射频低噪声放大器(RF LNA)作为射频前端(RF FEM)的第1个有源器... 随着现代通信技术的进步,特别是4G,5G等无线移动通信的高速发展,多正交振幅调制(QAM)等高频谱利用率的调制方式得到广泛应用,对无线通信系统提出了更高、更严格的线性要求。射频低噪声放大器(RF LNA)作为射频前端(RF FEM)的第1个有源器件,其非线性特征直接影响系统的信号质量和动态范围。以3阶交调为例,低噪声放大器需要足够的输入3阶交截点,以确保即使在强干扰信号下也能提供预期的性能。基于3阶非线性模型,该文简要分析了3阶交调的理论模型,梳理了提高3阶交截点的方法,归纳研究了近年来相关的研究成果与进展,并展望了未来的发展趋势。 展开更多
关键词 无线通信 噪声放大器 高线性 3阶交截点
在线阅读 下载PDF
增益自适应高频低噪声放大器的单片集成设计研究 被引量:1
6
作者 孙宇 陈华君 +1 位作者 吴孙桃 郭东辉 《现代电子技术》 2008年第11期56-59,62,共5页
高频低噪声放大器(LNA)是无线通讯设备关键器件之一。由于无线通讯设备特别是移动通讯设备使用环境的条件限制,往往需要LNA器件具有自适应增益功能,以保证接收信号的稳定性。拟设计一款具有自适应增益控制的高频LNA单片集成电路,以T... 高频低噪声放大器(LNA)是无线通讯设备关键器件之一。由于无线通讯设备特别是移动通讯设备使用环境的条件限制,往往需要LNA器件具有自适应增益功能,以保证接收信号的稳定性。拟设计一款具有自适应增益控制的高频LNA单片集成电路,以TSMC 0.18 μm的RF-CMOS器件模型和工艺参数,给出一个增益范围在0-17 dB、噪声抑制比为0.2 dB,适用于DCS1800手机中的1.8 GHz增益自适应CMOS放大器电路。 展开更多
关键词 集成电路 噪声放大器 增益自适应 CMOS
在线阅读 下载PDF
2.4GHz0.25μmCMOS集成低噪声放大器的设计 被引量:5
7
作者 詹福春 王文骐 李长生 《半导体技术》 CAS CSCD 北大核心 2004年第5期81-85,共5页
采用TSMC 0.25mm CMOS工艺,设计了单端和差分两种工作在2.4GHz可应用于蓝牙的全集成低噪声放大器。详述了设计过程并给出了优化仿真结果。经比较得出,差分低噪声放大器为了取得和单端低噪声放大几乎同样的性能,要消耗双倍的功耗和面积,... 采用TSMC 0.25mm CMOS工艺,设计了单端和差分两种工作在2.4GHz可应用于蓝牙的全集成低噪声放大器。详述了设计过程并给出了优化仿真结果。经比较得出,差分低噪声放大器为了取得和单端低噪声放大几乎同样的性能,要消耗双倍的功耗和面积,但因其对共模信号干扰的免疫力以及对衬底耦合的抑制作用而越来越受到青睐。 展开更多
关键词 CMOS 单端噪声放大器 差分噪声放大器 集成电路 无线通信 接收机
在线阅读 下载PDF
0.5~3.3GHz超宽带低噪声放大器设计 被引量:5
8
作者 肖勇 樊勇 +1 位作者 闫鸿 刘柏江 《电讯技术》 北大核心 2009年第12期105-108,共4页
选用Agilent公司的PHEMT晶体管ATF-54143,基于负反馈技术,设计了一种超宽带低噪声放大器。其匹配网络是由微带与集总元件共同组成,使用ADS2009对整个电路进行优化设计。在0.5~3.3 GHz的超宽带频率范围内,低噪声放大器增益大于25 dB,增... 选用Agilent公司的PHEMT晶体管ATF-54143,基于负反馈技术,设计了一种超宽带低噪声放大器。其匹配网络是由微带与集总元件共同组成,使用ADS2009对整个电路进行优化设计。在0.5~3.3 GHz的超宽带频率范围内,低噪声放大器增益大于25 dB,增益不平坦度为1.5,噪声系数不大于2 dB。可用相对介电常数为9.2、厚度为1 mm的介质基板实现该放大器,可应用于各种微波通信领域。 展开更多
关键词 接收系统 噪声放大器 超宽带 负反馈 优化设计
在线阅读 下载PDF
基于Darlington Cascode结构的SiGe异质结双极晶体管UWB低噪声放大器的设计 被引量:4
9
作者 丁春宝 张万荣 +7 位作者 金冬月 谢红云 陈亮 沈佩 张东晖 刘波宇 周永强 郭振杰 《高技术通讯》 CAS CSCD 北大核心 2012年第10期1070-1076,共7页
详细地分析了Cascode结构的线性度和3dB带宽,利用Cascode结构的高线性度和Darlington结构的高增益的优点构成了Darlington—Cascode结构,在此基础上,基于台积电TSMC0.35μm SiGe工艺,设计了一款芯片面积小的满足超宽带(UWB)标准... 详细地分析了Cascode结构的线性度和3dB带宽,利用Cascode结构的高线性度和Darlington结构的高增益的优点构成了Darlington—Cascode结构,在此基础上,基于台积电TSMC0.35μm SiGe工艺,设计了一款芯片面积小的满足超宽带(UWB)标准的无电感SiGe异质结双晶体管(HBT)低噪声放大器(LNA)。该放大器利用电阻反馈结构替代了电感-电容(LC)匹配网络结构,实现了输入、输出阻抗匹配,未采用无源电感,节省了芯片面积,芯片面积仅为0.046mm2,并将Darlington—Cascode结构作为LNA的输出级,既提高了增益,又提高了线性度。LNA版图仿真结果表明,在UWB频带范围内,LNA的增益为19.5~20dB,增益平坦度为4-0.25dB;输入、输出匹配良好;线性度为-5- -2dBm;在整个频段内,无条件稳定。 展开更多
关键词 噪声放大器(LNA) SiGe异质结双极晶体管(HBT) 电阻反馈 线性度 -共基放大器
在线阅读 下载PDF
面向GPS、北斗和TD-LTE-A的多模可重构低噪声放大器设计 被引量:3
10
作者 刘章发 陈杰 《北京交通大学学报》 CAS CSCD 北大核心 2014年第2期18-23,共6页
基于SMIC 0.18μm工艺设计了一个面向GPS、北斗和TD_LTE_A的多模可重构低噪声放大器(LNA),该电路可工作在2.6 GHz、1.575 GHz和1.207 GHz 3个波段.仿真结果表明,在3个频段内增益S21最大,分别能达到19.1 dB、19.5 dB和20.7 dB,噪声系数N... 基于SMIC 0.18μm工艺设计了一个面向GPS、北斗和TD_LTE_A的多模可重构低噪声放大器(LNA),该电路可工作在2.6 GHz、1.575 GHz和1.207 GHz 3个波段.仿真结果表明,在3个频段内增益S21最大,分别能达到19.1 dB、19.5 dB和20.7 dB,噪声系数NF分别为4.5 dB、3.5 dB和3.1 dB,三阶输入交调失真分别为-8.2 dBm、-8.7 dBm和-9.6 dBm.在1.8 V的供电电压下,电路功耗不超过15 mW,在上述3个频段内稳定性均满足要求. 展开更多
关键词 前端 多模式 噪声放大器
在线阅读 下载PDF
利用Cadence设计COMS低噪声放大器 被引量:2
11
作者 肖奔 殷蔚 《现代电子技术》 2009年第10期8-10,共3页
结合一个2.4 GHz CMOS低噪声放大器(LNA)电路,介绍如何利用Cadence软件系列中的IC 5.1.41完成CMOS低噪声放大器设计。首先给出CMOS低噪声放大器设计的电路参数计算方法,然后结合计算结果,利用Cadence软件进行电路的原理图仿真,并完成了... 结合一个2.4 GHz CMOS低噪声放大器(LNA)电路,介绍如何利用Cadence软件系列中的IC 5.1.41完成CMOS低噪声放大器设计。首先给出CMOS低噪声放大器设计的电路参数计算方法,然后结合计算结果,利用Cadence软件进行电路的原理图仿真,并完成了电路版图设计以及后仿真。仿真结果表明,电路的输入/输出均得到较好的匹配。由于寄生参数,使得电路的噪声性能有约3 dB的降低。对利用Cadence软件完成CMOS射频集成电路设计,特别是低噪声放大器设计有较好的参考价值。 展开更多
关键词 噪声放大器 CMOS IC CADENCE
在线阅读 下载PDF
将射频放大器噪声系数减至最小的基本技术与方法
12
作者 H.F.柯克 李布凯 《电讯技术》 北大核心 1990年第2期80-83,共4页
低噪声微波晶体管通常要求具有最小的噪声系数及相应的增益(一般O.5~1.5分贝,小于晶体管的最大有效增益).这可通过调节放大器,牺牲一点噪声系数来获得最佳的性能.
关键词 放大器 噪声 系数 控制
在线阅读 下载PDF
无螺旋电感的小面积SiGe HBT宽带低噪声放大器
13
作者 赵彦晓 张万荣 +4 位作者 谢红云 金冬月 丁春宝 郭振杰 高栋 《北京工业大学学报》 CAS CSCD 北大核心 2014年第5期690-695,共6页
设计了一款无螺旋电感的1~6 GHz频段的小面积高性能SiGe HBT宽带低噪声放大器(wideband low noise amplifier,WLNA).采用具有优良阻抗匹配特性的共基放大器作为输入级,并采用噪声抵消技术抵消其噪声达到输入噪声匹配;共射放大器作为输出... 设计了一款无螺旋电感的1~6 GHz频段的小面积高性能SiGe HBT宽带低噪声放大器(wideband low noise amplifier,WLNA).采用具有优良阻抗匹配特性的共基放大器作为输入级,并采用噪声抵消技术抵消其噪声达到输入噪声匹配;共射放大器作为输出级,有源电感替代螺旋电感实现电感峰化技术来扩展频带宽度、提高增益的平坦度.基于Jazz 0.35μm SiGe BiCMOS工艺,完成了版图设计,WLNA的版图尺寸仅为105μm×115μm,与使用螺旋电感的WLNA相比,芯片面积大大减小.利用安捷伦公司的射频/微波集成电路仿真工具ADS进行了验证.结果表明:该WLNA在1~6 GHz频段内,S21】16 dB,NF【3.5 dB,S11【-10 dB,S22【-10 dB.对于设计应用于射频前端的小面积、低成本、高性能的单片WLNA具有一定的指导意义. 展开更多
关键词 SIGE HBT 有源电感峰化技术 噪声抵消支路 宽带噪声放大器 前端
在线阅读 下载PDF
噪声系数最小1.6 dB有高带外抑制的5~6 GHz射频接收前端芯片
14
作者 傅海鹏 程志强 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2024年第10期2192-2198,共7页
为了满足射频通信前端接收部分对高线性与带外信号抑制能力的要求,基于130 nm绝缘体上硅工艺设计并实现工作在5~6 GHz的射频接收前端芯片.该前端芯片由带有旁路和带外抑制功能的低噪声放大器(LNA)、射频开关和带隙基准偏置电路等组成.... 为了满足射频通信前端接收部分对高线性与带外信号抑制能力的要求,基于130 nm绝缘体上硅工艺设计并实现工作在5~6 GHz的射频接收前端芯片.该前端芯片由带有旁路和带外抑制功能的低噪声放大器(LNA)、射频开关和带隙基准偏置电路等组成.基于共源共栅结构的LNA,在输入匹配中使用LC陷波实现带外抑制;在偏置电路中,使用带隙基准电流源对LNA的偏置进行温度补偿,屏蔽电源纹波影响.对该前端芯片进行流片加工并测试,结果表明,当工作频率为5~6 GHz时,芯片的接收增益为13.4~14.0 dB,输入与输出反射系数均小于-10 dB,频带内的最小噪声系数为1.6 dB,在工作频率内1 dB压缩点的输入功率大于-4 dBm,输入三阶交调点大于+7 dBm.低噪声放大器在整个工作频段内无条件稳定,在2 V供电电压下电路的直流功耗为30 mW,芯片面积为0.56 mm2. 展开更多
关键词 噪声放大器(LNA) 带外抑制 绝缘体上硅工艺 接收前端 有源偏置
在线阅读 下载PDF
基于复平面圆图的射频放大器分配方案研究
15
作者 黄玉兰 常树茂 《现代电子技术》 2010年第11期91-93,96,共4页
基于复平面圆图提出了一种射频放大器的分配方案。分析了射频放大器的特性,指出增益、驻波比和噪声多个性能参数不能同时达到最优,给出了单项参数达到最优的条件,提出了提高综合性能的方案。仿真结果表明,输入与输出端交叉耦合,输入和... 基于复平面圆图提出了一种射频放大器的分配方案。分析了射频放大器的特性,指出增益、驻波比和噪声多个性能参数不能同时达到最优,给出了单项参数达到最优的条件,提出了提高综合性能的方案。仿真结果表明,输入与输出端交叉耦合,输入和输出匹配网络的等效增益可以大于1,驻波比越小增益越大,噪声系数受失配限制的影响,失配越小,噪声系数越大。与仿真结果的对比表明,该方案能有效分配性能指标,可为射频放大器设计提供参考。 展开更多
关键词 复平面圆图 放大器 有效增益 驻波比 噪声
在线阅读 下载PDF
一种X波段超薄低剖面射频收发前端设计
16
作者 苏祺 任家怡 +1 位作者 林宏声 米添 《微波学报》 CSCD 北大核心 2024年第S1期407-411,共5页
针对有源相控阵系统对射频前端的高效率、低噪声、低剖面、轻量化需求,本文提出了一种X波段超薄低剖面射频收发前端。该收发前端采用三维堆叠硅基SiP与复合基板集成架构,实现了64通道收发微模组、移相延迟、数控衰减、波控、电源管理等... 针对有源相控阵系统对射频前端的高效率、低噪声、低剖面、轻量化需求,本文提出了一种X波段超薄低剖面射频收发前端。该收发前端采用三维堆叠硅基SiP与复合基板集成架构,实现了64通道收发微模组、移相延迟、数控衰减、波控、电源管理等功能模块的高密度、低剖面、一体化集成。通过设计多种高效率、低损耗的垂直互联过渡结构,实现了不同微模块间的去电缆化、高性能低损耗互联。实测结果表明:设计的射频前端剖面高度小于10mm,重量优于2kg,噪声系数优于3dB、发射效率大于22%,通道幅度一致性±0.5dB、相位一致性±5°,同时具备低剖面、轻量化、高效率、一致性好、可扩展性强的优点。 展开更多
关键词 有源相控阵 前端 剖面 T/R组件 硅基SiP
在线阅读 下载PDF
宽带高增益输出平衡CMOS低噪声放大器的设计
17
作者 邹雪城 余杨 +1 位作者 邹维 任达明 《半导体技术》 CSCD 北大核心 2017年第10期721-725,共5页
设计了一种带片内变压器、适用于0.05~2.5 GHz频段的宽带低噪声放大器(LNA)。电路设计采用了并行的共栅共源放大结构,将从天线接收到的单端输入信号转换为一对差分信号输出给后级链路。针对变压器结构的LNA噪声系数不够低和输出不平衡... 设计了一种带片内变压器、适用于0.05~2.5 GHz频段的宽带低噪声放大器(LNA)。电路设计采用了并行的共栅共源放大结构,将从天线接收到的单端输入信号转换为一对差分信号输出给后级链路。针对变压器结构的LNA噪声系数不够低和输出不平衡的问题,采用了缩放技术、噪声消除技术以及两级的全差分放大器作为输出缓冲级,来有效降低电路的噪声系数,提高增益和输出平衡度。电路采用TSMC 0.18μm 1P6M RF CMOS工艺设计仿真和流片,测试结果表明:在0.05~2.5 GHz频带范围内,该LNA的最高功率增益达24.5 d B,全频段内噪声系数为2.6~4 d B,输入反射系数小于-10 d B,输出差分信号幅度和相位差分别低于0.6 d B和1.8°。 展开更多
关键词 宽带噪声放大器 噪声消除 输出平衡 无线接收机
在线阅读 下载PDF
一款低噪声卫星导航接收机射频前端的设计 被引量:6
18
作者 左玉多 王帅 叶向阳 《半导体技术》 CAS CSCD 北大核心 2015年第8期575-579,共5页
基于0.18μm RF CMOS工艺,采用低中频系统结构,设计了一款可应用于全球定位导航系统(GPS)L1频段和北斗二代(BD2)B1频段的低噪声卫星导航接收机的射频模拟前端芯片。该前端包括低噪声放大器、无源混频器、中频放大器、复数带通滤波器和... 基于0.18μm RF CMOS工艺,采用低中频系统结构,设计了一款可应用于全球定位导航系统(GPS)L1频段和北斗二代(BD2)B1频段的低噪声卫星导航接收机的射频模拟前端芯片。该前端包括低噪声放大器、无源混频器、中频放大器、复数带通滤波器和数控可变增益放大器。其中低噪声放大器采用电流舵技术,与无源混频器一起,提高了射频前端的1dB压缩点输入功率(Pi(1dB)),有效地改善了系统的线性度。测试结果显示,在GPSL1频点,系统的最大增益107.2dB,噪声系数达到1.8dB,动态增益66dB,镜像抑制比约为39.54dB,Pi(1dB)为-41dBm,电源为1.8V时,消耗电流16mA,芯片面积1.7mm×0.8mm。 展开更多
关键词 全球导航卫星系统(GNSS) 接收机 噪声 模拟前端
在线阅读 下载PDF
一种新型900MHz CMOS低噪声放大器的设计 被引量:1
19
作者 危长明 陈迪平 +1 位作者 王镇道 陈永洁 《半导体技术》 CAS CSCD 北大核心 2004年第1期63-67,共5页
对两种低噪声放大器(LNA)的构架进行了比较,详细推导了共源LNA的噪声系数与输入晶体管栅宽的关系及优化方法,设计了一种采用0.6μm标准CMOS工艺,工作于900MHz的新型差分低噪声放大器。在900MHz时,噪声系数为1.5 dB的情况下可提供22.5 d... 对两种低噪声放大器(LNA)的构架进行了比较,详细推导了共源LNA的噪声系数与输入晶体管栅宽的关系及优化方法,设计了一种采用0.6μm标准CMOS工艺,工作于900MHz的新型差分低噪声放大器。在900MHz时,噪声系数为1.5 dB的情况下可提供22.5 dB的功率增益,-3dB带宽为150MHz, S11达到-38dB,消耗的电流为5mA。 展开更多
关键词 CMOS 噪声放大器 噪声系数 集成电路
在线阅读 下载PDF
2.4GHz CMOS低噪声放大器的设计 被引量:2
20
作者 王林 徐国栋 《半导体技术》 CAS CSCD 北大核心 2006年第9期706-708,711,共4页
设计了一个共源-共源共栅的两级低噪声放大器,并且在两级之间采用了串联谐振回路来提高电路的性能。该电路采用TSMC0.18μmCMOS工艺,电源电压为1.8V。仿真结果显示,在2.45GHz的中心频率上,该电路能够提供26.92dB的正向增益及很好的输入... 设计了一个共源-共源共栅的两级低噪声放大器,并且在两级之间采用了串联谐振回路来提高电路的性能。该电路采用TSMC0.18μmCMOS工艺,电源电压为1.8V。仿真结果显示,在2.45GHz的中心频率上,该电路能够提供26.92dB的正向增益及很好的输入输出匹配,噪声系数为0.88dB,功耗为14.49mW,1dB压缩点为-9dBm。 展开更多
关键词 噪声放大器 互补金属氧化物半导体 集成电路 螺旋电感
在线阅读 下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部