期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
一种密码专用可编程逻辑阵列的分组密码能效模型及其映射算法 被引量:2
1
作者 李伟 高嘉浩 +1 位作者 杜怡然 陈韬 《电子与信息学报》 EI CSCD 北大核心 2021年第5期1372-1380,共9页
密码专用可编程逻辑阵列(CSPLA)是一种数据流驱动的密码处理结构,该文针对不同规模的阵列结构和密码算法映射实现能效关系的问题,首先以CSPLA的特定硬件结构为基础,以分组密码的高能效实现为切入点,建立基于该结构的分组密码算法映射能... 密码专用可编程逻辑阵列(CSPLA)是一种数据流驱动的密码处理结构,该文针对不同规模的阵列结构和密码算法映射实现能效关系的问题,首先以CSPLA的特定硬件结构为基础,以分组密码的高能效实现为切入点,建立基于该结构的分组密码算法映射能效模型并分析影响能效的相关因素,然后进一步根据阵列结构上算法映射的基本过程提出映射算法,最后选取几种典型的分组密码算法分别在不同规模的阵列进行映射实验。结果表明越大的规模并不一定能够带来越高的能效,为取得映射的最佳能效,阵列的规模参数应当与具体的硬件资源限制和密码算法运算需求相匹配,C S P L A规模为4×4~4×6时映射取得最优能效,A E S算法最优能效为33.68 Mbps/mW,对比其它密码处理结构,CSPLA具有较优的能效特性。 展开更多
关键词 密码专用可编程逻辑阵列 分组密码 能效 映射
在线阅读 下载PDF
可编程器件应用中应注意的问题 被引量:2
2
作者 朱智强 张友森 《航空兵器》 2004年第2期45-48,共4页
随着可编程器件生产和应用技术的发展 ,可编程器件在专用嵌入式计算机系统中得到越来越广泛的应用 ,可编程器件因其自身的特点 ,在提高系统的可靠性和系统的保密性 ,简化系统设计并缩短研制周期等方面正在发挥更大的作用 ,但是因可编程... 随着可编程器件生产和应用技术的发展 ,可编程器件在专用嵌入式计算机系统中得到越来越广泛的应用 ,可编程器件因其自身的特点 ,在提高系统的可靠性和系统的保密性 ,简化系统设计并缩短研制周期等方面正在发挥更大的作用 ,但是因可编程器件与以往的标准逻辑芯片相比有其特殊之处 ,如果没有注意到这些不同点 ,则会给系统的调试和验证工作带来不必要的麻烦。本文结合自己的工作经验 。 展开更多
关键词 通用逻辑阵列 可编程逻辑器件 现场可编程通用门阵列 专用集成电路
在线阅读 下载PDF
可编程器件的选择与应用
3
作者 王文孝 《光通信研究》 北大核心 1998年第4期59-62,共4页
可编程器件由于使用方便获得了广泛的应用,本文提出了器件选择与使用中加快开发的要点及自己的经验。
关键词 逻辑阵列 可编程零件 专用集成电路 ASIC
在线阅读 下载PDF
基于SOPC的RSA密码芯片设计
4
作者 陈颂 刘欣宇 《计算机工程与设计》 CSCD 北大核心 2010年第21期4587-4591,共5页
为了提高RSA密码算法在密码芯片上的实现性能,基于SOPC技术设计了一款RSA密码芯片,完成了NIOS II的软硬件协同设计。该硬件系统由处理器、存储模块和自定义指令3部分组成,其关键的模乘模块采用改进的模乘算法和交叉存取设计方案设计实现... 为了提高RSA密码算法在密码芯片上的实现性能,基于SOPC技术设计了一款RSA密码芯片,完成了NIOS II的软硬件协同设计。该硬件系统由处理器、存储模块和自定义指令3部分组成,其关键的模乘模块采用改进的模乘算法和交叉存取设计方案设计实现,显著提高了系统性能。整体设计在ALTERA的CYCLONEII器件上进行了验证与测试,并进行了逻辑综合及布局布线。与传统的RSA密码芯片设计相比,该芯片系统灵活性高,资源占用少。 展开更多
关键词 可编程逻辑阵列 可编程片上系统 RSA 模乘运算 密码芯片
在线阅读 下载PDF
领域专用低延迟高带宽TCP/IP卸载引擎设计与实现 被引量:10
5
作者 冯一飞 丁楠 +1 位作者 叶钧超 柴志雷 《计算机工程》 CAS CSCD 北大核心 2022年第9期162-170,共9页
针对量化高频交易应用场景对数据传输低延迟高带宽的需求,定制一种领域专用的TCP/IP协议栈,并将其卸载到专用硬件加速模块上。采用模块化设计实现专用硬件逻辑,并与FAST协议硬件加速模块共同构成完整的低延迟高带宽高频交易系统。通过... 针对量化高频交易应用场景对数据传输低延迟高带宽的需求,定制一种领域专用的TCP/IP协议栈,并将其卸载到专用硬件加速模块上。采用模块化设计实现专用硬件逻辑,并与FAST协议硬件加速模块共同构成完整的低延迟高带宽高频交易系统。通过调整最大报文长度,实现64 Byte数据对齐,提升内核与高带宽内存(HBM)间的读写速率,并对内存结构进行优化,实现主机端与HBM间的4通道并行读写管理。对各功能模块进行数据流优化,最终构建全流水线架构。模块间统一使用AXI4-Stream接口连接,并绕过内存进行数据传输,实现传输性能的提升。实验结果表明,TCP/IP卸载引擎在Xilinx Alevo U50数据中心加速卡上可获得38.28 Gb/s的网络吞吐率,基础网络通信穿刺延迟最低为468.4 ns,在叠加FAST解码协议后延迟为677.9 ns,与传统软件处理网络堆栈(Intel i9-9900x+9802BF)的方式相比,TCP/IP引擎的吞吐率提升1倍,延迟降低为1/12,且延迟稳定,波动范围在10 ns左右,在满足量化高频交易场景需要的同时,有效减轻了CPU的负载。 展开更多
关键词 领域专用 传输控制协议/互联网协议卸载引擎 高带宽低延迟 可编程逻辑阵列 开放运算语言
在线阅读 下载PDF
关于在脉冲与数字电路教材中引入PLD的意见
6
作者 张有志 《中国大学教学》 1994年第1期15-15,共1页
关于在脉冲与数字电路教材中引入PLD的意见张有志PLD(可编程逻辑器件)是当个国际上流行的最新一代数字逻辑器件。在国外,它已获得了广泛应用:在国内,近年来已在某些领域开始应用。然而,要不要将其引入到脉冲与数字电路教材... 关于在脉冲与数字电路教材中引入PLD的意见张有志PLD(可编程逻辑器件)是当个国际上流行的最新一代数字逻辑器件。在国外,它已获得了广泛应用:在国内,近年来已在某些领域开始应用。然而,要不要将其引入到脉冲与数字电路教材之中,引入到什么程度,采用什么方式... 展开更多
关键词 数字电路 PLD 可编程逻辑器件 张有 通用阵列逻辑 电路课程 可编程阵列逻辑 专用集成电路 微型计算机 数字集成电路
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部