期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
RTL综合中FPGA片上RAM工艺映射 被引量:4
1
作者 李艳 张东晓 于芳 《电子学报》 EI CAS CSCD 北大核心 2016年第11期2660-2667,共8页
RAM(Random-Access-Memory,随机存储器)是FPGA(Field Programmable Gate Arrays)片上最重要的宏单元之一,RTL(Register-Transfer-Level)综合对FPGA开发中RAM的有效利用起至关重要作用.本文针对RTL综合中RAM源描述和目标结构多样化带来... RAM(Random-Access-Memory,随机存储器)是FPGA(Field Programmable Gate Arrays)片上最重要的宏单元之一,RTL(Register-Transfer-Level)综合对FPGA开发中RAM的有效利用起至关重要作用.本文针对RTL综合中RAM源描述和目标结构多样化带来的技术难题,提出了一种RAM工艺映射方法,即建立工艺无关的RAM统一模型,在模型基础上通过建模、模式匹配、造价计算、绑定四步实现.该方法应用于RTL综合,可以将多种RAM源描述有效地映射到最佳类型和数量的FPGA片上RAM资源.实验数据表明采用该方法实现的RAM工艺映射效果和主流FPGA综合工具——Synplify和XST相当,该模块已经集成在自主开发的RTL综合工具——Hqsyn中并实现商用. 展开更多
关键词 现场可编程门阵列 寄存器传输级综合 片上随即存储器 工艺映射
在线阅读 下载PDF
扩展型资源共享方案在RTL综合中的实现
2
作者 刘贵宅 于芳 +2 位作者 刘忠立 刁岚松 吴洋 《深圳大学学报(理工版)》 EI CAS 北大核心 2013年第5期456-461,共6页
针对现有寄存器传输级(register transfer level,RTL)综合中资源共享仅针对算术逻辑单元(arithmetic logic unit,ALU)的问题,提出扩展型资源共享的方法.该方法对所有逻辑门进行共享,既可优化ALU,又可优化普通逻辑单元,突破了资源共享基... 针对现有寄存器传输级(register transfer level,RTL)综合中资源共享仅针对算术逻辑单元(arithmetic logic unit,ALU)的问题,提出扩展型资源共享的方法.该方法对所有逻辑门进行共享,既可优化ALU,又可优化普通逻辑单元,突破了资源共享基于多路选择器(multiplexer,MUX)的限制,实现算术优化及逻辑优化.实验结果与开源工具ABC比较,LUT数减少了19.2%,表明该方法不仅可减少算术逻辑单元的数目,也可有效减少普通逻辑资源的数目,最终实现面积优化. 展开更多
关键词 微电子学 现场可编程门阵列 资源共享 寄存器传输 寄存器传输级综合 算术逻辑单元 面积优化 逻辑优化
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部