期刊文献+
共找到84篇文章
< 1 2 5 >
每页显示 20 50 100
一种自主恢复的高可靠存储控制器设计 被引量:3
1
作者 王党辉 何花 +1 位作者 辛明瑞 安建峰 《西北工业大学学报》 EI CAS CSCD 北大核心 2013年第3期429-434,共6页
单粒子效应是星载计算机工作异常和故障的重要诱因之一,国内外多颗卫星遭受到单粒子效应的危害,已造成巨大的经济损失。提出了一种片上自主恢复存储控制器结构,将EDAC技术集成在片内存储器控制器中,通过EDAC电路检测片外存储器中的数据... 单粒子效应是星载计算机工作异常和故障的重要诱因之一,国内外多颗卫星遭受到单粒子效应的危害,已造成巨大的经济损失。提出了一种片上自主恢复存储控制器结构,将EDAC技术集成在片内存储器控制器中,通过EDAC电路检测片外存储器中的数据错误,再通过自动回写机制更新片外存储器,便能保持存储器中数据的正确性。与传统的星载计算机存储器系统设计方案相比,使处理器干预主存储器纠错的频度大幅减少。集成的片上存储控制器也减少了星载计算机系统设计的负担。 展开更多
关键词 可靠性 存储控制 EDAC 自主恢复
在线阅读 下载PDF
星载固态存储控制器标准化通用仿真测试平台设计 被引量:2
2
作者 张伟东 董振兴 +1 位作者 朱岩 安军社 《电子技术应用》 2019年第7期117-120,共4页
电子系统功能与复杂度的日益增加,对系统验证测试的效率提出了更高要求。传统卫星测试平台依据特定型号任务进行定制式设计,其设计开发周期长、综合成本高,难以适应当前任务需求。为此,提出了一种基于System Verilog语言开发的星载固态... 电子系统功能与复杂度的日益增加,对系统验证测试的效率提出了更高要求。传统卫星测试平台依据特定型号任务进行定制式设计,其设计开发周期长、综合成本高,难以适应当前任务需求。为此,提出了一种基于System Verilog语言开发的星载固态存储控制器通用仿真测试平台架构,其内部采用层次化模型,信号接口统一采用APB总线标准,可以通过配置测试平台数据源及格式及来适配不同容量、不同速率以及不同构型的星载固态存储控制器。实验表明,本文设计的测试平台具有一定的通用性,相比于传统测试平台可以有效地节省测试时间并提高测试覆盖率。 展开更多
关键词 星载 固态存储控制 仿真平台 SYSTEM VERILOG
在线阅读 下载PDF
多密级交互存储控制器设计与实现 被引量:2
3
作者 郁滨 冯力 +1 位作者 龚碧 孔志印 《电子与信息学报》 EI CSCD 北大核心 2018年第1期18-24,共7页
针对多密级信息环境下的数据交互问题,该文设计实现一种多密级交互存储控制器。在交互模型设计的基础上,构建了控制器总体结构,对存储器系统和交互控制逻辑等关键模块进行了详细设计,并实现了一个依据用户策略完成多密级信息交互的原型... 针对多密级信息环境下的数据交互问题,该文设计实现一种多密级交互存储控制器。在交互模型设计的基础上,构建了控制器总体结构,对存储器系统和交互控制逻辑等关键模块进行了详细设计,并实现了一个依据用户策略完成多密级信息交互的原型系统。实验结果表明,该文设计的多密级交互存储控制器,交互过程可由用户根据实际需求配置,能够实现多密级信息交互功能,对信息分级管理具有重要意义。 展开更多
关键词 存储控制 多密级 交互控制 用户策略
在线阅读 下载PDF
基于VIM的嵌入式存储控制器的研究与实现
4
作者 何同林 张绪冰 +1 位作者 冯丹 陈光海 《现代电子技术》 2008年第4期49-52,62,共5页
Vector in Memory(VIM)体系结构在Processing in Memory(PIM)的基础上加入向量部件,为解决存储性能瓶颈提供可行方案,深入探讨基于VIM的嵌入式存储控制器,阐述VIM-1嵌入式存储控制器的模块结构,及对DRAM存储模块的初始化、刷新和读写访... Vector in Memory(VIM)体系结构在Processing in Memory(PIM)的基础上加入向量部件,为解决存储性能瓶颈提供可行方案,深入探讨基于VIM的嵌入式存储控制器,阐述VIM-1嵌入式存储控制器的模块结构,及对DRAM存储模块的初始化、刷新和读写访问过程,最后给出VIM-1嵌入式存储控制器的功能模拟及FPGA综合结果。 展开更多
关键词 VIM 存储控制 状态转换 DRAM
在线阅读 下载PDF
基于FPGA的乒乓存储控制在DSP图像接口的应用
5
作者 郭兵 赵玮 《控制工程(北京)》 2005年第3期46-52,共7页
在DSP图像接口设计中,如果DSP的处理速度不能满足输入图像数据速率的要求,则必须考虑使用特殊的存储器结构缓冲保存图像数据。本文提出了一种基于FPGA的实现方法,采用二级流水的乒乓存储控制结构,并考虑了异常处理等一些特殊情况,... 在DSP图像接口设计中,如果DSP的处理速度不能满足输入图像数据速率的要求,则必须考虑使用特殊的存储器结构缓冲保存图像数据。本文提出了一种基于FPGA的实现方法,采用二级流水的乒乓存储控制结构,并考虑了异常处理等一些特殊情况,实践证明运行稳定可靠,适用于DSP系统前端图像数据的高速实时存储和处理。 展开更多
关键词 FPGA DSP 乒乓存储控制 图像接口 图像数据 存储控制 接口设计 应用 存储器结构 数据速率
在线阅读 下载PDF
基于FPGA的多通道FIFO存储控制器的设计与实现 被引量:15
6
作者 吕达 张加宏 +3 位作者 李敏 冒晓莉 杨天民 谢丽君 《现代电子技术》 北大核心 2019年第4期1-4,9,共5页
为了解决多个功能模块同时访问同一存储器单元而出现冲突问题,设计了带FIFO的多通道存储控制器。首先给出其工作原理以及系统架构设计,然后采用有限状态机和Verilog HDL语言设计各模块,并在ModelSim上完成前仿真和后仿真,最后在Xilinx F... 为了解决多个功能模块同时访问同一存储器单元而出现冲突问题,设计了带FIFO的多通道存储控制器。首先给出其工作原理以及系统架构设计,然后采用有限状态机和Verilog HDL语言设计各模块,并在ModelSim上完成前仿真和后仿真,最后在Xilinx FPGA平台上完成下板功能验证。实践表明该存储控制器在保证访问不冲突的前提下最大化了存储器访问效率,提供了简单易用的用户接口,且可根据具体应用自由定义通道数和各通道轮询时间等参数,从而实现了最高资源利用效率。 展开更多
关键词 FIFO 有限状态机 VERILOG HDL MODELSIM FPGA 存储控制 轮询时间 资源利用率
在线阅读 下载PDF
多核共享存储控制器中AMBA-AHB总线接口的设计 被引量:1
7
作者 范勇 舒保健 +3 位作者 郝跃 马佩军 史江一 李康 《电子器件》 CAS 2011年第3期312-315,共4页
在基于IP复用的SOC设计中,片上总线作为SOC系统集成的互连结构,负责各种移植IP之间的正常通信。片上总线作为各设计模块通信的桥梁,成为了SOC设计中的关键问题。基于AMBA Rev2.0 AHB-L ite总线协议,通过在存储控制器与AHB总线之间设计A... 在基于IP复用的SOC设计中,片上总线作为SOC系统集成的互连结构,负责各种移植IP之间的正常通信。片上总线作为各设计模块通信的桥梁,成为了SOC设计中的关键问题。基于AMBA Rev2.0 AHB-L ite总线协议,通过在存储控制器与AHB总线之间设计AMBA接口,实现系统专用网络据数处理引擎PE与嵌入式通用处理器ARM共享存储控制器对片外存储设备进行正常访问。 展开更多
关键词 AHB 存储控制 AMBA接口
在线阅读 下载PDF
SDRAM文件结构存储控制的FPGA实现 被引量:1
8
作者 于跃忠 黄振 林孝康 《现代电子技术》 2010年第14期167-170,共4页
面对不同应用场景,原始采样数据可能包含不同类型信号,而各种类型信号的处理也往往需要不同的数据帧结构。因此,需要对原始采样数据进行快速缓存,并根据数据处理的要求进行重组帧。在此使用可编程器件设计了结构化状态机对SDRAM进行读... 面对不同应用场景,原始采样数据可能包含不同类型信号,而各种类型信号的处理也往往需要不同的数据帧结构。因此,需要对原始采样数据进行快速缓存,并根据数据处理的要求进行重组帧。在此使用可编程器件设计了结构化状态机对SDRAM进行读写控制,给出了一种便于FPGA实现的基于文件结构的数据缓存与重组帧方案。该方案已应用于某实际系统中,具有速度快、可靠性高的特点,并能灵活应用于其他存储系统中。 展开更多
关键词 FPGA 文件结构 结构化状态机 SDRAM 存储控制
在线阅读 下载PDF
基于微程序技术的存储控制器的研究和设计 被引量:1
9
作者 徐允文 蔡敏 《半导体技术》 CAS CSCD 北大核心 2007年第11期995-998,共4页
以一个应用于网络与通讯领域的SOC芯片研发项目为背景,设计了SOC芯片上的存储控制器。该存储控制器基于动态微程序控制技术,用RAM阵列来存储控制字,在SOC芯片初始化时由用户写入控制字,在芯片工作时,也可通过系统总线对RAM阵列进行写操... 以一个应用于网络与通讯领域的SOC芯片研发项目为背景,设计了SOC芯片上的存储控制器。该存储控制器基于动态微程序控制技术,用RAM阵列来存储控制字,在SOC芯片初始化时由用户写入控制字,在芯片工作时,也可通过系统总线对RAM阵列进行写操作,使控制字能动态地改变。该结构的存储控制器具有高度的灵活性,可灵活地根据SOC芯片外接的存储器类型进行配置,能够与多种类型的存储器实现无缝连接使用。相比仅适用于某类型存储器的控制器,该存储控制器具有较大的应用优势。 展开更多
关键词 存储控制 微程序控制 可编程 片上系统
在线阅读 下载PDF
高速DDR3存储控制器的时钟偏差控制和优化 被引量:1
10
作者 胡军涛 薛智民 +2 位作者 龙娟 赵亮 石文侠 《微电子学与计算机》 CSCD 北大核心 2018年第10期103-106,共4页
基于65nm工艺,完成了高性能海量处理器芯片中的高速DDR3存储控制器的物理设计.重点介绍了DDR3存储控制器物理设计中的布图布局设计和时钟树设计,并针对EDA工具自动生成时钟树导致的DDR3PHY域内总线时钟偏差较大问题,提出并实现精确手动... 基于65nm工艺,完成了高性能海量处理器芯片中的高速DDR3存储控制器的物理设计.重点介绍了DDR3存储控制器物理设计中的布图布局设计和时钟树设计,并针对EDA工具自动生成时钟树导致的DDR3PHY域内总线时钟偏差较大问题,提出并实现精确手动干预关键时钟路径上的时钟树设计优化方法,并进一步采用寄存器逻辑优化方式,成功将DDR3PHY域内总线时钟偏差控制在30ps内,满足设计要求的性能. 展开更多
关键词 DDR3存储控制 布图布局 时钟树 手动干预 时钟偏差
在线阅读 下载PDF
一种基于AHB总线的存储控制器设计 被引量:1
11
作者 刘少龙 《电子科技》 2015年第3期99-102,107,共5页
介绍一种能兼容高速总线AHB的存储控制器结构,其充分利用AMBA2.0协议对高速总线通信方式的规定,实现了对外部RAM和ROM的高效访问控制。该控制器结构在完成总线端和存储端时序转换的基础上,对系统访问中的获取指令、写操作及原子操作进... 介绍一种能兼容高速总线AHB的存储控制器结构,其充分利用AMBA2.0协议对高速总线通信方式的规定,实现了对外部RAM和ROM的高效访问控制。该控制器结构在完成总线端和存储端时序转换的基础上,对系统访问中的获取指令、写操作及原子操作进行了优化设计,提高了此类操作的访问效率。此外,本设计采用异步时钟域的设计方法,降低了控制器在空闲状态下的动态功耗。该IP采用硬件描述语言设计,核心部件采用有限状态机实现,最终形成可复用的IP软核。 展开更多
关键词 存储控制 原子操作 低功耗
在线阅读 下载PDF
业界最高性能的USB 3.0存储控制器
12
《电子设计工程》 2010年第1期88-88,共1页
Symwave(芯微科技)宣布已开始量产SW6316,这是一款单芯片USB3.0到SATA存储控制器。SW6316装置是业界性能最高的解决方案,传输速度超过270MB/s。可达到目前USB2.0技术产品的10倍以上。
关键词 存储控制 性能 USB2.0 SATA MB/S 传输速度 技术产品 单芯片
在线阅读 下载PDF
基于GB/T 18336在存储控制器领域的测评探索与应用
13
作者 顾申 吴海成 《中国信息安全》 2023年第11期34-36,共3页
GB/T 18336《信息技术安全技术信息技术安全评估准则》对信息技术产品整个生命周期进行全面的安全评估和测试,提供了一个科学、客观、权威的信息技术产品安全评价方法。通过验证产品的保密性、完整性和可用性程度,确定产品是否足够安全... GB/T 18336《信息技术安全技术信息技术安全评估准则》对信息技术产品整个生命周期进行全面的安全评估和测试,提供了一个科学、客观、权威的信息技术产品安全评价方法。通过验证产品的保密性、完整性和可用性程度,确定产品是否足够安全,以及在使用中可能隐含的安全风险是否可容忍,产品是否满足相应评估保障级的安全要求。2022年1月,合肥大唐存储科技有限公司(以下简称“大唐存储”)的一款“存储控制器芯片DSS510”产品在中国信息安全测评中心(以下简称“测评中心”)正式通过了国内现行商用安全最高等级-EAL5+安全测评,该测评依据国家标准《信息技术安全技术信息技术安全评估准则》(GB/T 18336-2015)开展,该产品也是目前存储行业的全国首例且唯一通过EAL5+的存储控制器芯片。 展开更多
关键词 存储控制 安全测评 信息技术产品 安全评估 全国首例 评估准则 DSS 生命周期
在线阅读 下载PDF
嵌入式PC104模块用于存储控制
14
作者 肖志浩 《声学与电子工程》 2006年第4期38-39,共2页
PC104模块具有结构精简,性能稳定,功耗低等优势,可方便地嵌入到各种应用系统中。介绍了该模块在信息存储控制中的应用以及软件开发的实现。
关键词 PC104模块 存储控制 存储控制
在线阅读 下载PDF
基于龙芯3A的低功耗存储控制器的研发
15
作者 来卫国 于治楼 《信息技术与信息化》 2012年第1期47-50,共4页
云计算和物联网时代的一个重要特点是信息数据量爆炸性增长。图灵奖获得者Jim Gray提出了一个经验定律,每18个月的数据量是有史以来数据量的总和,存储控制器是管理这些海量数据的中枢。存储控制器对主处理器的性能要求很高,尤其是I/O吞... 云计算和物联网时代的一个重要特点是信息数据量爆炸性增长。图灵奖获得者Jim Gray提出了一个经验定律,每18个月的数据量是有史以来数据量的总和,存储控制器是管理这些海量数据的中枢。存储控制器对主处理器的性能要求很高,尤其是I/O吞吐性能,目前中高端存储控制器采用功耗大、接口复杂的主处理器,造成整机功耗大、系统电路复杂等问题。龙芯3A处理器较好的解决了功耗问题,为高性能低功耗存储控制器的研发提供了可能。本文研究基于龙芯3A构架的低功耗存储控制器硬件设计、基于缓存算法的读写性能提升。 展开更多
关键词 存储控制 缓存 云计算 物联网 RAID
在线阅读 下载PDF
超融合存储控制器数据分布与捕获技术
16
作者 程瑞鹏 《山西电子技术》 2023年第6期57-60,共4页
为提高存储控制器数据捕获精度和速度,在超融合架构下研究了存储控制器数据捕获技术,根据存储控制器数据特征量提取结果对数据进行模糊分区调度和高阶统计量分析,并对影响数据捕获的干扰因素进行滤除,实现了存储控制器数据高效、准确捕... 为提高存储控制器数据捕获精度和速度,在超融合架构下研究了存储控制器数据捕获技术,根据存储控制器数据特征量提取结果对数据进行模糊分区调度和高阶统计量分析,并对影响数据捕获的干扰因素进行滤除,实现了存储控制器数据高效、准确捕获。最后对优化前后的存储控制器数据捕获技术的应用效果进行了仿真分析,测试结果表明优化后的存储控制器数据捕获技术无论是在数据辨识精度,还是数据捕获精度方面都优于优化前的数据捕获技术,可以实现数据高效精准捕获。 展开更多
关键词 超融合 存储控制 数据捕获
在线阅读 下载PDF
美高森美凭借24G SAS和PCle Gen 4三模式存储控制器技术引领行业创新
17
《中国集成电路》 2018年第10期3-4,共2页
近日,美高森美充分利用其在24GSAS和PCle Gen 4三模式控制器技术方面的行业领先地位,发布了SmartROC 3200和SmartIOC 2200存储控制器。这些新器件包含了专门设计的关键技术,可以满足下一代数据中心对存储性能和灵活性的严苛要求。
关键词 存储控制 技术 行业 三模 SAS 创新 存储性能 数据中心
在线阅读 下载PDF
Symwave开始量产业界最高性能的USB 3.0存储控制器
18
《电子与电脑》 2010年第1期77-77,共1页
超高速(SuperSpeed)USB硅晶系统方案领导供货商Symwave(芯微科技)宣布,已开始量产SW6316,这是一款单芯片USB3.0到SATA存储控制器。SW6316装置是业界性能最高的解决方案,
关键词 存储控制 性能 产业 SATA 供货商 超高速 单芯片
在线阅读 下载PDF
存储控制重要性凸显,硅格积极布局数码/消费电子应用
19
作者 孔文 《集成电路应用》 2011年第5期16-17,共2页
存储控制器在数码/消费电子智能化、高清化的趋势下,重要性越发凸显。如何应对高清音视频对存储容量和传输速度的要求?如何为消费电子配备最优的存储器?未来存储控制技术将大有可为。
关键词 存储控制 消费电子 电子应用 数码 传输速度 存储容量 控制技术
在线阅读 下载PDF
ARM推出LPDDR2存储控制器,加强芯片性能并提高节能
20
《电子与电脑》 2008年第11期68-68,共1页
ARM公司近日发布了ARM PrimeCell低功耗DDR2(LPDDR2)动态存储控制器(PL342).该存储控制器为LPDDR2存储系统提供高性能接口,提供比LPDDR存储系统高两倍以上的带宽,并提供比标准DDR2存储器高得多的功耗效率。
关键词 存储控制 ARM公司 芯片性能 节能 存储系统 DDR2 低功耗 存储
在线阅读 下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部