期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
任意点存储器结构FFT处理器地址策略 被引量:4
1
作者 夏凯锋 周小平 吴斌 《北京理工大学学报》 EI CAS CSCD 北大核心 2017年第9期953-957,共5页
提出一种针对任意点数运算的并行地址无冲突的存储器结构的FFT处理器.该方法利用高基底的分解方法减少整体计算时钟周期,以及小基底互联的多路延迟交换结构降低计算引擎的复杂度.该方法可以将存储器结构FFT处理器中的几个重要特性如连... 提出一种针对任意点数运算的并行地址无冲突的存储器结构的FFT处理器.该方法利用高基底的分解方法减少整体计算时钟周期,以及小基底互联的多路延迟交换结构降低计算引擎的复杂度.该方法可以将存储器结构FFT处理器中的几个重要特性如连续帧处理模式,多点数计算和并行无地址冲突等特点集成在一起.另外,素因子FFT算法也被运用到该处理器当中用以降低乘法器个数和蝶形因子存储,以及满足任意点数的计算需求.设计了一种统一的基-2,3,4,5的Winograd算法的蝶形计算单元用以降低计算复杂度.实验仿真结果表明,本FFT处理器在122.88MHz工作频率下功耗只有40.8mW,非常适合LTE系统的应用. 展开更多
关键词 并行地址无冲突 存储器结构FFT处理器 素因子算法 Winograd算法
在线阅读 下载PDF
一种共享存储器结构SIMD计算机互联网络的设计与实现
2
作者 樊永友 唐朔飞 +1 位作者 胡铭曾 方滨兴 《计算机工程与应用》 CSCD 北大核心 2000年第5期63-65,共3页
互连网络是设计 SIMD计算机的关键技术。该文通过设计 Lee无冲突访问互联网络,论述了共享存储器 SIMD计算机互联网络的一种设计与实现方法。
关键词 计算机互联网络 SIMD 共享存储器结构
在线阅读 下载PDF
任意2^k点存储器结构傅里叶处理器
3
作者 夏凯锋 周小平 吴斌 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2016年第11期2239-2244,共6页
针对任意,点数快速傳里叶变换(FFT)运算,设计并实现一种拥有并行地址无冲突策略的存储器结构FFT处理器.该策略可以支持原位回存,连续帧计算模式,可变多种点数和任意,长度的FFT运算.通过这种地址策略,FFT处理器所能达到的吞吐率由每一... 针对任意,点数快速傳里叶变换(FFT)运算,设计并实现一种拥有并行地址无冲突策略的存储器结构FFT处理器.该策略可以支持原位回存,连续帧计算模式,可变多种点数和任意,长度的FFT运算.通过这种地址策略,FFT处理器所能达到的吞吐率由每一级抽取时的限制条件集合个数所决定.因此这种地址策略可以通过改变计算单元基底和调整计算单元并行度的方式可控地调整吞吐率.为了验证本地址策略的可行性,设计一款应用于长期演进(LTE)系统的128-2048点的可配置FFT处理器.处理器采用中芯国际55nmCMOS工艺实现,在122.88MHzX作频率下内核面积为0.615mm^2,功耗为32.4mW.FFT处理器的ASIC结果表明所提策略具有优秀的计算长度灵活性,硬件效率,可以支持任意,长度的FFT计算. 展开更多
关键词 并行地址无冲突 存连续帧处理 原位回存 存储器结构FFT处理器
在线阅读 下载PDF
甩掉传统总线的统一存储器体系结构
4
作者 许耀昌 《计算机技术》 CSCD 1997年第5期16-19,共4页
关键词 统一存储器结构 UMA 02系统 总线
在线阅读 下载PDF
多倍带宽存储系统的设计思想及实现
5
作者 柯昌松 侯朝焕 刘明刚 《计算机工程》 EI CAS CSCD 北大核心 2005年第21期187-188,共2页
提出了一种新的存储器结构——多倍带宽存储器结构(MBM)。该结构可利用现有存储器件在不增加时钟频率的情况下,提高存储器系统的容量和速度,同时降低成本。在详细分析了SDRAM和DDR存储器结构的基础上,提出了MBM的设计思想,并给出了其实... 提出了一种新的存储器结构——多倍带宽存储器结构(MBM)。该结构可利用现有存储器件在不增加时钟频率的情况下,提高存储器系统的容量和速度,同时降低成本。在详细分析了SDRAM和DDR存储器结构的基础上,提出了MBM的设计思想,并给出了其实现方法和实际波形。 展开更多
关键词 多倍带宽存储器结构 数据速率 容量 速度 成本
在线阅读 下载PDF
基于FPGA的乒乓存储控制在DSP图像接口的应用
6
作者 郭兵 赵玮 《控制工程(北京)》 2005年第3期46-52,共7页
在DSP图像接口设计中,如果DSP的处理速度不能满足输入图像数据速率的要求,则必须考虑使用特殊的存储器结构缓冲保存图像数据。本文提出了一种基于FPGA的实现方法,采用二级流水的乒乓存储控制结构,并考虑了异常处理等一些特殊情况,... 在DSP图像接口设计中,如果DSP的处理速度不能满足输入图像数据速率的要求,则必须考虑使用特殊的存储器结构缓冲保存图像数据。本文提出了一种基于FPGA的实现方法,采用二级流水的乒乓存储控制结构,并考虑了异常处理等一些特殊情况,实践证明运行稳定可靠,适用于DSP系统前端图像数据的高速实时存储和处理。 展开更多
关键词 FPGA DSP 乒乓存储控制 图像接口 图像数据 存储控制 接口设计 应用 存储器结构 数据速率
在线阅读 下载PDF
分离式数字记录装置的台阶增减算法 被引量:1
7
作者 钱光明 《仪器仪表学报》 EI CAS CSCD 北大核心 2004年第5期688-690,共3页
分离式数字记录装置是一种与外界无连线、也不与外界进行任何形式的无线通讯的记录装置。主要用于对缓慢变化的被测量 (如西部某地恶劣环境温度 )进行长期自动的数据采集后 ,再取回用微机对其所记数据进行分析。具有尽量简单的结构和尽... 分离式数字记录装置是一种与外界无连线、也不与外界进行任何形式的无线通讯的记录装置。主要用于对缓慢变化的被测量 (如西部某地恶劣环境温度 )进行长期自动的数据采集后 ,再取回用微机对其所记数据进行分析。具有尽量简单的结构和尽量长的存储器一次可记录时间非常重要。文献 [1]中提出并讨论了“时隔门限记录”法 ,在一定条件下可极大地延长存储器一次可记录时间。但该法不能反映记录点之间的“快速有效变化”,且需要设置较多的存储器位数来防止溢出。一个新的“台阶增减算法”,可以较好地解决上述问题 。 展开更多
关键词 存储器结构 算法 数字记录 微机 连线 门限 设置 无线通讯 台阶 分离式
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部