期刊文献+
共找到17篇文章
< 1 >
每页显示 20 50 100
存储器管理部件的研究 被引量:1
1
作者 李树国 刘诗斌 +1 位作者 高德远 樊晓桠 《西北工业大学学报》 EI CAS CSCD 北大核心 2000年第3期357-359,共3页
存储器管理部件 MMU( memory managementunit)的速度直接影响微处理器的性能 ,提高存储器管理部件的速度是本文的设计目标。文中提出了存储器管理部件 MMU设计方法 ,论述了虚拟地址空间映射到物理地址空间逻辑关系 ,确定了 MMU是由暂存... 存储器管理部件 MMU( memory managementunit)的速度直接影响微处理器的性能 ,提高存储器管理部件的速度是本文的设计目标。文中提出了存储器管理部件 MMU设计方法 ,论述了虚拟地址空间映射到物理地址空间逻辑关系 ,确定了 MMU是由暂存器、加法器、段测试电路、高速缓存器 CACHE和地址锁存器 latcher组成 ,给出了 MMU的数据通路和控制通路。经 EDA工具Synopsys仿真 ,结果显示传送于数据通路上的三种类型的操作数在控制流的作用下形成物理地址的时间是 1 .6个处理器周期 ,低于微处理器的最短存储器访问周期 ( 2 ) 展开更多
关键词 存储器管理部件 MMU 运算速度 微处理器
在线阅读 下载PDF
针对嵌入式系统的低功耗存储器管理单元设计 被引量:2
2
作者 朱贺飞 陆超 +2 位作者 周晓方 闵昊 周电 《计算机工程》 CAS CSCD 北大核心 2007年第5期226-228,共3页
针对Linux操作系统,实现了面向32位RSIC嵌入式处理器的低功耗存储器管理单元。通过在指令快表中增加预比较电路,提高了处理器连续访问同一虚拟页面时的地址转换效率,降低指令快表命中时的功耗37.07%。两级比较结构的内容寻址存储器与传... 针对Linux操作系统,实现了面向32位RSIC嵌入式处理器的低功耗存储器管理单元。通过在指令快表中增加预比较电路,提高了处理器连续访问同一虚拟页面时的地址转换效率,降低指令快表命中时的功耗37.07%。两级比较结构的内容寻址存储器与传统结构相比,在失效和命中时分别可以取得44.98%和74.94%的功耗节省。该文设计的存储器管理单元能够很好地和Linux配合,完成地址映射及存储权限管理。 展开更多
关键词 嵌入式系统 低功耗 存储器管理单元 快表
在线阅读 下载PDF
一种语音录放卡的存储器管理 被引量:1
3
作者 孙一平 聂丽文 《南京理工大学学报》 CAS CSCD 1995年第5期397-400,共4页
该文论述一个语音录放卡的存储器分区管理的原理、实现的电路逻辑以及软件处理的流程。这样的系统可以完成语音数据的连续采集和正确放音,而不占用主机过多的内存,不受主机内存的限制。
关键词 语音数据处理 存储器管理 多媒体 语音录放卡
在线阅读 下载PDF
存储器管理部件的设计实现
4
作者 陈夏文 蔡敏 《现代电子技术》 2004年第15期79-81,共3页
主要介绍了一款 3 2 b的 RISC结构 CPU的存储器管理部件的设计。在对存储器管理部件的原理 ,存在的必要性等方面进行介绍的基础上 ,对设计的存储器管理部件的结构 ,3种地址转换机制 :实地址转换、块地址转换及段页式地址转换 。
关键词 存储器管理单元 虚拟地址 有效地址 物理地址
在线阅读 下载PDF
创道软件获得两项新专利可提高移动终端下载速度并更有效地进行存储器管理
5
《电信科学》 北大核心 2006年第5期36-36,共1页
近日,无线下载(OTA)移动终端管理的行业领导厂商创道软件公司宣布获得美国专利商标局授予的两项新专利(专利号为7007049和7003534)。
关键词 存储器管理 移动终端 软件公司 专利号 下载速度 美国专利 无线下载
在线阅读 下载PDF
面向对象高性能存储器管理
6
作者 卢映芳 徐公权 《计算机工程》 CAS CSCD 北大核心 1995年第5期25-30,38,共7页
高性能面向对象(objectoriented)存储器管理方法运用专用控制器ASIC对两级高速缓存器cache进行管理,将中央处理机CPU从对象地址转换和活跃对象管理的负担中解除出来.这一设计适用于高性能工作站和其他O... 高性能面向对象(objectoriented)存储器管理方法运用专用控制器ASIC对两级高速缓存器cache进行管理,将中央处理机CPU从对象地址转换和活跃对象管理的负担中解除出来.这一设计适用于高性能工作站和其他OOP(ObjectOrientedProgramming)环境.在两级高速缓冲存储器cache和动态随机存取存储器DRAM的配置下,硬件能以低于20ns的存取周期存取对象数据(包括上下限检查和保护检查).由硬件实现伙伴算法的情况下,对象能以低于500ns的存取周期被分配或释放. 展开更多
关键词 面向对象 高速缓存器 存储器管理 存储器
在线阅读 下载PDF
大容量软件管理片上存储器分配技术综述 被引量:2
7
作者 汪黎 《计算机工程与科学》 CSCD 北大核心 2009年第A01期138-142,共5页
在现代计算机体系结构中,对于大容量的片上存储器,越来越多地采用软件来管理,被认为是解决存储墙问题的一个有效途径。本文介绍了片上大容量软件管理存储器分配技术的研究进展,对有代表性的技术进行了概要的介绍和评述,并预测了技术的... 在现代计算机体系结构中,对于大容量的片上存储器,越来越多地采用软件来管理,被认为是解决存储墙问题的一个有效途径。本文介绍了片上大容量软件管理存储器分配技术的研究进展,对有代表性的技术进行了概要的介绍和评述,并预测了技术的发展方向。 展开更多
关键词 大容量软件管理片上存储器 便笺存储器分配 多级软件管理存储层次
在线阅读 下载PDF
两级链表在交换控制芯片描述符管理中的应用 被引量:1
8
作者 任敏华 刘宇 +2 位作者 罗云宝 赵永建 张激 《计算机工程》 CAS CSCD 2013年第4期82-84,89,共4页
研究一种利用硬件实现片上存储器管理的方法,针对目前交换机最长至9 728 Byte的超长帧存储问题,在交换控制芯片描述符管理方法的基础上,提出一种两级链表的设计方法,即第一级发送队列链表和第二级缓存标签链表,分别用于维护每个端口的... 研究一种利用硬件实现片上存储器管理的方法,针对目前交换机最长至9 728 Byte的超长帧存储问题,在交换控制芯片描述符管理方法的基础上,提出一种两级链表的设计方法,即第一级发送队列链表和第二级缓存标签链表,分别用于维护每个端口的帧优先级次序及每个帧的缓存页地址。仿真实验结果证明,该设计方法能有效地管理描述符,可处理超长帧的交换控制芯片。 展开更多
关键词 存储器管理单元 两级链表 缓存标签 描述符 超长帧
在线阅读 下载PDF
多核操作系统发展综述 被引量:10
9
作者 李彦冬 雷航 《计算机应用研究》 CSCD 北大核心 2011年第9期3215-3219,共5页
对多核操作系统的发展状况进行了综述,指出了多核操作系统的发展滞后于多核技术发展的现状,介绍了多核操作系统的起源和国内外研究状况,分析了多核操作系统研究中面临的一些主要问题及已有的研究成果。最后,对多核操作系统的一些研究方... 对多核操作系统的发展状况进行了综述,指出了多核操作系统的发展滞后于多核技术发展的现状,介绍了多核操作系统的起源和国内外研究状况,分析了多核操作系统研究中面临的一些主要问题及已有的研究成果。最后,对多核操作系统的一些研究方法进行了总结。 展开更多
关键词 多核操作系统 操作系统模型 任务调度 存储器管理 内核同步
在线阅读 下载PDF
IP-SAN系统的研究与实现 被引量:2
10
作者 郑炜 张晓 +1 位作者 董欢庆 张小芳 《计算机工程》 CAS CSCD 北大核心 2003年第2期30-31,37,共3页
该文是基于一个与日本某大型公司的国际间合作项目,主要是结合FC-SAN和IP网络的优点以及充分利用iSCSI协议实现了一个实用的IP-SAN系统。
关键词 IP-SAN系统 存储器管理 存储系统 计算机网络 存储区域网 服务质量 存储服务供应商
在线阅读 下载PDF
基于MCS-51单片机的实时内核的设计与实现 被引量:1
11
作者 刘玉宏 《电测与仪表》 北大核心 2003年第10期49-53,共5页
详细介绍了基于MCS-51单片机的实时内核的任务管理、任务同步机制、存储器管理、时钟控制的设计,并给出实现代码,最后详细分析了所设计内核的性能指标。
关键词 实时内核 单片机 小规模资源 任务管理 任务同步机制 存储器管理 时钟控制 嵌入式实时操作系统
在线阅读 下载PDF
基于TMS320VC5509A的手持设备的功耗优化
12
作者 魏春娟 郑喜凤 丁铁夫 《计算机工程与设计》 CSCD 北大核心 2009年第16期3713-3716,共4页
为了延长电池供电的便携式电子产品的寿命并满足性能需求,迫切需要降低功耗。以军用手持计算器设计为例,研究了手持设备低功耗设计的主要技术和关键设计环节。从器件选择、动态电压调整(DVS)、供电管理和存储器管理等方面详细阐述了各... 为了延长电池供电的便携式电子产品的寿命并满足性能需求,迫切需要降低功耗。以军用手持计算器设计为例,研究了手持设备低功耗设计的主要技术和关键设计环节。从器件选择、动态电压调整(DVS)、供电管理和存储器管理等方面详细阐述了各部件的软硬件协同低功耗实现。测试结果表明,该计算器达到低功耗应用要求,设计方法对于其它的手持设备具有参考价值。 展开更多
关键词 手持设备 低功耗 动态电压调整 电源管理 存储器管理
在线阅读 下载PDF
MMU协处理器的一种软件模拟模型 被引量:3
13
作者 张秀平 杨国武 李晓瑜 《计算机工程与应用》 CSCD 北大核心 2011年第3期57-60,共4页
根据ARM926EJ-S处理器中MMU协处理器的硬件结构和工作原理,利用CCD建模方法来描述MMU的体系结构,并用FSM建模方法来描述MMU的取指过程和数据读写过程,建立MMU的软件模拟模型。利用建立的模拟模型,给出了模型在实际工程中的应用并进行了... 根据ARM926EJ-S处理器中MMU协处理器的硬件结构和工作原理,利用CCD建模方法来描述MMU的体系结构,并用FSM建模方法来描述MMU的取指过程和数据读写过程,建立MMU的软件模拟模型。利用建立的模拟模型,给出了模型在实际工程中的应用并进行了测试实验。实验结果表明,建立的MMU模拟模型能够正确模拟MMU的功能,在工程实践中具有较好的应用价值。 展开更多
关键词 存储器管理单元 组件连接图 有限状态机 建模
在线阅读 下载PDF
X86平台上高效高安全性的设备虚拟化模型 被引量:1
14
作者 黄歆媚 雷航 《计算机应用》 CSCD 北大核心 2008年第8期2113-2116,共4页
针对现有设备虚拟化模型存在性能和安全性等方面的不足,提出了一种基于硬件IOMMU的高效且安全的设备直接分配模型,并在Xen中以显示设备为例实现了该方案。该模型安全性优于基于IOVM架构的泛虚拟化设备模型。基准测试工具Viewperf测试结... 针对现有设备虚拟化模型存在性能和安全性等方面的不足,提出了一种基于硬件IOMMU的高效且安全的设备直接分配模型,并在Xen中以显示设备为例实现了该方案。该模型安全性优于基于IOVM架构的泛虚拟化设备模型。基准测试工具Viewperf测试结果表明,该方案在性能上接近于非虚拟化平台,明显优于通常的设备模拟模型。 展开更多
关键词 设备虚拟化 设备模型 输入输出存储器管理单元 XEN 安全性
在线阅读 下载PDF
mbuf的实现原理剖析及其在网络编程中的应用 被引量:3
15
作者 翟东海 李力 《计算机工程与应用》 CSCD 北大核心 2004年第8期104-106,142,共4页
mbuf普遍应用于Net/3、SENSE、TMS内核中的存储器缓存管理,是理解进程和网络接口件传递用户数据的关键。文章在深刻剖析源代码和相关文献的基础上揭示了mbuf的实现原理,并根据笔者的工作经验,介绍了在具体的网络编程中的应用技巧。
关键词 mbuf 存储器缓存管理 TMS SENSE
在线阅读 下载PDF
操作系统可配置智能卡SoC设计
16
作者 杨磊 张远洋 李峥 《计算机工程与设计》 CSCD 北大核心 2007年第17期4190-4192,共3页
在普通智能卡SoC系统结构基础上,通过引入存储器管理机制,提出了一种可通过总线接口实现操作系统再配置的智能卡SoC设计。在所给出的智能卡SoC系统中,通过存储器管理机制可根据实际需要调节代码区与数据区存储器容量,继而对系统中的存... 在普通智能卡SoC系统结构基础上,通过引入存储器管理机制,提出了一种可通过总线接口实现操作系统再配置的智能卡SoC设计。在所给出的智能卡SoC系统中,通过存储器管理机制可根据实际需要调节代码区与数据区存储器容量,继而对系统中的存储器资源进行有效整合,充分利用存储器资源。针对操作系统的下载配置,设计了一种用于模拟总线接口通信的仿真测试方法,很好的模拟了操作系统配置全过程,给出了仿真波形。 展开更多
关键词 智能卡SoC 存储器管理机制 操作系统可配置 总线接口 仿真测试
在线阅读 下载PDF
Design of 1 kbit antifuse one time programmable memory IP using dual program voltage
17
作者 金丽妍 JANG Ji-Hye +1 位作者 KIM Du-Hwi KIM Young-Hee 《Journal of Central South University》 SCIE EI CAS 2011年第1期125-132,共8页
A 1 kbit antifuse one time programmable(OTP) memory IP,which is one of the non-volatile memory IPs,was designed and used for power management integrated circuits(ICs).A conventional antifuse OTP cell using a single po... A 1 kbit antifuse one time programmable(OTP) memory IP,which is one of the non-volatile memory IPs,was designed and used for power management integrated circuits(ICs).A conventional antifuse OTP cell using a single positive program voltage(VPP) has a problem when applying a higher voltage than the breakdown voltage of the thin gate oxides and at the same time,securing the reliability of medium voltage(VM) devices that are thick gate transistors.A new antifuse OTP cell using a dual program voltage was proposed to prevent the possibility for failures in a qualification test or the yield drop.For the newly proposed cell,a stable sensing is secured from the post-program resistances of several ten thousand ohms or below due to the voltage higher than the hard breakdown voltage applied to the terminals of the antifuse.The layout size of the designed 1 kbit antifuse OTP memory IP with Dongbu HiTek's 0.18 μm Bipolar-CMOS-DMOS(BCD) process is 567.9 μm×205.135 μm and the post-program resistance of an antifuse is predicted to be several ten thousand ohms. 展开更多
关键词 one time programmable memory IP ANTIFUSE hard breakdown dual program voltage post-program resistance
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部