期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
基于USB2.0的成像测井数据传输地面接口设计 被引量:2
1
作者 李会银 鞠晓东 郭常升 《电测与仪表》 北大核心 2005年第7期44-47,共4页
介绍了一种基于通用串行总线USB2.0的成像测井数据传输接口硬件及软件设计。传输接口的主控制器采用AT89C52单片机,实现USB协议及传输接口的控制;USB2.0接口芯片采用ISP1581,该芯片支持DMA传输功能,保证了单片机环境下ISP1581与测井系... 介绍了一种基于通用串行总线USB2.0的成像测井数据传输接口硬件及软件设计。传输接口的主控制器采用AT89C52单片机,实现USB协议及传输接口的控制;USB2.0接口芯片采用ISP1581,该芯片支持DMA传输功能,保证了单片机环境下ISP1581与测井系统主机高速数据交换所必需的高吞吐率。传输接口与井下仪器间的通信采用曼彻斯特编码调制技术,由一个下行命令发送信道和三个上行数据接收信道组成,可以挂接BakerAtlas的3514井下遥测短节及与之配套的各种成像测井井下仪器。 展开更多
关键词 通用串行总线(USB) 数据传输 直接存储器存取(dma) 成像测井 曼彻斯特编码
在线阅读 下载PDF
基于PDIUSBD12的测井数据传输接口设计
2
作者 李会银 郭常升 《大庆石油学院学报》 CAS 北大核心 2005年第6期29-30,44,共3页
阐述了基于通用串行总线(USB)接口芯片PDIUSBD12的测井数据传输接口硬件及软件的设计.传输接口的主控制器采用AT89C52单片机实现USB协议及传输接口的控制;PDIUSBD12支持直接存储器存取(DMA)功能,在单片机环境下能够达到较高吞吐率,实现... 阐述了基于通用串行总线(USB)接口芯片PDIUSBD12的测井数据传输接口硬件及软件的设计.传输接口的主控制器采用AT89C52单片机实现USB协议及传输接口的控制;PDIUSBD12支持直接存储器存取(DMA)功能,在单片机环境下能够达到较高吞吐率,实现了全速方式下传输接口与测井系统主机的高速数据交换.采用曼彻斯特编码调制技术实现传输接口与井下仪器间的通信,其由1个下行命令发送信道和3个上行数据接收信道组成. 展开更多
关键词 通用串行总线(USB) 数据传输 直接存储器存取(dma) 成像测井 曼彻斯特编码
在线阅读 下载PDF
PCIE数据采集系统的驱动程序开发 被引量:13
3
作者 梁国龙 何昕 +1 位作者 魏仲慧 王军 《计算机工程与应用》 CSCD 北大核心 2009年第31期63-65,72,共4页
为了提高数据传输速度和准确性,研制了一套基于PCIE接口的数据采集系统。该系统运用了模块化设计思路,包括数据接收卡、数据传输卡和软件驱动三部分。简要介绍了自行研制的数据采集卡的基本原理和构成,重点研究了在Windows XP系统环境... 为了提高数据传输速度和准确性,研制了一套基于PCIE接口的数据采集系统。该系统运用了模块化设计思路,包括数据接收卡、数据传输卡和软件驱动三部分。简要介绍了自行研制的数据采集卡的基本原理和构成,重点研究了在Windows XP系统环境下利用DriverStudio开发PCIE设备驱动程序的主要方法步骤、DMA方式进行数据传输和事件通知的实现方法。经过上位机测试,该系统稳定可靠,所开发的驱动程序完全可以实现数据的高速传输。 展开更多
关键词 PCI Express(PCIE) 模块化 DRIVERSTUDIO 直接存储器访问(dma) 驱动
在线阅读 下载PDF
高清视频后处理模块的ASIC设计 被引量:1
4
作者 康晓 周莉 +1 位作者 孙涛 陈鹏 《计算机工程与应用》 CSCD 北大核心 2016年第3期7-11,26,共6页
随着高清视频处理技术的发展,高清视频的应用场合日益增长。为了适应高清视频后处理系统的需求,介绍了一种具备较为全面的高清视频后处理功能的ASIC设计,及其仿真验证技术。整个系统包括视频采集模块、视频调整模块、块效应滤波模块、DM... 随着高清视频处理技术的发展,高清视频的应用场合日益增长。为了适应高清视频后处理系统的需求,介绍了一种具备较为全面的高清视频后处理功能的ASIC设计,及其仿真验证技术。整个系统包括视频采集模块、视频调整模块、块效应滤波模块、DMA控制器、高清视频显示模块等,实现了从传感器采集高清视频,经过高清视频尺寸调整、视频旋转,完成对解码视频块效应滤波,对高清视频实现缓存显示控制的一整套后处理过程。设计采用软硬件联合验证技术,通过搭建的软硬件联合仿真平台完成功能测试。 展开更多
关键词 高清视频采集 存储器直接访问(dma)传输 去方块效应滤波 高清视频显示 软硬件仿真
在线阅读 下载PDF
可重构高速数据加密系统设计和实现 被引量:6
5
作者 王凯 刘凯 +3 位作者 李拓 符云越 刘唐 王骞 《电子测量技术》 北大核心 2021年第19期8-15,共8页
为解决SM4传统加解密方式存在的速度慢、效率低、占用CPU计算资源的问题,提出了一种可重构高速数据加密系统。该系统基于Xilinx Virtex UltraScale VU9p FPGA,利用PCIe热插拔特性,可快速应用于办公主机或服务器,通过PCIe高速接口实现数... 为解决SM4传统加解密方式存在的速度慢、效率低、占用CPU计算资源的问题,提出了一种可重构高速数据加密系统。该系统基于Xilinx Virtex UltraScale VU9p FPGA,利用PCIe热插拔特性,可快速应用于办公主机或服务器,通过PCIe高速接口实现数据的快速传输,在FPGA内实现并行可调度SM4算法逻辑,设计有专用DMA模块,实现旁路主机CPU传输明文密文,减少主机端资源占用;采用FPGA实现的加解密系统具备可重构性,大大降低了算法迭代的硬件成本。系统分析测试和实验结果表明,该系统实现了数据的高速可靠传输与加密,总线速率达到8 GT/s,能有效满足大容量数据快速加解密的需求;采用并行可调度流水线加解密,较CPU实现方式,加解密速率提升约25.78倍。 展开更多
关键词 PCIe高速总线 SM4加解密 直接存储器访问 高速数据传输 现场可编程门阵列(FPGA)
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部