期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种基于存储器地址映射的二维模糊控制器
被引量:
1
1
作者
刘述喜
李太福
王明渝
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2008年第7期1436-1440,共5页
针对各种智能控制算法实现环节烦琐、计算量大、实时性较差的问题,提出一种基于存储器地址映射网络的硬件与算法融合型二维模糊控制器实现方案。首先建立模糊控制器的输出和其输入误差和误差变化率之间的映射关系,然后离线计算控制输出...
针对各种智能控制算法实现环节烦琐、计算量大、实时性较差的问题,提出一种基于存储器地址映射网络的硬件与算法融合型二维模糊控制器实现方案。首先建立模糊控制器的输出和其输入误差和误差变化率之间的映射关系,然后离线计算控制输出量直接存储在存储器中,以误差和误差变换率作为地址,在控制时序脉冲的作用下,通过地址映射以在线查表的方式直接输出控制量控制被控对象。最后设计了该模糊控制器的硬件电路并进行了实验研究。实验结果表明这种控制器实现方案是可行的,具有良好的控制品质,且该控制器不需要CPU,系统开发不用编写任何程序,因而具有电路结构简单、成本低、实时性好、应用简便等优点。
展开更多
关键词
存储器地址映射
模糊控制器
存储器
离线计算
在线查表
在线阅读
下载PDF
职称材料
基于FPGA的PLC动态并行执行定时器的设计
被引量:
2
2
作者
黄仕林
李克俭
蔡启仲
《仪表技术与传感器》
CSCD
北大核心
2015年第8期57-61,共5页
PLC内部设置有众多的定时器,通常在工程应用中只使用了部分定时器。因此应用ARM-FPGA架构的PLC系统,设计FPGA定时器控制器的体系结构,1 ms作为基本定时单位,采用地址映射存储器顺序存储被PLC用户程序使用了的定时器的编号,只对被使用的...
PLC内部设置有众多的定时器,通常在工程应用中只使用了部分定时器。因此应用ARM-FPGA架构的PLC系统,设计FPGA定时器控制器的体系结构,1 ms作为基本定时单位,采用地址映射存储器顺序存储被PLC用户程序使用了的定时器的编号,只对被使用的定时器进行定时操作,提高了PLC的定时计数处理速度。阐述了定时器控制器的各功能模块的工作原理,以及与FPGA中央控制器的通信方式和通信的指令命令。经过仿真与测试,定时误差不大于0.1 ms,减少了PLC定时器执行定时操作的时间,达到精确定时的目的。
展开更多
关键词
可编程控制器
定时器
现场可编程门阵列
地址映射
存储器
通信协议
在线阅读
下载PDF
职称材料
题名
一种基于存储器地址映射的二维模糊控制器
被引量:
1
1
作者
刘述喜
李太福
王明渝
机构
重庆大学高电压与电工新技术教育部重点实验室
重庆科技学院电子信息工程学院
出处
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2008年第7期1436-1440,共5页
基金
重庆市教委科学技术研究项目(KJ071411)资助
文摘
针对各种智能控制算法实现环节烦琐、计算量大、实时性较差的问题,提出一种基于存储器地址映射网络的硬件与算法融合型二维模糊控制器实现方案。首先建立模糊控制器的输出和其输入误差和误差变化率之间的映射关系,然后离线计算控制输出量直接存储在存储器中,以误差和误差变换率作为地址,在控制时序脉冲的作用下,通过地址映射以在线查表的方式直接输出控制量控制被控对象。最后设计了该模糊控制器的硬件电路并进行了实验研究。实验结果表明这种控制器实现方案是可行的,具有良好的控制品质,且该控制器不需要CPU,系统开发不用编写任何程序,因而具有电路结构简单、成本低、实时性好、应用简便等优点。
关键词
存储器地址映射
模糊控制器
存储器
离线计算
在线查表
Keywords
memory address mapping, fuzzy controller, memory, off-line calculation, on-line looking-table
分类号
TM571 [电气工程—电器]
TP39 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
基于FPGA的PLC动态并行执行定时器的设计
被引量:
2
2
作者
黄仕林
李克俭
蔡启仲
机构
广西科技大学电气与信息工程学院
出处
《仪表技术与传感器》
CSCD
北大核心
2015年第8期57-61,共5页
基金
广西科学基金项目(2014GXNSFAA118392)
广西教育厅科研项目(2013LX092)
文摘
PLC内部设置有众多的定时器,通常在工程应用中只使用了部分定时器。因此应用ARM-FPGA架构的PLC系统,设计FPGA定时器控制器的体系结构,1 ms作为基本定时单位,采用地址映射存储器顺序存储被PLC用户程序使用了的定时器的编号,只对被使用的定时器进行定时操作,提高了PLC的定时计数处理速度。阐述了定时器控制器的各功能模块的工作原理,以及与FPGA中央控制器的通信方式和通信的指令命令。经过仿真与测试,定时误差不大于0.1 ms,减少了PLC定时器执行定时操作的时间,达到精确定时的目的。
关键词
可编程控制器
定时器
现场可编程门阵列
地址映射
存储器
通信协议
Keywords
PLC
timer
FPGA
memory of address mapping
communication protocol
分类号
TP332 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种基于存储器地址映射的二维模糊控制器
刘述喜
李太福
王明渝
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2008
1
在线阅读
下载PDF
职称材料
2
基于FPGA的PLC动态并行执行定时器的设计
黄仕林
李克俭
蔡启仲
《仪表技术与传感器》
CSCD
北大核心
2015
2
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部