-
题名适用于连续数据速率CDR的相位插值器研制
被引量:5
- 1
-
-
作者
矫逸书
周玉梅
蒋见花
吴斌
-
机构
中国科学院微电子研究所
-
出处
《半导体技术》
CAS
CSCD
北大核心
2010年第10期999-1002,共4页
-
基金
国家科技重大专项资助项目(2009ZX03007-002-03)
-
文摘
通过对相位插值器电路进行建模分析,得到了相位插值器的线性度与输入信号之间相位差、输入信号上升时间和输出节点时间常数的关系。根据分析得到的结论,提出了一种新型的应用于连续数据速率时钟数据恢复电路的相位插值器,通过在相位插值器之前插入延时可控的缓冲器,使其输入信号的上升时间可以跟踪数据速率的改变,在保证线性度的同时,降低电路的噪声敏感度和功耗。芯片采用Charterd 0.13μm低功耗1.5/3.3 V工艺流片验证,面积为0.02 mm2,数据速率3.125 Gb/s时,功耗为8.5 mW。
-
关键词
相位插值器
时钟数据恢复
多相位时钟
数据速率
-
Keywords
phase interpolation
clock and data recovery
multiphase clock
date rate
-
分类号
TN432
[电子电信—微电子学与固体电子学]
-