期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
基于E-TSPC技术的10 GHz低功耗多模分频器的设计 被引量:3
1
作者 胡帅帅 周玉梅 张锋 《半导体技术》 CAS CSCD 北大核心 2016年第2期96-101,共6页
基于扩展的真单相时钟(E-TSPC)技术,设计了一款用于10 GHz扩频时钟发生器(SSCG)的分频比范围为32~63的多模分频器(MMD)。在设计中,基于D触发器的2/3分频器采用了动态E-TSPC技术,这不仅降低了功耗和芯片面积,而且改善了最高工作频... 基于扩展的真单相时钟(E-TSPC)技术,设计了一款用于10 GHz扩频时钟发生器(SSCG)的分频比范围为32~63的多模分频器(MMD)。在设计中,基于D触发器的2/3分频器采用了动态E-TSPC技术,这不仅降低了功耗和芯片面积,而且改善了最高工作频率。MMD由5级2/3分频器级联而成,由5 bit数字码控制。详细介绍和讨论了2/3分频器和MMD的工作原理和优势。MMD是SSCG的一部分,采用55 nm CMOS工艺进行了流片,芯片面积为35μm×10μm,电源电压为1.2 V,最高工作频率为10 GHz,此时功耗为1.56 m W。 展开更多
关键词 扩展的真单相时钟(E-TSPC) 多模分频器(mmd) 扩频时钟发生器(SSCG) 低功耗 动态逻辑
在线阅读 下载PDF
基于2μm GaAs HBT工艺的宽频带多模分频器 被引量:3
2
作者 马平洋 饶留铭 高海军 《半导体技术》 CAS 北大核心 2021年第10期754-758,共5页
基于2μm GaAs异质结双极晶体管(HBT)工艺设计了一种应用于宽频带锁相环电路的多模分频器。采用嵌入逻辑单元并加入射极跟随器的发射极耦合逻辑(ECL)结构设计2/3分频单元,电路共采用八级2/3分频单元级联,分频比为256~511。提出了一种分... 基于2μm GaAs异质结双极晶体管(HBT)工艺设计了一种应用于宽频带锁相环电路的多模分频器。采用嵌入逻辑单元并加入射极跟随器的发射极耦合逻辑(ECL)结构设计2/3分频单元,电路共采用八级2/3分频单元级联,分频比为256~511。提出了一种分频单元结构,相比传统分频单元减少了电路中触发器和逻辑门的数量,从而减小电路的版图面积并降低了功耗。根据ECL结构优化技术合理设计电路从而提高带宽,同时得到匹配良好的输入输出共模电平。流片测试结果表明,输入频率达到10 MHz~6.5 GHz;在输入频率为5 GHz、输入信号摆幅为20 mV时,总功耗为710 mW。芯片面积为2 300μm×3 000μm。 展开更多
关键词 多模分频器 发射极耦合逻辑(ECL) 宽带 分频 功耗
在线阅读 下载PDF
应用于K波段分数分频频率综合器的多模分频器设计与优化 被引量:2
3
作者 王征晨 武照博 +1 位作者 齐全文 王兴华 《北京理工大学学报》 EI CAS CSCD 北大核心 2019年第11期1187-1191,共5页
基于TSMC 90 nm CMOS工艺设计一款多模分频器,可以实现的分频比的范围为32~39.详细介绍了多模分频器的各部分模块,包括双模预定标器、S计数器和P计数器,分析并且讨论了P计数器加入与不加入重新定时电路的时序图.本文设计的分频器应用于... 基于TSMC 90 nm CMOS工艺设计一款多模分频器,可以实现的分频比的范围为32~39.详细介绍了多模分频器的各部分模块,包括双模预定标器、S计数器和P计数器,分析并且讨论了P计数器加入与不加入重新定时电路的时序图.本文设计的分频器应用于K波段高速分数分频频率综合器.测试结果表明应用改进后的多模分频器,频率综合器的带内噪声可以优化15 dB,频偏10 kHz和频偏1 kHz的相位噪声可达到81.30 dBc/Hz和72.44 dBc/Hz. 展开更多
关键词 多模分频器 分数分频频率综合器 重新定时电路技术
在线阅读 下载PDF
0.18 μm CMOS高集成度可编程分频器的设计 被引量:3
4
作者 郑立博 张长春 +2 位作者 郭宇锋 方玉明 刘蕾蕾 《南京邮电大学学报(自然科学版)》 北大核心 2014年第3期75-79,共5页
采用标准0.18μm CMOS工艺,提出了一种高集成度可编程分频器。该电路所采用技术的新颖之处在于:基于基本分频单元的特殊结构,对除2/除3单元级联式可编程分频器的关键模块进行改进,将普通的CML型锁存器集成为包含与门的锁存器,从而大大... 采用标准0.18μm CMOS工艺,提出了一种高集成度可编程分频器。该电路所采用技术的新颖之处在于:基于基本分频单元的特殊结构,对除2/除3单元级联式可编程分频器的关键模块进行改进,将普通的CML型锁存器集成为包含与门的锁存器,从而大大提高了电路的集成度,有效地降低了电路功耗,提升了整体电路速度,并使版图更紧凑。仿真结果表明,在1.8 V电压、输入频率Fin=1 GHz的情况下,可实现任意整数且步长为1的分频比,相位噪声为-173.1 dBc/Hz@1 MHz,电路功耗仅为9 mW。 展开更多
关键词 可编程分频器 除2 除3分频单元 电流逻辑 相位噪声
在线阅读 下载PDF
基于多通道一维卷积神经网络的刀具磨损动态预测模型 被引量:6
5
作者 黄华 姚嘉靖 +1 位作者 王永和 吕延军 《振动与冲击》 EI CSCD 北大核心 2023年第2期60-67,共8页
针对同一工况下不同刀具磨损预测建模中的数据分布不同,从而导致的历史模型失效问题,提出了一种基于多通道一维卷积神经网络的刀具磨损动态预测建模方法。历史刀具磨损数据训练的多通道一维卷积神经网络,作为初始的刀具磨损预测历史模... 针对同一工况下不同刀具磨损预测建模中的数据分布不同,从而导致的历史模型失效问题,提出了一种基于多通道一维卷积神经网络的刀具磨损动态预测建模方法。历史刀具磨损数据训练的多通道一维卷积神经网络,作为初始的刀具磨损预测历史模型。最大均值差异(maximum mean difference, MMD)法对不同刀具磨损数据进行相似度检测,当相似度相差较大时,在历史模型的基础上进行迭代更新,更新后的模型再对磨损数据进行预测。铣削试验验证结果表明,该方法能够准确预测不同刀具的磨损值大小,具有较好的自适应能力。 展开更多
关键词 刀具磨损 动态建 一维卷积神经网络 最大均值差异(mmd)
在线阅读 下载PDF
数字锁相环提取位同步信号的改进与实现 被引量:4
6
作者 何文青 宋春林 +1 位作者 董航 周英华 《无线电通信技术》 2015年第1期74-76,共3页
传统的数字锁相环电路通过相位比较器控制添/扣门调整分频器计数脉冲从而调整相位,但每次仅能调整一步。这不能满足快速建立位同步的要求且对相位调整的步进也缺乏灵活性。提出了用可编程器件实现改进型数字锁相环的方案,使得相位比较... 传统的数字锁相环电路通过相位比较器控制添/扣门调整分频器计数脉冲从而调整相位,但每次仅能调整一步。这不能满足快速建立位同步的要求且对相位调整的步进也缺乏灵活性。提出了用可编程器件实现改进型数字锁相环的方案,使得相位比较器在判决的同时计算出分频器分频计数值误差,并用得出的误差值去补偿分频器的分频计数值。同时将分频器、添门和扣门合并为一个可以加载不同模值的可变模分频器,解决了原来数字锁相环位同步建立慢的缺点。该方法通过VHDL语言实现,并在Quartus II上验证通过,实现了位同步信号的提取。 展开更多
关键词 位同步 数字锁相环 可变分频器
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部