-
题名采用DWA技术的多位Σ-Δ调制器的设计
被引量:1
- 1
-
-
作者
徐思龙
李宗伟
丛宁
-
机构
中国科学院地质与地球物理研究所
中国科学院大学
-
出处
《微电子学与计算机》
CSCD
北大核心
2015年第1期140-145,共6页
-
文摘
设计一个内部采用2位量化器的二阶单环Σ-Δ调制器.为解决反馈回路中多位DAC元件失配导致的信号谐波失真问题,该调制器采用了数据加权平均(Data Weighted Averaging,DWA)技术来提高多位DAC的线性度.Σ-Δ调制器信号带宽为50kHz,过采样率(OSR)为64,采用MXIC公司的0.35μm混合信号CMOS工艺实现,工作电压为12V.后仿真结果显示,在电容随机失配5%的情况下,该调制器可以达到55.8dB的信噪比(SNR)和60.4dB的无杂散动态范围(SFDR).打开DWA电路比关闭DWA电路的情况下,SNR和SFDR分别提高8dB和13dB.整个调制器功耗为48mW,面积仅为0.6mm2.
-
关键词
Σ-Δ调制器
开关电容积分器
多位量化器
DWA
-
Keywords
Σ-Δ modulator
switched-capacitor integrator
multibit quantizer
data weighted averaging
-
分类号
TN761
[电子电信—电路与系统]
-