-
题名基于FPGA与PCIe的回波模拟器采集组件设计
- 1
-
-
作者
李森
王建明
唐吉林
-
机构
中国兵器装备集团自动化研究所有限公司
-
出处
《空天预警研究学报》
2025年第1期67-73,共7页
-
文摘
针对雷达回波模拟器采集组件控制器局域网(CAN)通信接口总线利用率不高的问题,提出一种“流水型指令、数据配置+自动读取”的回波模拟器采集组件设计方法.采用8片模数转换器(ADC)芯片,对8个通道的数据进行并行实时采样;采用快速中值平均滤波算法,达到ADC数据滤波低延时的要求;针对回波模拟器采集组件用户数据报(UDP)协议通信功能,设计支持10/100/1000 Mbps三速自适应的以太网UDP协议栈.最后将该方法在现场可编程门阵列(FPGA)上进行设计与实现.实际测试结果表明:CAN通信接口的总线利用率由原有的42.29%提升到79.80%;ADC数据的滤波延迟仅为一个时钟周期,且相位对齐;UDP协议栈通信功能正确满足设计要求.
-
关键词
现场可编程门阵列
外设组件互连扩展总线
控制器局域网通信
快速中值滤波
UDP协议栈
-
Keywords
FPGA
peripheral component interconnect express(PCIe)
CAN communication
fast median filtering
UDP protocol stack
-
分类号
TN955
[电子电信—信号与信息处理]
-
-
题名基于FPGA的多路视频采集及AI加速
- 2
-
-
作者
吴铭
黄国宁
汪保祥
宋可平
鄢秋荣
吴武飞
-
机构
南昌大学数学与计算机学院
南昌大学信息与工程学院
-
出处
《南昌大学学报(工科版)》
CAS
2024年第3期386-394,共9页
-
基金
国家自然科学基金资助项目(62002147)
中国博士后科学基金资助项目(2020TQ013)
江西省自然科学基金面上资助项目(20232BAB202009)。
-
文摘
基于MES50HP开发板及PC主机实现了多源视频采集、拼接及AI协同处理的加速工作。所提出的系统可支持同时采集HDMI、网口、摄像头和光纤4路视频数据,视频采集拼接后,将缩放后存入双倍速率同步动态随机存储器(DDR)中,输出部分分为2路,其中1路数据用于HDMI回环输出,另外1路通过PCIE传至PC主机用于结果显示,并在PC端读取PCIE传回的数据并显示目标检测结果,其中视频采集和目标识别加速部分主要由2块MES50HP开发板构成。本系统在FPGA上实现了卷积加速器,卷积加速器计算完神经网络的一层后再通过PCIE传至主机进行结果显示,卷积计算与图像采集进行深度融合,具有实时、低成本的特点,可广泛应用于边缘计算等领域。实验结果表明:针对红绿灯数据集,该方法在低成本PC主机上实现的最大平均精度均值(mAP)为0.746,最高帧率达45帧。
-
关键词
现场可编程门阵列
外设组件互联快速总线
AI加速
视频采集
边缘计算
嵌入式人工智能
-
Keywords
field-programmable gate array
peripheral component interconnect express
AI acceleration
video capture
edge computing
embedded artificial intelligence
-
分类号
TP399
[自动化与计算机技术—计算机应用技术]
-