期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于复合域通用低熵高阶掩码的设计与实现 被引量:1
1
作者 姜久兴 赵玉迎 +3 位作者 黄海 谢光辉 厚娇 冯新新 《电子与信息学报》 EI CSCD 北大核心 2020年第3期779-786,共8页
通过对基于复合域S-box构造算法的深入研究,该文提出一种低面积复杂度的通用低熵高阶掩码算法。在有限域GF(2^(4))上引入低熵掩码思想,并采用部分模块复用设计,有效降低了基于复合域S-box求逆运算的乘法数量。该算法能够适用于由求逆运... 通过对基于复合域S-box构造算法的深入研究,该文提出一种低面积复杂度的通用低熵高阶掩码算法。在有限域GF(2^(4))上引入低熵掩码思想,并采用部分模块复用设计,有效降低了基于复合域S-box求逆运算的乘法数量。该算法能够适用于由求逆运算构成的任意分组加密算法,进一步将本方案应用于分组加密算法高级加密标准(AES),给出了详细的综合仿真结果并进行了版图面积优化,较传统的掩码方案相比有效减少了逻辑资源的使用,此外,对其安全性进行了理论验证。 展开更多
关键词 高阶掩码 复合域算法 S-BOX 低熵 高级加密标准
在线阅读 下载PDF
一种AES密码算法的硬件实现 被引量:4
2
作者 王赜坤 陈松涛 《现代电子技术》 2010年第16期10-13,共4页
介绍了一种适用于较小面积应用场合AES密码算法的实现方案。结合该算法的特点,在常规轮变换中提出一种加/解密列混合变换集成化的硬件结构设计,通过选择使用同一个模块,可以实现加密和解密中的线性变换,既整合了部分加/解密硬件结构,又... 介绍了一种适用于较小面积应用场合AES密码算法的实现方案。结合该算法的特点,在常规轮变换中提出一种加/解密列混合变换集成化的硬件结构设计,通过选择使用同一个模块,可以实现加密和解密中的线性变换,既整合了部分加/解密硬件结构,又节约了大量的硬件资源。仿真与综合结果表明,加/解密运算模块面积不超过25000个等效门,有效地减小了硬件实现面积,同时该设计方案也满足实际应用性能的需求。 展开更多
关键词 AES算法 复合域算法 轮变换 加/解密硬件结构
在线阅读 下载PDF
基于轮内流水线技术的高性能AES硬件实现设计
3
作者 郑行 王静 王云峰 《中国集成电路》 2014年第6期55-62,共8页
为了提升AES的性能,本文采用轮内流水线技术进行AES硬件设计。在对AES轮单元复杂的字节代换/逆字节代换、列变换/逆列变换进行了算法分析的基础上,进行了AES轮单元的轮内7级流水线设计。特别是采用常数矩阵乘积形式和复用列变换进行了... 为了提升AES的性能,本文采用轮内流水线技术进行AES硬件设计。在对AES轮单元复杂的字节代换/逆字节代换、列变换/逆列变换进行了算法分析的基础上,进行了AES轮单元的轮内7级流水线设计。特别是采用常数矩阵乘积形式和复用列变换进行了逆列变换设计,降低了硬件资源的占用。采用Xilinx ISE10.1工具进行了各个型号FPGA的硬件实现,实验数据表明文中提出的硬件实现方案提升了AES的数据吞吐率与吞吐率/面积比。 展开更多
关键词 AES 复合域算法 轮内流水线
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部