-
题名基于复合域通用低熵高阶掩码的设计与实现
被引量:1
- 1
-
-
作者
姜久兴
赵玉迎
黄海
谢光辉
厚娇
冯新新
-
机构
哈尔滨理工大学理学院
哈尔滨理工大学软件与微电子学院
哈尔滨理工大学计算机科学与技术学院
-
出处
《电子与信息学报》
EI
CSCD
北大核心
2020年第3期779-786,共8页
-
基金
国家自然科学基金(61604050,51672062)
黑龙江省普通本科高等学校青年创新人才培养计划(UNPYSCT-2017081)
黑龙江省博士后科研启动基金(LBH-Q18065)
-
文摘
通过对基于复合域S-box构造算法的深入研究,该文提出一种低面积复杂度的通用低熵高阶掩码算法。在有限域GF(2^(4))上引入低熵掩码思想,并采用部分模块复用设计,有效降低了基于复合域S-box求逆运算的乘法数量。该算法能够适用于由求逆运算构成的任意分组加密算法,进一步将本方案应用于分组加密算法高级加密标准(AES),给出了详细的综合仿真结果并进行了版图面积优化,较传统的掩码方案相比有效减少了逻辑资源的使用,此外,对其安全性进行了理论验证。
-
关键词
高阶掩码
复合域算法
S-BOX
低熵
高级加密标准
-
Keywords
High-order masking
Composite arithmetic
S-box
Low entropy
Advanced Encryption Standard(AES)
-
分类号
TN918.4
[电子电信—通信与信息系统]
TP309.7
[自动化与计算机技术—计算机系统结构]
-
-
题名一种AES密码算法的硬件实现
被引量:4
- 2
-
-
作者
王赜坤
陈松涛
-
机构
武汉理工大学华夏学院
烽火通信公司
-
出处
《现代电子技术》
2010年第16期10-13,共4页
-
文摘
介绍了一种适用于较小面积应用场合AES密码算法的实现方案。结合该算法的特点,在常规轮变换中提出一种加/解密列混合变换集成化的硬件结构设计,通过选择使用同一个模块,可以实现加密和解密中的线性变换,既整合了部分加/解密硬件结构,又节约了大量的硬件资源。仿真与综合结果表明,加/解密运算模块面积不超过25000个等效门,有效地减小了硬件实现面积,同时该设计方案也满足实际应用性能的需求。
-
关键词
AES算法
复合域算法
轮变换
加/解密硬件结构
-
Keywords
AES algorithm
composite field arithmetic
round transformation
encryption and decryption hardware architecture
-
分类号
TN918-33
[电子电信—通信与信息系统]
-
-
题名基于轮内流水线技术的高性能AES硬件实现设计
- 3
-
-
作者
郑行
王静
王云峰
-
机构
厦门大学电子工程系
-
出处
《中国集成电路》
2014年第6期55-62,共8页
-
文摘
为了提升AES的性能,本文采用轮内流水线技术进行AES硬件设计。在对AES轮单元复杂的字节代换/逆字节代换、列变换/逆列变换进行了算法分析的基础上,进行了AES轮单元的轮内7级流水线设计。特别是采用常数矩阵乘积形式和复用列变换进行了逆列变换设计,降低了硬件资源的占用。采用Xilinx ISE10.1工具进行了各个型号FPGA的硬件实现,实验数据表明文中提出的硬件实现方案提升了AES的数据吞吐率与吞吐率/面积比。
-
关键词
AES
复合域算法
轮内流水线
-
Keywords
AES
Composite Field Algorithm
Inner pipeline
-
分类号
TN918.4
[电子电信—通信与信息系统]
-