期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于SoC的非对称数字系统算法设计与实现
1
作者 姜智 肖昊 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2024年第5期655-659,677,共6页
文章提出一种在片上系统(System on Chip,SoC)实现高吞吐率的有限状态熵编码(finite state entropy,FSE)算法。通过压缩率、速度、资源消耗、功耗4个方面对所提出的编码器和解码器与典型的硬件哈夫曼编码(Huffman coding,HC)进行性能比... 文章提出一种在片上系统(System on Chip,SoC)实现高吞吐率的有限状态熵编码(finite state entropy,FSE)算法。通过压缩率、速度、资源消耗、功耗4个方面对所提出的编码器和解码器与典型的硬件哈夫曼编码(Huffman coding,HC)进行性能比较,结果表明,所提出的硬件FSE编码器和解码器具有显著优势。硬件FSE(hFSE)架构实现在SoC的处理系统和可编程逻辑块(programmable logic,PL)上,通过高级可扩展接口(Advanced eXtensible Interface 4,AXI4)总线连接SoC的处理系统和可编程逻辑块。算法测试显示,FSE算法在非均匀数据分布和大数据量情况下,具有更好的压缩率。该文设计的编码器和解码器已在可编程逻辑块上实现,其中包括1个可配置的缓冲模块,将比特流作为单字节或双字节配置输出到8 bit位宽4096深度或16 bit位宽2048深度的块随机访问存储器(block random access memory,BRAM)中。所提出的FSE硬件架构为实时压缩应用提供了高吞吐率、低功耗和低资源消耗的硬件实现。 展开更多
关键词 有限状态熵编码(FSE) 哈夫曼编码(HC) 片上系统(SoC) 高吞吐率 随机访问存储器(BRAM)
在线阅读 下载PDF
基于BRAM的NVMe控制器原型仿真平台设计 被引量:1
2
作者 冯志华 王华卓 +2 位作者 安东博 罗重 王红艳 《计算机工程与设计》 北大核心 2021年第4期1181-1187,共7页
为加快NVMe控制器的开发进程,实现NVMe标准命令的快速仿真验证,提出一种基于BRAM的NVMe控制器原型仿真平台的设计方法。将采用块随机存储器代替闪存作为存储介质,处理器直接将数据写入块随机存储器,缩短数据的存储路径,极大地降低工程... 为加快NVMe控制器的开发进程,实现NVMe标准命令的快速仿真验证,提出一种基于BRAM的NVMe控制器原型仿真平台的设计方法。将采用块随机存储器代替闪存作为存储介质,处理器直接将数据写入块随机存储器,缩短数据的存储路径,极大地降低工程结构的复杂度,克服NVMe控制器工程仿真过程耗时较多的缺点。仿真结果表明了该方法的可行性,相比于原始NVMe控制器,其结构更简单,仿真过程用时明显减少。 展开更多
关键词 存储介质 非易失性存储 原型仿真 现场可编程逻辑门阵列 块随机存储器
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部