期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
一种4路内插CORDIC的14位吉赫兹DDS IP核 被引量:8
1
作者 刘马良 朱樟明 +1 位作者 郭旭龙 杨银堂 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2013年第6期62-66,共5页
直接数字频率合成器由于具有快速的频率转换时间和极高的频率分辨率,已得到了广泛的应用,但输出带宽较窄和杂散抑制较差一直是制约直接数字频率合成器输出信号质量的关键因素.基于改进的CORDIC相位幅度映射技术,采用4级流水线结构的相... 直接数字频率合成器由于具有快速的频率转换时间和极高的频率分辨率,已得到了广泛的应用,但输出带宽较窄和杂散抑制较差一直是制约直接数字频率合成器输出信号质量的关键因素.基于改进的CORDIC相位幅度映射技术,采用4级流水线结构的相位累加器,设计了一种4路内插CORDIC结构的14位高速直接数字频率合成器IP核.与传统单路CORDIC结构相比,时钟采样频率是原来的4倍,能有效提高输出信号的无杂散动态范围,并降低电路的复杂度和面积.验证结果表明,当采样时钟频率为1GHz、频率分辨率为0.23Hz、输出频率为82MHz时,无杂散动态范围为86.7dBc,基于0.18μm 1P6M CMOS工艺所实现的IP核有效面积为1.33mm2,能嵌入式应用于高精度宽频雷达、通讯系统的系统芯片. 展开更多
关键词 直接数字频率合成器 坐标旋转机算法 时钟内插 改进相位幅度映射 CMOS
在线阅读 下载PDF
全数字角度解算芯片误差分析及优化设计 被引量:4
2
作者 刘亚静 李铁才 《电机与控制学报》 EI CSCD 北大核心 2010年第5期20-25,共6页
为了研究高性能磁编码器角度解算芯片优化设计的相关问题,建立了采用数字坐标旋转机(CORDIC)算法和数字Ⅱ型系统实现的全数字跟踪型角度解算芯片的误差模型,在此基础上推导出CORDIC数字算法和Ⅱ型系统的误差表达式,然后根据此表达式对... 为了研究高性能磁编码器角度解算芯片优化设计的相关问题,建立了采用数字坐标旋转机(CORDIC)算法和数字Ⅱ型系统实现的全数字跟踪型角度解算芯片的误差模型,在此基础上推导出CORDIC数字算法和Ⅱ型系统的误差表达式,然后根据此表达式对芯片内部的运算字长进行优化,最后采用VerilogHDL硬件描述语言建立了全数字角度解算芯片的验证系统。仿真和实验结果验证了芯片误差模型的正确性以及优化设计的可行性,当采用12Bits的A/D转换器时,其解算精度可以达到±0.042°。 展开更多
关键词 数字坐标旋转机算法 全数字角度解算芯片 Ⅱ型系统 误差模型
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部