期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
一种四分之一速率时钟数据恢复电路设计
1
作者 李登基 钱慧 《中国集成电路》 2023年第9期44-49,共6页
近年来,时钟数据恢复(Clock and Data Recovery,CDR)电路在高速通信中发挥着非常重要的作用。本文介绍了一种用于非归零(Non-Return to Zero,NRZ)码的无参考时钟四分之一速率的CDR电路。设计了满足四分之一速率的鉴相器(Phase Detector,... 近年来,时钟数据恢复(Clock and Data Recovery,CDR)电路在高速通信中发挥着非常重要的作用。本文介绍了一种用于非归零(Non-Return to Zero,NRZ)码的无参考时钟四分之一速率的CDR电路。设计了满足四分之一速率的鉴相器(Phase Detector,PD),并采用SMIC 180nm工艺搭建完整电路系统进行仿真验证。 展开更多
关键词 时钟数据恢复 四分之一速率鉴相器 NRZ 无参考时钟
在线阅读 下载PDF
一种带有自适应鉴相型电压电流转换模块的40 Gbit/s PAM4时钟数据恢复电路设计
2
作者 王看民 徐卫林 +4 位作者 韦雪明 韦保林 李海鸥 谢镭僮 刘程斌 《电子器件》 2024年第6期1485-1492,共8页
为了降低传统Bang-Bang型四脉冲幅度调制(PAM4)时钟数据恢复电路(CDR)在锁定后由于非线性引入的抖动,提出了一种自适应鉴相型电压电流转换模块,在基于锁相环的四分之一速率架构下,通过对数据边沿采样模块并行输出的9组鉴相信息进行求和... 为了降低传统Bang-Bang型四脉冲幅度调制(PAM4)时钟数据恢复电路(CDR)在锁定后由于非线性引入的抖动,提出了一种自适应鉴相型电压电流转换模块,在基于锁相环的四分之一速率架构下,通过对数据边沿采样模块并行输出的9组鉴相信息进行求和,动态输出多级电流,在未锁定阶段加大电流,加快锁定速度;在锁定阶段减小电流,降低抖动。40 nm CMOS工艺下的设计仿真结果表明,提出的PAM4 CDR在串行数据速率40 Gbit/s下工作时恢复时钟峰峰抖动为1.1 ps,与传统1/4速率架构PAM4 CDR相比具有锁定快抖动小的优点。 展开更多
关键词 脉冲幅度调制 时钟数据恢复 四分之一速率 锁相环 自适应
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部