期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
千兆以太网同步检测集成电路设计 被引量:8
1
作者 赵文虎 王志功 +1 位作者 吴微 李本靖 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2002年第2期161-165,共5页
采用两级分接电路结构 ,并将同步码字检测电路置于其间 ,设计了千兆以太网同步检测集成电路 .实现 1 .2 5Gb s速率的千兆以太网数据由 1路到 1 0路的串并转换以及同步码字的检测 .分析了RC网络效应对超高速集成电路中互连线的影响 ,基于... 采用两级分接电路结构 ,并将同步码字检测电路置于其间 ,设计了千兆以太网同步检测集成电路 .实现 1 .2 5Gb s速率的千兆以太网数据由 1路到 1 0路的串并转换以及同步码字的检测 .分析了RC网络效应对超高速集成电路中互连线的影响 ,基于TSMC 0 .35 μmCMOS工艺建立电路模型 .使用Smartspice工具在不同温度 ( 0~ 70℃ )、电源电压 ( 3.1 5~ 3.45V)及输入信号等条件下进行仿真 .结合版图参数提取后仿真的比较 ,证明了该设计在减小规模 ,简化结构和加快仿真流程方面的有效性 . 展开更多
关键词 千兆以太网 码组检测 互连线 同步检测集成电路 设计
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部