期刊文献+
共找到10篇文章
< 1 >
每页显示 20 50 100
多路读写的SDRAM接口设计 被引量:10
1
作者 赵丕凤 徐元欣 +1 位作者 赵亮 李式巨 《电子技术应用》 北大核心 2002年第9期11-13,共3页
介绍SDRAM的主要控制信号和基本命令时序,提出一种应用于解复用的支持多路读写的SDRAM接口设计,为需要大容量存储器的电路设计提供了新思路。
关键词 多路读写 sdram 解复用 接口 同步动态随机存储器
在线阅读 下载PDF
视频处理算法中的SDRAM接口设计 被引量:2
2
作者 徐红 梁骏 +1 位作者 缪纲 王匡 《电视技术》 北大核心 2004年第3期14-15,24,共3页
提出了一种在视频处理算法电路中的SDRAM接口设计,它巧妙地利用SDRAM高效的Full-page模式和Ping-Pang模式,在性能和模式选择上进行了很好的折衷,为需要大容量、高吞吐率存储器进行高速率数据处理提供了新思路。
关键词 sdram 视频处理 Full-page模式 Ping-Pang模式 同步动态随机存储器 接口
在线阅读 下载PDF
高速DSP与SDRAM之间信号传输延时的分析及应用 被引量:1
3
作者 葛宝珊 裴艳薇 王希常 《电子技术应用》 北大核心 2003年第5期73-75,共3页
在高速数字电路设计中,信号在印刷电路板(PCB)上的传输延时对于电路的时序影响已不容忽视。详细分析并推导了高速数字信号处理器(DSP)与同步动态随机存取存储器(SDRAM)之间各信号的传输延时约束关系;通过一个实例,给出了应用约束条件的... 在高速数字电路设计中,信号在印刷电路板(PCB)上的传输延时对于电路的时序影响已不容忽视。详细分析并推导了高速数字信号处理器(DSP)与同步动态随机存取存储器(SDRAM)之间各信号的传输延时约束关系;通过一个实例,给出了应用约束条件的具体方法。 展开更多
关键词 DSP sdram 信号传输延时 数字信号处理器 同步动态随机存取存储器 数字电路设计 印刷电路板
在线阅读 下载PDF
SDRAM控制器的FPGA设计与实现 被引量:13
4
作者 李卫 王杉 魏急波 《电子工程师》 2004年第10期29-32,共4页
介绍了利用现场可编程门阵列 (FPGA)实现同步动态随机存储器 (SDRAM)控制器的方法 ,着重于FPGA具体实现过程中的一些常见问题。分析了设计中所用的SDRAM性能、特点 ,给出了其读写时序状态图 ,给出SDRAM初始化方式及其相应的模式设置值 ... 介绍了利用现场可编程门阵列 (FPGA)实现同步动态随机存储器 (SDRAM)控制器的方法 ,着重于FPGA具体实现过程中的一些常见问题。分析了设计中所用的SDRAM性能、特点 ,给出了其读写时序状态图 ,给出SDRAM初始化方式及其相应的模式设置值 ,并根据本设计的实际情况对SDRAM状态机进行了简化 ,给出了一种相对容易实现的SDRAM状态机。本设计采用甚高速集成电路硬件描述语言 (VHDL)编程 ,直观而且占用资源较少 ,其基本设计原理对其他同类SDRAM也适用 ,对需要大容量存储器的应用是较经济的设计。 展开更多
关键词 现场可编程门阵列(FPGA) 同步动态随机存储器(sdram) 控制器
在线阅读 下载PDF
一种适用于DDR SDRAM控制器的DLL新结构 被引量:1
5
作者 叶波 罗敏 王紫石 《固体电子学研究与进展》 CAS CSCD 北大核心 2008年第2期299-303,共5页
提出了一种适用于DDR SDRAM控制器的DLL新结构,在不同的工艺、电压和温度(PVT)条件下,DDR SDRAM的数据经过传输线传输后均能被器件采样到正确的数据。采用256M133MHz DDR SDRAM和1.5V、0.16μm CMOS标准单元库,模拟和测试结果都表明了... 提出了一种适用于DDR SDRAM控制器的DLL新结构,在不同的工艺、电压和温度(PVT)条件下,DDR SDRAM的数据经过传输线传输后均能被器件采样到正确的数据。采用256M133MHz DDR SDRAM和1.5V、0.16μm CMOS标准单元库,模拟和测试结果都表明了该结构的正确性。该结构同样可用于其它不同PVT条件下需要固定延迟的电路。 展开更多
关键词 双数据率 延迟锁相环 同步动态随机存取存储器 工艺电压温度
在线阅读 下载PDF
基于ANSYS的DDR4 SDRAM信号完整性仿真方法研究 被引量:7
6
作者 汪振民 张亚兵 陈付锁 《微波学报》 CSCD 北大核心 2021年第4期7-10,共4页
半导体技术快速发展,双倍数据速率同步动态随机存取存储器(Double Data Rata Synchronous Dynamic Random Access Memory,DDR SDRAM)的信号完整性问题已成为设计难点。文中提出了一种基于ANSYS软件和IBIS 5.0模型的DDR4 SDRAM信号完整... 半导体技术快速发展,双倍数据速率同步动态随机存取存储器(Double Data Rata Synchronous Dynamic Random Access Memory,DDR SDRAM)的信号完整性问题已成为设计难点。文中提出了一种基于ANSYS软件和IBIS 5.0模型的DDR4 SDRAM信号完整性仿真方法。利用IBIS 5.0模型中增加的复合电流(Composite Current)、同步开关输出电流等数据,对DDR4 SDRAM高速电路板的信号完整性进行更准确的仿真分析。仿真结果表明:高速信号在经过印制板走线和器件封装后,信号摆幅和眼图都有明显恶化;在仿真电路的电源上增加去耦电容后,信号抖动和收发端同步开关噪声(Synchronous Switching Noise,SSN)都得到明显改善;在不加去耦电容的情况下,将输入信号由PRBS码换成DBI信号,接收端的同步开关噪声有所改善,器件功耗可以降为原来的一半。 展开更多
关键词 双倍数据速率同步动态随机存取存储器 信号完整性 同步开关噪声
在线阅读 下载PDF
基于FPGA和DDR3 SDRAM的高精度脉冲发生器设计与实现 被引量:4
7
作者 施赛烽 叶润川 +1 位作者 林雪 徐南阳 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2021年第2期206-209,283,共5页
文章介绍了一种基于现场可编程门阵列(field-programmable gate array,FPGA)和第三代双倍速率同步动态随机存储器(third generation of double-data-rate synchronous dynamic random-access memory,DDR3 SDRAM)的1 ns精度脉冲发生器的... 文章介绍了一种基于现场可编程门阵列(field-programmable gate array,FPGA)和第三代双倍速率同步动态随机存储器(third generation of double-data-rate synchronous dynamic random-access memory,DDR3 SDRAM)的1 ns精度脉冲发生器的实现方案。该设计在提高精度和增加指令存储空间的同时,兼顾了2 ns精度脉冲发生器多通道、可编程、可与外部时钟同步等特点。最后,通过金刚石中的氮-空位(nitrogen-vacancy,NV)电子自旋拉比振荡实验验证了1 ns精度脉冲发生器相对于2 ns精度脉冲发生器的优越性。 展开更多
关键词 现场可编程门阵列(FPGA) 第三代双倍速率同步动态随机存储器(DDR3 sdram) 脉冲发生器 量子信息 拉比振荡
在线阅读 下载PDF
微型近红外光谱仪的光谱信号采集系统设计 被引量:2
8
作者 黄磊 顾雯雯 +2 位作者 陈亮 涂旭 尹欣慧 《激光与红外》 CAS CSCD 北大核心 2021年第12期1635-1642,共8页
基于工业、农业、医药检测以及航空航天领域对微型近红外光谱仪的便携化使用需求,本文针对微型近红外光谱仪的嵌入式系统开展设计研究。光谱信号采集系统是微型近红外光谱仪嵌入式系统的一个重要组成部分,包括数据采集、存储以及实时传... 基于工业、农业、医药检测以及航空航天领域对微型近红外光谱仪的便携化使用需求,本文针对微型近红外光谱仪的嵌入式系统开展设计研究。光谱信号采集系统是微型近红外光谱仪嵌入式系统的一个重要组成部分,包括数据采集、存储以及实时传输等部分。本文以现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)为主控芯片,同步动态随机存取存储器(Synchronous Dynamic Random Access Memory,SDRAM)为数据存储芯片,配合FPGA芯片内的先进先出存储器(First Input First output,FIFO)进行数据的读写缓存。相对于传统的光谱信号采集方案,本论文提高了数据的存储容量、减小了系统的硬件体积便于近红外光谱仪的微型化。同时,SDRAM作为数据存储芯片相对于传统方案来说价格更为低廉,因此整个系统的硬件成本大大降低。通过编写相应的功能测试文件对系统的控制逻辑进行了验证,结果表明光谱信号采集系统的时序控制逻辑可行,能够正确控制光谱信号采集、大容量存储和实时传输等操作。 展开更多
关键词 光谱信号采集 同步动态随机存取存储器(sdram) 现场可编程逻辑门阵列(FPGA)
在线阅读 下载PDF
基于FPGA的高分辨率数字脉冲信号发生器的设计与实现 被引量:6
9
作者 田宇 施赛烽 +1 位作者 郑子贤 徐南阳 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2020年第2期224-226,258,共4页
文章以现场可编程门阵列(field-programmable gate array,FPGA)芯片为核心器件,同时使用同步动态随机存储器(synchronous dynamic random access memory,SDRAM)芯片作为存储元件,提出了一种基于FPGA芯片的多通道数字脉冲信号发生器的设... 文章以现场可编程门阵列(field-programmable gate array,FPGA)芯片为核心器件,同时使用同步动态随机存储器(synchronous dynamic random access memory,SDRAM)芯片作为存储元件,提出了一种基于FPGA芯片的多通道数字脉冲信号发生器的设计方案,以弥补FPGA内部随机存储器(random access memory,RAM)资源少的缺点。该方案采用直接波形发生方式生成脉冲数据,在向FPGA发送之前对该脉冲数据进行编码以减少通信流量和降低所需的存储空间,且所产生的脉冲信号的最小分辨率达到2 ns。设计集成度高,应用灵活,采用FPGA和SDRAM相结合的方式能极大地降低设计的成本,同时也可以极大地提升系统的存储能力。 展开更多
关键词 现场可编程门阵列(FPGA) 多通道 脉冲 直接波形发生方式 同步动态随机存储器(sdram)
在线阅读 下载PDF
基于Cyclone Ⅲ FPGA的DDR2接口设计分析
10
作者 梁华英 高文强 《世界电子元器件》 2011年第4期48-51,共4页
DDR SDRAM是Double DataRate SDRAM的缩写,即双倍速率同步动态随机存储器。DDR内存是在SDRAM内存基础上发展而来的,能够在时钟的上升沿和下降沿各传输一次数据,可以在与SDRAM相同的总线时钟频率下达到更高的数据传输率。虽然DDR2和DDR一... DDR SDRAM是Double DataRate SDRAM的缩写,即双倍速率同步动态随机存储器。DDR内存是在SDRAM内存基础上发展而来的,能够在时钟的上升沿和下降沿各传输一次数据,可以在与SDRAM相同的总线时钟频率下达到更高的数据传输率。虽然DDR2和DDR一样,都采用相同采样方式进行数据传输,但DDR2拥有两倍于DDR的预读取系统命令数据的能力。 展开更多
关键词 DDR2 CYCLONE 接口设计 FPGA sdram内存 同步动态随机存储器 数据传输率 时钟频率
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部