期刊文献+
共找到48篇文章
< 1 2 3 >
每页显示 20 50 100
同步动态随机存储器的控制器设计与实现 被引量:7
1
作者 吴进 刘路 《西安邮电学院学报》 2012年第5期78-80,83,共4页
为了满足不同平台的需求,简化同步动态随机存储器(SDRAM)的控制器,采用现场可编程门阵列(FPGA)方法,给出一种SDRAM控制器设计方案。引入的仲裁机制可以用Verilog硬件描述语言编写,灵活性强,只需加以简单修改即可满足不同需求。仿真结果... 为了满足不同平台的需求,简化同步动态随机存储器(SDRAM)的控制器,采用现场可编程门阵列(FPGA)方法,给出一种SDRAM控制器设计方案。引入的仲裁机制可以用Verilog硬件描述语言编写,灵活性强,只需加以简单修改即可满足不同需求。仿真结果表明,采用基于FPGA设计的SDRAM控制器能很好完成规定读写操作。 展开更多
关键词 同步动态随机存储器 控制器 现场可编程门阵列Verilog硬件描述语言
在线阅读 下载PDF
同步动态随机存储器辐射效应测试系统研制 被引量:4
2
作者 姚志斌 罗尹虹 +3 位作者 陈伟 何宝平 张凤祁 郭红霞 《强激光与粒子束》 EI CAS CSCD 北大核心 2013年第10期2699-2704,共6页
在分析同步动态随机存储器(SDRAM)辐射效应主要失效现象的基础上,研制了具备了读写功能测试、刷新周期测试及功耗电流测试三种功能的SDRAM辐射效应在线测试系统,并开展了SDRAM的总剂量效应实验研究。结果表明,总剂量效应会导致SDRAM器... 在分析同步动态随机存储器(SDRAM)辐射效应主要失效现象的基础上,研制了具备了读写功能测试、刷新周期测试及功耗电流测试三种功能的SDRAM辐射效应在线测试系统,并开展了SDRAM的总剂量效应实验研究。结果表明,总剂量效应会导致SDRAM器件的数据保持时间不断减小,功耗电流不断增大以及读写功能失效。实验样品MT48LC8M32B2的功能失效主要由外围控制电路造成,而非存储单元翻转。数据保持时间虽然随着辐照剂量的累积不断减小,但不是造成该器件功能失效的直接原因。 展开更多
关键词 同步动态随机存储器 辐射效应 测试系统 刷新周期 总剂量效应
在线阅读 下载PDF
用于DDR/QDR存储器终端的双输出、两相、无检测电阻型同步控制器采用4mm×4mm DFN封装
3
《电子与电脑》 2005年第5期25-25,共1页
关键词 双输出 存储器 QDR DDR 同步控制器 DFN封装 终端 两相 检测 电阻型 开关稳压控制器 凌特公司 同步降压 电压稳定 输出电流 输入电压
在线阅读 下载PDF
Semtech存储器电源控制器
4
《电子产品世界》 2004年第12B期52-52,共1页
Semtech公司推出SCl486A,一款双器件、同步DDR和DDR2补偿(buck)电源控制器,应用领域包括笔记本、书写板式PC以及嵌入式应用。这一经过升级的版本为那些采用DDR2存储或希望转向DDR2存储、而不希望对电路板作出太大改动的设计者提供的... Semtech公司推出SCl486A,一款双器件、同步DDR和DDR2补偿(buck)电源控制器,应用领域包括笔记本、书写板式PC以及嵌入式应用。这一经过升级的版本为那些采用DDR2存储或希望转向DDR2存储、而不希望对电路板作出太大改动的设计者提供的一种电源选择方案。 展开更多
关键词 DDR2 存储器 PC 升级 嵌入式应用 笔记本 同步 电源控制器 Semtech公司 电路板
在线阅读 下载PDF
SMB211:同步DC/DC控制器
5
《世界电子元器件》 2009年第11期36-36,共1页
SMB211六通道同步DC/DC控制器是可编程电源管理(PPM)系列IC的最新成员,具有串行数字接口和板上非易失性存储器,易于在开发中进行配置。器件通过主机软件在系统中重复编程。
关键词 DC/DC控制器 同步 非易失性存储器 串行数字接口 电源管理 六通道
在线阅读 下载PDF
凌力尔特推出双通道单片同步降压型稳压器为DDR1、DDR2或DDR3存储器供电
6
《电子与电脑》 2011年第7期66-66,共1页
凌力尔特公司(Linea Technology)推出高效率、双通道单片同步降压型稳压器LTC3634.该器件为DDR1,DDR2和DDR3 SDRAM控制器提供电源和总线终端轨。LTC3634在3.6V~15V的输入电压范围内工作.从而非常适用于双节锂离子电池应用以及5V... 凌力尔特公司(Linea Technology)推出高效率、双通道单片同步降压型稳压器LTC3634.该器件为DDR1,DDR2和DDR3 SDRAM控制器提供电源和总线终端轨。LTC3634在3.6V~15V的输入电压范围内工作.从而非常适用于双节锂离子电池应用以及5V和12V中间总线系统。LTC3634采用独特的恒定频率/受控接通时间、电流模式架构.这种架构非常适用于从一个12V输入电源以高开关频率给DDR应用供电。 展开更多
关键词 同步降压型稳压器 DDR2 供电源 双通道 单片 存储器 SDRAM控制器 总线系统
在线阅读 下载PDF
基于FPGA的TFT-LCD控制器设计与实现 被引量:6
7
作者 唐徐立 黄君凯 +2 位作者 刘明峰 杨帆 陈伦海 《半导体技术》 CAS CSCD 北大核心 2010年第11期1134-1137,共4页
提出了一种基于FPGA的TFT-LCD控制器设计方案,通过片外增加显示存储器SDRAM,以及用于储存多种字库和图片的FLASH芯片,片内嵌入精简指令集和图形加速引擎的方法,增强在文字和图形控制上的灵活性。在系统模块层次划分的基础上,利用Verilo... 提出了一种基于FPGA的TFT-LCD控制器设计方案,通过片外增加显示存储器SDRAM,以及用于储存多种字库和图片的FLASH芯片,片内嵌入精简指令集和图形加速引擎的方法,增强在文字和图形控制上的灵活性。在系统模块层次划分的基础上,利用Verilog硬件描述语言对各模块进行描述和设计,并在Xilinx的XC3S500E上加以实现。测试结果表明,该系统可支持分辨率最大为800×600的TFT-LCD显示屏,刷新频率达到60 Hz,并支持图文混排显示等功能。 展开更多
关键词 TFT-LCD控制器 现场可编程门阵列 同步动态随机存储器 FLASH XC3S500E
在线阅读 下载PDF
一种DDR SDRAM控制器设计 被引量:5
8
作者 蔡钟 吴皓 +1 位作者 刘鹏 王维东 《电视技术》 北大核心 2004年第8期34-36,44,共4页
在分析DDRSDRAM基本操作原理的基础上,提出了一个基于FPGA的DDRSDRAM控制器的设计,实现了DDRSDRAM读写时序控制,并给出实现结果。
关键词 双数据率同步动态随机访问存储器 现场可编程门阵列 控制器
在线阅读 下载PDF
基于页结构的视频数据交织读写控制器设计 被引量:2
9
作者 武斌 龙在云 魏建新 《电视技术》 北大核心 2008年第5期17-18,24,共3页
提出一种基于页结构的专用读写控制器解决方案,将DVI接口的数字视频信号在SDRAM上进行连续或跳跃式快速页读写,并在FPGA上实现,解决了高速视频重组效率低的问题,实现了超大画幅图像的帧缓存和数据任意组包,可运用于LED全彩屏、组合液晶... 提出一种基于页结构的专用读写控制器解决方案,将DVI接口的数字视频信号在SDRAM上进行连续或跳跃式快速页读写,并在FPGA上实现,解决了高速视频重组效率低的问题,实现了超大画幅图像的帧缓存和数据任意组包,可运用于LED全彩屏、组合液晶屏的控制系统中。 展开更多
关键词 现场可编程门阵列 同步动态随机存储器 页结构 数据重组 地址发生器
在线阅读 下载PDF
一种适用于MCU的SDRAM控制器的实现方法 被引量:2
10
作者 谢时根 张利 王志华 《电视技术》 北大核心 2003年第5期69-70,76,共3页
介绍了同步动态存储器SDRAM的特点、操作原理,提出了一种对于MCU等微控制器有着友好接口的SDRAM控制器的实现方法,使得不带SDRAM控制器的微处理器可以方便地实现对于SDRAM的控制。
关键词 同步动态存储器 SDRAM MCU 控制器 结构设计
在线阅读 下载PDF
基于网口传输的LED同步屏控制系统及其FPGA实现 被引量:4
11
作者 刘丽莎 朱桦 韩秀清 《电子设计工程》 2010年第2期63-66,共4页
介绍一种以FPGA为核心,基于网口传输的全彩高灰度同步LED显示屏控制系统的设计方法。该设计改变传统设计中低效高成本的信号采集和传送方式,改用实时采集DVI接口显示信号、通过网口传输数据,采用高集成度FPGA和大容量SDRAM,采用信号包... 介绍一种以FPGA为核心,基于网口传输的全彩高灰度同步LED显示屏控制系统的设计方法。该设计改变传统设计中低效高成本的信号采集和传送方式,改用实时采集DVI接口显示信号、通过网口传输数据,采用高集成度FPGA和大容量SDRAM,采用信号包复用技术同步传送显示数据和控制数据及高效率的灰度切片算法等新技术,具有成本低、显示面积大、显示稳定、刷新率高等特点。 展开更多
关键词 DVI FPGA 百兆网口 同步LED显示屏控制系统 同步动态随机存储器 灰度切片算法
在线阅读 下载PDF
SDRAM控制器的FPGA设计与实现 被引量:13
12
作者 李卫 王杉 魏急波 《电子工程师》 2004年第10期29-32,共4页
介绍了利用现场可编程门阵列 (FPGA)实现同步动态随机存储器 (SDRAM)控制器的方法 ,着重于FPGA具体实现过程中的一些常见问题。分析了设计中所用的SDRAM性能、特点 ,给出了其读写时序状态图 ,给出SDRAM初始化方式及其相应的模式设置值 ... 介绍了利用现场可编程门阵列 (FPGA)实现同步动态随机存储器 (SDRAM)控制器的方法 ,着重于FPGA具体实现过程中的一些常见问题。分析了设计中所用的SDRAM性能、特点 ,给出了其读写时序状态图 ,给出SDRAM初始化方式及其相应的模式设置值 ,并根据本设计的实际情况对SDRAM状态机进行了简化 ,给出了一种相对容易实现的SDRAM状态机。本设计采用甚高速集成电路硬件描述语言 (VHDL)编程 ,直观而且占用资源较少 ,其基本设计原理对其他同类SDRAM也适用 ,对需要大容量存储器的应用是较经济的设计。 展开更多
关键词 现场可编程门阵列(FPGA) 同步动态随机存储器(SDRAM) 控制器
在线阅读 下载PDF
用于高速图像处理的DDR2 SDRAM控制器 被引量:3
13
作者 韩刚 《西安邮电大学学报》 2015年第4期58-61,共4页
为满足图像数据处理对高速大容量存储的需要,设计一种DDR2SDRAM控制器。采用模块化设计方法,通过基础模块、物理层模块、用户接口模块和控制模块实现对DDR2SDRAM的控制。仿真结果与验证结果表明,该控制器能够有效可行,32位数据总线最大... 为满足图像数据处理对高速大容量存储的需要,设计一种DDR2SDRAM控制器。采用模块化设计方法,通过基础模块、物理层模块、用户接口模块和控制模块实现对DDR2SDRAM的控制。仿真结果与验证结果表明,该控制器能够有效可行,32位数据总线最大传输率达到12.8Gbit/s。 展开更多
关键词 图像处理 双倍速率同步动态随机存储器 现场可编程门阵列
在线阅读 下载PDF
基于DMA传输方式的SDRAM控制器的设计与实现 被引量:3
14
作者 顾峰 《舰船电子对抗》 2009年第2期108-111,共4页
在简单介绍同步动态随机存储器(SDRAM)的基础上,提出了一种基于直接存储器读取(DMA)传输方式的SDRAM控制器,详细介绍了DMA控制器和SDRAM控制器的设计,并说明了其现场可编程门阵列(FPGA)实现后的性能。
关键词 直接存储器读取传输 同步动态随机存储控制器 现场可编程门阵列
在线阅读 下载PDF
基于FPGA的支持切换Bank的SDRAM控制器设计 被引量:7
15
作者 武文杰 刘皓 李少谦 《信息技术》 2006年第1期33-36,共4页
介绍了一种高效使用SDRAM的方法———切换BANK存取操作,并提出了一种基于FPGA的SDRAM控制器的设计方法,不仅支持对SDRAM进行普通的存取操作,而且还支持切换BANK存取操作。通过使用切换BANK存取操作,大大提高了SDRAM的使用效率,增大了... 介绍了一种高效使用SDRAM的方法———切换BANK存取操作,并提出了一种基于FPGA的SDRAM控制器的设计方法,不仅支持对SDRAM进行普通的存取操作,而且还支持切换BANK存取操作。通过使用切换BANK存取操作,大大提高了SDRAM的使用效率,增大了数据吞吐量。 展开更多
关键词 同步动态随机存储器 切换Bank VERILOG HDL 状态机
在线阅读 下载PDF
多标准视频硬件解码器的存储器地址映射方法 被引量:1
16
作者 陆泳 张文军 刘佩林 《电视技术》 北大核心 2006年第12期39-42,共4页
提出了一种支持多标准视频的存储器地址映射方法,用一个简洁的公式把视频图像映射到DDRSDRAM的存储空间。该方法兼顾运动补偿模块、去块效应滤波模块(或重建模块)和显示模块的不同需求特点,通过充分减少DDRSDRAM非读写命令的额外延时,... 提出了一种支持多标准视频的存储器地址映射方法,用一个简洁的公式把视频图像映射到DDRSDRAM的存储空间。该方法兼顾运动补偿模块、去块效应滤波模块(或重建模块)和显示模块的不同需求特点,通过充分减少DDRSDRAM非读写命令的额外延时,达到较高的存储器接口效率。 展开更多
关键词 地址映射 倍速同步动态随机存储器 多标准视频 运动补偿
在线阅读 下载PDF
一种适用于DDR SDRAM控制器的DLL新结构 被引量:1
17
作者 叶波 罗敏 王紫石 《固体电子学研究与进展》 CAS CSCD 北大核心 2008年第2期299-303,共5页
提出了一种适用于DDR SDRAM控制器的DLL新结构,在不同的工艺、电压和温度(PVT)条件下,DDR SDRAM的数据经过传输线传输后均能被器件采样到正确的数据。采用256M133MHz DDR SDRAM和1.5V、0.16μm CMOS标准单元库,模拟和测试结果都表明了... 提出了一种适用于DDR SDRAM控制器的DLL新结构,在不同的工艺、电压和温度(PVT)条件下,DDR SDRAM的数据经过传输线传输后均能被器件采样到正确的数据。采用256M133MHz DDR SDRAM和1.5V、0.16μm CMOS标准单元库,模拟和测试结果都表明了该结构的正确性。该结构同样可用于其它不同PVT条件下需要固定延迟的电路。 展开更多
关键词 双数据率 延迟锁相环 同步动态随机存取存储器 工艺电压温度
在线阅读 下载PDF
基于NiosⅡ数据采集模块控制器的设计
18
作者 张秀秀 王正彦 《信息与电子工程》 2012年第6期792-795,共4页
为实现基于Nios Ⅱ图像识别系统的软硬件协同图像识别,基于可编程片上系统(SOPC)最新技术,结合图像识别系统的设计原理,给出了该系统中Avalon总线外设数据采集控制器的设计方法。该方法解决了系统中硬件和软件对同步动态随机存储器(SDR... 为实现基于Nios Ⅱ图像识别系统的软硬件协同图像识别,基于可编程片上系统(SOPC)最新技术,结合图像识别系统的设计原理,给出了该系统中Avalon总线外设数据采集控制器的设计方法。该方法解决了系统中硬件和软件对同步动态随机存储器(SDRAM)访问冲突的问题,从而达到了软硬件协同处理图像的目的,对图像处理的速度和灵活性都有改进。实际操作表明该方法亦适用于其他存在同类问题的系统中。 展开更多
关键词 NiosⅡ处理器 数据采集控制器 同步动态随机存储器
在线阅读 下载PDF
S3集成DRAM图形控制器
19
《中国传媒科技》 1997年第12期34-34,共1页
S3公司近日宣布推出ViRGER/MXi-业内第一个适用于主流笔记本型个人电脑、并采用集成动态随机存取存储器(DRAM)的三维图形加速器。ViRGER/MXi具有尖端的二维/三维性能。
关键词 图形控制器 图形加速器 存取存储器 电源管理 动态随机 Windows 个人电脑 笔记本 三维性 显示技术
在线阅读 下载PDF
基于USB 2.0及SDRAM的大容量存储卡设计 被引量:1
20
作者 熊兴中 汪学刚 《现代电子技术》 2005年第20期32-34,共3页
传统的存储卡常采用PC I接口或EPP接口,这两种接口的数据传输能力有限,在大容量、高速度数据传输时不能满足实际要求,而且他们不支持热拨插和即插即用,使用不方便,而U SB 2.0的数据传输速率可达480 M b/s,支持热拨插和即插即用;SDRAM是... 传统的存储卡常采用PC I接口或EPP接口,这两种接口的数据传输能力有限,在大容量、高速度数据传输时不能满足实际要求,而且他们不支持热拨插和即插即用,使用不方便,而U SB 2.0的数据传输速率可达480 M b/s,支持热拨插和即插即用;SDRAM是一种常用且性价比较高的高速存储器。基于U SB 2.0及SDRAM的大容量存储卡的设计,采用CY 7C 68013作为U SB通信及控制芯片,结合CPLD技术,实现了存储卡上SDRAM与计算机以及后续电路之间大容量、高速度数据传输,当CY 7C 68013工作为从模式时,slave F IFO与SDRAM之间的数据传输的最高速率可达到96 M B/s,该存储卡在高速信号处理领域中有着广泛的应用价值。 展开更多
关键词 USB 2.0协议 同步动态随机存储器 复杂可编程器件 固件
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部