期刊文献+
共找到39篇文章
< 1 2 >
每页显示 20 50 100
同步动态随机存储器辐射效应测试系统研制 被引量:4
1
作者 姚志斌 罗尹虹 +3 位作者 陈伟 何宝平 张凤祁 郭红霞 《强激光与粒子束》 EI CAS CSCD 北大核心 2013年第10期2699-2704,共6页
在分析同步动态随机存储器(SDRAM)辐射效应主要失效现象的基础上,研制了具备了读写功能测试、刷新周期测试及功耗电流测试三种功能的SDRAM辐射效应在线测试系统,并开展了SDRAM的总剂量效应实验研究。结果表明,总剂量效应会导致SDRAM器... 在分析同步动态随机存储器(SDRAM)辐射效应主要失效现象的基础上,研制了具备了读写功能测试、刷新周期测试及功耗电流测试三种功能的SDRAM辐射效应在线测试系统,并开展了SDRAM的总剂量效应实验研究。结果表明,总剂量效应会导致SDRAM器件的数据保持时间不断减小,功耗电流不断增大以及读写功能失效。实验样品MT48LC8M32B2的功能失效主要由外围控制电路造成,而非存储单元翻转。数据保持时间虽然随着辐照剂量的累积不断减小,但不是造成该器件功能失效的直接原因。 展开更多
关键词 同步动态随机存储器 辐射效应 测试系统 刷新周期 总剂量效应
在线阅读 下载PDF
同步动态随机存储器的控制器设计与实现 被引量:7
2
作者 吴进 刘路 《西安邮电学院学报》 2012年第5期78-80,83,共4页
为了满足不同平台的需求,简化同步动态随机存储器(SDRAM)的控制器,采用现场可编程门阵列(FPGA)方法,给出一种SDRAM控制器设计方案。引入的仲裁机制可以用Verilog硬件描述语言编写,灵活性强,只需加以简单修改即可满足不同需求。仿真结果... 为了满足不同平台的需求,简化同步动态随机存储器(SDRAM)的控制器,采用现场可编程门阵列(FPGA)方法,给出一种SDRAM控制器设计方案。引入的仲裁机制可以用Verilog硬件描述语言编写,灵活性强,只需加以简单修改即可满足不同需求。仿真结果表明,采用基于FPGA设计的SDRAM控制器能很好完成规定读写操作。 展开更多
关键词 同步动态随机存储器 控制器 现场可编程门阵列Verilog硬件描述语言
在线阅读 下载PDF
多标准视频硬件解码器的存储器地址映射方法 被引量:1
3
作者 陆泳 张文军 刘佩林 《电视技术》 北大核心 2006年第12期39-42,共4页
提出了一种支持多标准视频的存储器地址映射方法,用一个简洁的公式把视频图像映射到DDRSDRAM的存储空间。该方法兼顾运动补偿模块、去块效应滤波模块(或重建模块)和显示模块的不同需求特点,通过充分减少DDRSDRAM非读写命令的额外延时,... 提出了一种支持多标准视频的存储器地址映射方法,用一个简洁的公式把视频图像映射到DDRSDRAM的存储空间。该方法兼顾运动补偿模块、去块效应滤波模块(或重建模块)和显示模块的不同需求特点,通过充分减少DDRSDRAM非读写命令的额外延时,达到较高的存储器接口效率。 展开更多
关键词 地址映射 倍速同步动态随机存储器 多标准视频 运动补偿
在线阅读 下载PDF
基于网口传输的LED同步屏控制系统及其FPGA实现 被引量:4
4
作者 刘丽莎 朱桦 韩秀清 《电子设计工程》 2010年第2期63-66,共4页
介绍一种以FPGA为核心,基于网口传输的全彩高灰度同步LED显示屏控制系统的设计方法。该设计改变传统设计中低效高成本的信号采集和传送方式,改用实时采集DVI接口显示信号、通过网口传输数据,采用高集成度FPGA和大容量SDRAM,采用信号包... 介绍一种以FPGA为核心,基于网口传输的全彩高灰度同步LED显示屏控制系统的设计方法。该设计改变传统设计中低效高成本的信号采集和传送方式,改用实时采集DVI接口显示信号、通过网口传输数据,采用高集成度FPGA和大容量SDRAM,采用信号包复用技术同步传送显示数据和控制数据及高效率的灰度切片算法等新技术,具有成本低、显示面积大、显示稳定、刷新率高等特点。 展开更多
关键词 DVI FPGA 百兆网口 同步LED显示屏控制系统 同步动态随机存储器 灰度切片算法
在线阅读 下载PDF
基于USB 2.0及SDRAM的大容量存储卡设计 被引量:1
5
作者 熊兴中 汪学刚 《现代电子技术》 2005年第20期32-34,共3页
传统的存储卡常采用PC I接口或EPP接口,这两种接口的数据传输能力有限,在大容量、高速度数据传输时不能满足实际要求,而且他们不支持热拨插和即插即用,使用不方便,而U SB 2.0的数据传输速率可达480 M b/s,支持热拨插和即插即用;SDRAM是... 传统的存储卡常采用PC I接口或EPP接口,这两种接口的数据传输能力有限,在大容量、高速度数据传输时不能满足实际要求,而且他们不支持热拨插和即插即用,使用不方便,而U SB 2.0的数据传输速率可达480 M b/s,支持热拨插和即插即用;SDRAM是一种常用且性价比较高的高速存储器。基于U SB 2.0及SDRAM的大容量存储卡的设计,采用CY 7C 68013作为U SB通信及控制芯片,结合CPLD技术,实现了存储卡上SDRAM与计算机以及后续电路之间大容量、高速度数据传输,当CY 7C 68013工作为从模式时,slave F IFO与SDRAM之间的数据传输的最高速率可达到96 M B/s,该存储卡在高速信号处理领域中有着广泛的应用价值。 展开更多
关键词 USB 2.0协议 同步动态随机存储器 复杂可编程器件 固件
在线阅读 下载PDF
基于SOPC的实时图像存储系统的设计 被引量:2
6
作者 聂孟庆 余愚 《中国集成电路》 2009年第10期64-68,共5页
基于目前实时图像存储的解决方案研究的现状与发展趋势,本文研究了基于SOPC技术的实时图像存储设计方案。使用ALTERA公司的NiosII软核处理器作为总控制器,采用CCD传感器加ADV7181B视频解码芯片进行实时图像数据采集,SDRAM用来存放实时... 基于目前实时图像存储的解决方案研究的现状与发展趋势,本文研究了基于SOPC技术的实时图像存储设计方案。使用ALTERA公司的NiosII软核处理器作为总控制器,采用CCD传感器加ADV7181B视频解码芯片进行实时图像数据采集,SDRAM用来存放实时图像数据与程序,VGA控制器控制实时图像显示。 展开更多
关键词 片上可编程系统 实时图像 视频解码 同步动态随机存储器
在线阅读 下载PDF
全球半导体标准组织委员会会议举行推动存储工业新标准制定
7
《信息技术与标准化》 2008年第5期11-11,共1页
日前,JEDEC(全球半导体标准组织)委员会会议在上海举行。本次会议主要研究了DDR3 SDRAM(第三代双倍速率同步动态随机存储器)模块和支持逻辑,以及不同款式的DDR3非缓冲性UDIMM(无缓冲双列直插内存模块)桌面内存条、笔记本电脑SOD... 日前,JEDEC(全球半导体标准组织)委员会会议在上海举行。本次会议主要研究了DDR3 SDRAM(第三代双倍速率同步动态随机存储器)模块和支持逻辑,以及不同款式的DDR3非缓冲性UDIMM(无缓冲双列直插内存模块)桌面内存条、笔记本电脑SODIMM(小型双列直插内存模块)内存和服务器RDIMM(带寄存器的双列直插内存模块)内存,而这些将应用于正在开发的下一代消费产品中。 展开更多
关键词 同步动态随机存储器 标准组织 委员会 半导体 标准制定 内存模块 工业 SODIMM
在线阅读 下载PDF
一种用于信息处理微系统DDR互连故障的自测试算法
8
作者 徐润智 杨宇军 赵超 《微电子学与计算机》 2024年第3期98-104,共7页
为解决信息处理微系统中双倍速率同步动态随机存储器(Double Data Rate,DDR)复杂互连故障的检出效率和测试成本问题,通过分析DDR典型互连故障模式,将单个存储器件的自动测试设备(Auto Test Equipment,ATE)测试算法与板级系统的系统级测... 为解决信息处理微系统中双倍速率同步动态随机存储器(Double Data Rate,DDR)复杂互连故障的检出效率和测试成本问题,通过分析DDR典型互连故障模式,将单个存储器件的自动测试设备(Auto Test Equipment,ATE)测试算法与板级系统的系统级测试(System Level Test,SLT)模式相结合,提出面向DDR类存储器的测试算法和实现技术途径。并基于现场可编程门阵列(Field Programmable Gate Array,FPGA)器件实现微系统内DDR互连故障的自测试,完成了典型算法的仿真模拟和实物测试验证。相较于使用ATE测试机台的存储器测试或通过用户层测试软件的测试方案,本文所采用的FPGA嵌入特定自测试算法方案可以实现典型DDR互连故障的高效覆盖,测试效率和测试成本均得到明显改善。 展开更多
关键词 信息处理微系统 双倍速率同步动态随机存储器 互连故障 自测试 现场可编程门阵列
在线阅读 下载PDF
多路读写的SDRAM接口设计 被引量:10
9
作者 赵丕凤 徐元欣 +1 位作者 赵亮 李式巨 《电子技术应用》 北大核心 2002年第9期11-13,共3页
介绍SDRAM的主要控制信号和基本命令时序,提出一种应用于解复用的支持多路读写的SDRAM接口设计,为需要大容量存储器的电路设计提供了新思路。
关键词 多路读写 SDRAM 解复用 接口 同步动态随机存储器
在线阅读 下载PDF
实时合成孔径雷达成像中的专用快速CTM算法 被引量:4
10
作者 张冠杰 张涛 +2 位作者 张欢阳 王贞松 张守宏 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2006年第1期11-14,27,共5页
在分析同步动态随机存储器读写特性的基础上,提出了基于现场可编程门阵列的专用同步动态随机存储器控制器快速矩阵转置算法,实现了矩阵转置读写及顺序读写的等速与高效.该算法不仅充分地发挥了同步动态随机存储器的最佳矩阵转置读写性能... 在分析同步动态随机存储器读写特性的基础上,提出了基于现场可编程门阵列的专用同步动态随机存储器控制器快速矩阵转置算法,实现了矩阵转置读写及顺序读写的等速与高效.该算法不仅充分地发挥了同步动态随机存储器的最佳矩阵转置读写性能,而且也提高了高分辨率合成孔径雷达成像处理的实时性. 展开更多
关键词 同步动态随机存储器 合成孔径雷达 矩阵转置 实时处理
在线阅读 下载PDF
基于FPGA的TFT-LCD控制器设计与实现 被引量:6
11
作者 唐徐立 黄君凯 +2 位作者 刘明峰 杨帆 陈伦海 《半导体技术》 CAS CSCD 北大核心 2010年第11期1134-1137,共4页
提出了一种基于FPGA的TFT-LCD控制器设计方案,通过片外增加显示存储器SDRAM,以及用于储存多种字库和图片的FLASH芯片,片内嵌入精简指令集和图形加速引擎的方法,增强在文字和图形控制上的灵活性。在系统模块层次划分的基础上,利用Verilo... 提出了一种基于FPGA的TFT-LCD控制器设计方案,通过片外增加显示存储器SDRAM,以及用于储存多种字库和图片的FLASH芯片,片内嵌入精简指令集和图形加速引擎的方法,增强在文字和图形控制上的灵活性。在系统模块层次划分的基础上,利用Verilog硬件描述语言对各模块进行描述和设计,并在Xilinx的XC3S500E上加以实现。测试结果表明,该系统可支持分辨率最大为800×600的TFT-LCD显示屏,刷新频率达到60 Hz,并支持图文混排显示等功能。 展开更多
关键词 TFT-LCD控制器 现场可编程门阵列 同步动态随机存储器 FLASH XC3S500E
在线阅读 下载PDF
视频图像采集及网络传输系统的设计 被引量:7
12
作者 罗霄华 张博 《吉林大学学报(信息科学版)》 CAS 2011年第5期424-428,共5页
为满足特殊行业对高分辨率视频监控的需求,设计一种基于FPGA(Field Programmable Gate Array)的视频图像采集及网络传输系统。采用IIC(Intel-Integrated Circuit)协议,利用FPGA实现对图像传感器寄存器的配置,图像传感器输出分辨率为1 02... 为满足特殊行业对高分辨率视频监控的需求,设计一种基于FPGA(Field Programmable Gate Array)的视频图像采集及网络传输系统。采用IIC(Intel-Integrated Circuit)协议,利用FPGA实现对图像传感器寄存器的配置,图像传感器输出分辨率为1 024×768、帧率为8 Hz、16位数字YCbCr的视频信号至FPGA,FPGA对接收的视频信号按照4 Hz的帧率进行采样存储。采用DDR SDRAM存储器作为帧缓存,接收的视频信号通过FPGA内部的以太网控制器模块打包成以太网数据帧格式,通过物理层芯片接口模块发送到外部物理层芯片,图像传感器采集的视频数据可通过以太网进行远距离传输。该系统设计采用VHDL(Very-High-Speed Integrat-ed Circuit Hardware Description Language)语言实现,并在Xilinx FPGA上验证。验证结果表明,该系统可有效传输高分辨率视频图像。 展开更多
关键词 图像采集 双倍速率同步动态随机存储器 以太网控制器 现场可编程逻辑门阵列
在线阅读 下载PDF
视频处理算法中的SDRAM接口设计 被引量:2
13
作者 徐红 梁骏 +1 位作者 缪纲 王匡 《电视技术》 北大核心 2004年第3期14-15,24,共3页
提出了一种在视频处理算法电路中的SDRAM接口设计,它巧妙地利用SDRAM高效的Full-page模式和Ping-Pang模式,在性能和模式选择上进行了很好的折衷,为需要大容量、高吞吐率存储器进行高速率数据处理提供了新思路。
关键词 SDRAM 视频处理 Full-page模式 Ping-Pang模式 同步动态随机存储器 接口
在线阅读 下载PDF
基于FPGA的实时视频信号处理平台的设计 被引量:6
14
作者 孙军文 肖金明 王中训 《电子设计工程》 2012年第14期163-165,共3页
提出一种基于FPGA的实时视频信号处理平台的设计方法,该系统接收低帧率数字YCbCr视频信号,对接收的视频信号进行格式和彩色空间转换、像素和,利用片外SDRAM存储器作为帧缓存且通过时序控制器进行帧率提高,最后通过VGA控制模块对图像信... 提出一种基于FPGA的实时视频信号处理平台的设计方法,该系统接收低帧率数字YCbCr视频信号,对接收的视频信号进行格式和彩色空间转换、像素和,利用片外SDRAM存储器作为帧缓存且通过时序控制器进行帧率提高,最后通过VGA控制模块对图像信号进行像素放大并在VGA显示器上实时显示。整个设计使用Verilog HDL语言实现,采用Altera公司的EP2S60F1020C3N芯片作为核心器件并对功能进行了验证。 展开更多
关键词 现场可编程逻辑门阵列 同步动态随机存储器 图像处理 视频图形阵列
在线阅读 下载PDF
基于页结构的视频数据交织读写控制器设计 被引量:2
15
作者 武斌 龙在云 魏建新 《电视技术》 北大核心 2008年第5期17-18,24,共3页
提出一种基于页结构的专用读写控制器解决方案,将DVI接口的数字视频信号在SDRAM上进行连续或跳跃式快速页读写,并在FPGA上实现,解决了高速视频重组效率低的问题,实现了超大画幅图像的帧缓存和数据任意组包,可运用于LED全彩屏、组合液晶... 提出一种基于页结构的专用读写控制器解决方案,将DVI接口的数字视频信号在SDRAM上进行连续或跳跃式快速页读写,并在FPGA上实现,解决了高速视频重组效率低的问题,实现了超大画幅图像的帧缓存和数据任意组包,可运用于LED全彩屏、组合液晶屏的控制系统中。 展开更多
关键词 现场可编程门阵列 同步动态随机存储器 页结构 数据重组 地址发生器
在线阅读 下载PDF
无线通信系统射频延时器的设计与实现 被引量:2
16
作者 杨娟 胡兵 沈翰宁 《电视技术》 北大核心 2012年第7期35-37,48,共4页
在无线通信设备中,射频接收端经常需要接收来自不同传输网络的数据,由于数据传输链路的差异,将导致数据间产生严重的相互干扰,从而造成数据处理失真。为了解决这一问题,通常采用模拟延时器对不同传输网络的数据进行时延调整以达到射频... 在无线通信设备中,射频接收端经常需要接收来自不同传输网络的数据,由于数据传输链路的差异,将导致数据间产生严重的相互干扰,从而造成数据处理失真。为了解决这一问题,通常采用模拟延时器对不同传输网络的数据进行时延调整以达到射频同步接收,但是模拟延时器往往延时精度低,处理速度慢,工程造价高。针对此问题,提出了一种新型的射频延时器,它采用模数结合数字处理的方式,实现数据的同步接收,避免了时延差所造成的数据处理失真等问题,测试结果表明射频延时器工作稳定,数据处理速度快,精度可达纳秒级,满足系统设计要求。 展开更多
关键词 射频延时 同步动态随机存储器控制器 异步先入先出缓存器 FPGA
在线阅读 下载PDF
利用EPLD实现TMS320C5402与SDRAM接口 被引量:1
17
作者 尹军 梁光明 唐朝京 《电子技术应用》 北大核心 2001年第8期63-64,62,共3页
介绍了基于电可擦除可编程逻辑器件 EPLD,用VHDL语言设计实现的TMS320C5402与SDRAM的接口电路。
关键词 电可擦除可编程逻辑器件 数字信号处理器 同步动态随机存储器 接口电路
在线阅读 下载PDF
SDRAM控制器的FPGA设计与实现 被引量:13
18
作者 李卫 王杉 魏急波 《电子工程师》 2004年第10期29-32,共4页
介绍了利用现场可编程门阵列 (FPGA)实现同步动态随机存储器 (SDRAM)控制器的方法 ,着重于FPGA具体实现过程中的一些常见问题。分析了设计中所用的SDRAM性能、特点 ,给出了其读写时序状态图 ,给出SDRAM初始化方式及其相应的模式设置值 ... 介绍了利用现场可编程门阵列 (FPGA)实现同步动态随机存储器 (SDRAM)控制器的方法 ,着重于FPGA具体实现过程中的一些常见问题。分析了设计中所用的SDRAM性能、特点 ,给出了其读写时序状态图 ,给出SDRAM初始化方式及其相应的模式设置值 ,并根据本设计的实际情况对SDRAM状态机进行了简化 ,给出了一种相对容易实现的SDRAM状态机。本设计采用甚高速集成电路硬件描述语言 (VHDL)编程 ,直观而且占用资源较少 ,其基本设计原理对其他同类SDRAM也适用 ,对需要大容量存储器的应用是较经济的设计。 展开更多
关键词 现场可编程门阵列(FPGA) 同步动态随机存储器(SDRAM) 控制器
在线阅读 下载PDF
基于CPCI总线的通用雷达回波信号模拟器 被引量:2
19
作者 张辉 刘峥 《信息与电子工程》 2007年第6期418-423,共6页
为了在实验室环境下对雷达信号处理系统进行调试和工作效能测试,设计了一种基于紧凑型外部设备互联总线(CPCI)和现场可编程门阵列技术的通用雷达回波信号模拟器,利用MATLAB的强大仿真功能,模拟产生各种体制雷达的回波信号数据,通过CPCI... 为了在实验室环境下对雷达信号处理系统进行调试和工作效能测试,设计了一种基于紧凑型外部设备互联总线(CPCI)和现场可编程门阵列技术的通用雷达回波信号模拟器,利用MATLAB的强大仿真功能,模拟产生各种体制雷达的回波信号数据,通过CPCI总线把它们写入该信号模拟器的同步动态随机存储器中,雷达信号处理模块再从该模拟器中反复读出数据进行处理,从而调试和检测雷达信号处理模块在各种杂波及无源干扰条件下对目标的处理。结果证明,该模拟器具有良好的通用性和精确度,并且运行可靠。 展开更多
关键词 紧凑型外部设备互联总线 雷达回波信号模拟器 现场可编程门阵列 同步动态随机存储器 WDM驱动程序
在线阅读 下载PDF
基于FPGA和DDR的高效率矩阵转置方法 被引量:2
20
作者 吴沁文 《现代雷达》 CSCD 北大核心 2017年第4期34-40,44,共8页
用可编程门阵列(FPGA)作为主处理芯片实现雷达信号处理时,大阶数矩阵转置经常由于双倍速率同步动态随机存储器(DDR)的跳行访问速率而成为系统处理速率的瓶颈。文中分析了DDR的读写机制,对DDR读写时间的组成进行了定量分析,提出了一种提... 用可编程门阵列(FPGA)作为主处理芯片实现雷达信号处理时,大阶数矩阵转置经常由于双倍速率同步动态随机存储器(DDR)的跳行访问速率而成为系统处理速率的瓶颈。文中分析了DDR的读写机制,对DDR读写时间的组成进行了定量分析,提出了一种提高矩阵转置效率的分块式矩阵转置方法。该方法采用矩阵分块技术,使矩阵转置时DDR的读写速率得以均衡,从而提高DDR读写的平均效率。文中提供了矩阵转置效率的实验室实测数据,验证了该方法的有效性。该方法已在工程实践中得到了成功的应用。 展开更多
关键词 可编程门阵列 双倍速率同步动态随机存储器 矩阵转置
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部