期刊文献+
共找到33篇文章
< 1 2 >
每页显示 20 50 100
同步动态随机存储器辐射效应测试系统研制 被引量:4
1
作者 姚志斌 罗尹虹 +3 位作者 陈伟 何宝平 张凤祁 郭红霞 《强激光与粒子束》 EI CAS CSCD 北大核心 2013年第10期2699-2704,共6页
在分析同步动态随机存储器(SDRAM)辐射效应主要失效现象的基础上,研制了具备了读写功能测试、刷新周期测试及功耗电流测试三种功能的SDRAM辐射效应在线测试系统,并开展了SDRAM的总剂量效应实验研究。结果表明,总剂量效应会导致SDRAM器... 在分析同步动态随机存储器(SDRAM)辐射效应主要失效现象的基础上,研制了具备了读写功能测试、刷新周期测试及功耗电流测试三种功能的SDRAM辐射效应在线测试系统,并开展了SDRAM的总剂量效应实验研究。结果表明,总剂量效应会导致SDRAM器件的数据保持时间不断减小,功耗电流不断增大以及读写功能失效。实验样品MT48LC8M32B2的功能失效主要由外围控制电路造成,而非存储单元翻转。数据保持时间虽然随着辐照剂量的累积不断减小,但不是造成该器件功能失效的直接原因。 展开更多
关键词 同步动态随机存储器 辐射效应 测试系统 刷新周期 总剂量效应
在线阅读 下载PDF
基于FPGA的以太网与E1网中的同步动态随机存储控制器设计 被引量:1
2
作者 符世龙 陈松岩 《厦门大学学报(自然科学版)》 CAS CSCD 北大核心 2013年第3期360-365,共6页
为了实现不同速率数据链路通信的相互转换,提出了一种利用现场可编程门序列(FPGA)设计并实现可对同步动态随机存储器(SDRAM)进行数据缓存并高速读写的控制器.该控制器采取状态机和令牌环机制,通过对SDRAM操作,实现了双向4路的跨时钟域... 为了实现不同速率数据链路通信的相互转换,提出了一种利用现场可编程门序列(FPGA)设计并实现可对同步动态随机存储器(SDRAM)进行数据缓存并高速读写的控制器.该控制器采取状态机和令牌环机制,通过对SDRAM操作,实现了双向4路的跨时钟域的匹配.该控制器适用于任意长度的以太网帧和其他类型的数据相互转换. 展开更多
关键词 同步动态随机存储器 跨时钟域通信 现场可编程门序列 以太网帧
在线阅读 下载PDF
基于训练方式的存储器时钟信号的自适应同步
3
作者 陆辰鸿 胡越黎 周俊 《上海大学学报(自然科学版)》 CAS CSCD 北大核心 2015年第4期393-401,共9页
存储器是现代电子系统的核心器件之一,常用于满足不同层次的数据交换与存储需求.然而频率提高、时钟抖动、相位漂移以及不合理的布局布线等因素,都可能导致CPU对存储器访问稳定性的下降.针对同步动态随机读写存储器(synchronous dynamic... 存储器是现代电子系统的核心器件之一,常用于满足不同层次的数据交换与存储需求.然而频率提高、时钟抖动、相位漂移以及不合理的布局布线等因素,都可能导致CPU对存储器访问稳定性的下降.针对同步动态随机读写存储器(synchronous dynamic random access memory,SDRAM)接口的时钟信号提出了一种自适应同步的训练方法,即利用可控延迟链使时钟相位按照训练模式偏移到最优相位,从而保证了存储器访问的稳定性.在芯片内部硬件上提供了一个可通过CPU控制的延迟电路,用来调整SDRAM时钟信号的相位.在系统软件上设计了训练程序,并通过与延迟电路的配合来达到自适应同步的目的:当CPU访问存储器连续多次发生错误时,系统抛出异常并自动进入训练模式.该模式令CPU在SDRAM中写入测试数据并读回,比对二者是否一致.根据测试数据比对结果,按训练模式调整延迟电路的延迟时间.经过若干次迭代,得到能正确访问存储器的延迟时间范围,即"有效数据采样窗口",取其中值即为SDRAM最优时钟相位偏移,完成训练后对系统复位,并采用新的时钟相位去访问存储器,从而保证读写的稳定性.仿真实验结果表明,本方法能迅速而准确地捕捉到有效数据采样窗口的两个端点位置,并以此计算出最佳的延迟单元数量,从而实现提高访问外部SDRAM存储器稳定性的目的. 展开更多
关键词 同步动态随机读写存储器 延迟电路 训练 自适应
在线阅读 下载PDF
SDRAM存储器的交错机制及其应用 被引量:4
4
作者 于银涛 赵昕 乔丽萍 《计算机工程与设计》 CSCD 北大核心 2008年第21期5468-5470,共3页
在分析SDRAM(同步动态随即存取存储器)存储器的结构和访问时序的基础上,介绍了SDRAM的交错机制,并分析了交错机制对SDRAM访问性能的影响。通过对基于页的交错和基于体的交错方式的对比分析,得出基于页的交错方式具有更好的访问性... 在分析SDRAM(同步动态随即存取存储器)存储器的结构和访问时序的基础上,介绍了SDRAM的交错机制,并分析了交错机制对SDRAM访问性能的影响。通过对基于页的交错和基于体的交错方式的对比分析,得出基于页的交错方式具有更好的访问性能的结论,并通过实际测试证明了这一结论。测试结果表明,在相同的硬件条件下,采用基于页的交错方式比基于体的交错方式提高4%~5%的性能。 展开更多
关键词 同步动态随即存取存储器 存储 交错 基于页的交错 基于体的交错
在线阅读 下载PDF
嵌入式高速DSP视频图像处理系统中数据存储器的接口设计 被引量:12
5
作者 李武森 迟泽英 陈文建 《红外技术》 CSCD 北大核心 2003年第1期51-53,57,共4页
探讨了高速DSP视频处理系统中外部数据存储器的容量、速度及与TMS32 0C6X的接口方法 ,设计了实际的接口电路 ,讨论了TMS32 0C6X的片内数据存储器及其地址冲突问题 ,以及视频处理过程中图像数据的存放问题。
关键词 嵌入式 DSP 视频图像处理系统 数据存储器 接口设计 数字信号处理器 同步动态扫描存储器
在线阅读 下载PDF
基于USB 2.0及SDRAM的大容量存储卡设计 被引量:1
6
作者 熊兴中 汪学刚 《现代电子技术》 2005年第20期32-34,共3页
传统的存储卡常采用PC I接口或EPP接口,这两种接口的数据传输能力有限,在大容量、高速度数据传输时不能满足实际要求,而且他们不支持热拨插和即插即用,使用不方便,而U SB 2.0的数据传输速率可达480 M b/s,支持热拨插和即插即用;SDRAM是... 传统的存储卡常采用PC I接口或EPP接口,这两种接口的数据传输能力有限,在大容量、高速度数据传输时不能满足实际要求,而且他们不支持热拨插和即插即用,使用不方便,而U SB 2.0的数据传输速率可达480 M b/s,支持热拨插和即插即用;SDRAM是一种常用且性价比较高的高速存储器。基于U SB 2.0及SDRAM的大容量存储卡的设计,采用CY 7C 68013作为U SB通信及控制芯片,结合CPLD技术,实现了存储卡上SDRAM与计算机以及后续电路之间大容量、高速度数据传输,当CY 7C 68013工作为从模式时,slave F IFO与SDRAM之间的数据传输的最高速率可达到96 M B/s,该存储卡在高速信号处理领域中有着广泛的应用价值。 展开更多
关键词 USB 2.0协议 同步动态随机存储器 复杂可编程器件 固件
在线阅读 下载PDF
一种自适应的存储器访问乱序调度机制
7
作者 杨磊 逄珺 +3 位作者 时磊 张铁军 王东辉 侯朝焕 《计算机工程》 CAS CSCD 北大核心 2009年第8期125-127,共3页
存储器访问速度已经成为现代处理器系统中的瓶颈。对于存储器访问的调度可以有效地提高存储器带宽利用率。基于一种称为突发调度的机制进行改进,通过使用优先级表达式从各个块里选择最合适的突发来访问存储器,运用自适应的方法来调节优... 存储器访问速度已经成为现代处理器系统中的瓶颈。对于存储器访问的调度可以有效地提高存储器带宽利用率。基于一种称为突发调度的机制进行改进,通过使用优先级表达式从各个块里选择最合适的突发来访问存储器,运用自适应的方法来调节优先级表达式里各项的系数,使得这一方法针对不同的应用都能取得好的效果。通过运行SPECCPU2000测试程序和stream程序,与顺序访问机制以及突发调度机制相比,该自适应调度机制将总线利用率分别提高了52%和4.8%。[0] 展开更多
关键词 同步动态随机存储器 存储器 突发 自适应
在线阅读 下载PDF
用于空间遥感相机模拟源系统的DDR2 SDRAM高速存储电路设计
8
作者 倪建军 李涛 王建宇 《中国科学院大学学报(中英文)》 CAS CSCD 北大核心 2013年第5期682-687,共6页
为了满足空间遥感相机电子学系统的功能验证需求,设计了一套由FPGA和DDR2 SDRAM等组成的空间遥感相机模拟源系统.针对DDR2 SDRAM在设计时的难度,从提高信号完整性出发,对DDR2 SDRAM的阻抗匹配形式和匹配电阻位置进行详细分析,并对PCB布... 为了满足空间遥感相机电子学系统的功能验证需求,设计了一套由FPGA和DDR2 SDRAM等组成的空间遥感相机模拟源系统.针对DDR2 SDRAM在设计时的难度,从提高信号完整性出发,对DDR2 SDRAM的阻抗匹配形式和匹配电阻位置进行详细分析,并对PCB布局布线及FPGA管脚约束设计给出可行性设计方案.实验结果表明,按照提出的设计方法,DDR2 SDRAM不论采用单端或差分时钟工作,均可保证数据以320 Mbps/pin来传输,信号质量依然理想. 展开更多
关键词 现场可编程门阵列 双倍速率同步动态随机存储器 管脚约束 空间遥感相机模拟源系统
在线阅读 下载PDF
合成孔径雷达实时成像转置存储器的两页式结构与实现 被引量:10
9
作者 卢世祥 韩松 王岩飞 《电子与信息学报》 EI CSCD 北大核心 2005年第8期1226-1228,共3页
该文介绍了合成孔径雷达实时成像处理器转置存储器的基本工作原理,讨论了转置存储器的两种主要结构:三页式结构和两页式结构,并指出了这两种结构各自的优缺点。重点介绍了两页式转置存储器结构的典型应用,给出了以双数据率同步动态内存(... 该文介绍了合成孔径雷达实时成像处理器转置存储器的基本工作原理,讨论了转置存储器的两种主要结构:三页式结构和两页式结构,并指出了这两种结构各自的优缺点。重点介绍了两页式转置存储器结构的典型应用,给出了以双数据率同步动态内存(DDRSDRAM)作为主存储器构成的两页式转置存储器的电路结构和实现结果。 展开更多
关键词 合成孔径雷达 转置存储器 三页式 两页式 双数据率同步动态内存
在线阅读 下载PDF
同时基于预知信息和预测机制的SDRAM动态页策略 被引量:1
10
作者 吕晖 谢向辉 《计算机工程与科学》 CSCD 北大核心 2015年第12期2208-2215,共8页
提出一种同时基于预知信息和预测机制的SDRAM新型动态页策略。该策略可充分利用待处理访存请求的地址信息,能对后续页命中情况进行精确判断;而当没有待处理访存请求可预知时,则利用所记录的历史信息对后续页命中情况进行预测,以最大程... 提出一种同时基于预知信息和预测机制的SDRAM新型动态页策略。该策略可充分利用待处理访存请求的地址信息,能对后续页命中情况进行精确判断;而当没有待处理访存请求可预知时,则利用所记录的历史信息对后续页命中情况进行预测,以最大程度地选择最合适的页策略。分析证明该策略的硬件实现代价很小。实验证实三类主要的基于预知信息的动态页策略之间的性能差异较小,均能获得较理想的访存带宽,最好情况下,实际访存带宽可提升42%。其中,对于绝大多数测试激励,同时基于预知信息和预测机制的新型动态页策略的性能均为最优或接近最优,适应范围最广。 展开更多
关键词 同步动态随机存储器 存储控制器 页打开策略 页关闭策略 动态页策略
在线阅读 下载PDF
高速SDRAM控制器的嵌入式设计 被引量:3
11
作者 邓耀华 刘桂雄 吴黎明 《计算机工程》 CAS CSCD 北大核心 2010年第16期216-218,共3页
为适应高数据吞吐速率的应用场合,在分析同步动态随机存储器(SDRAM)控制器工作原理的基础上,研究支持高数据处理效率可连续读写操作的存储控制算法。利用现场可编程门阵列设计SDRAM嵌入式存储控制器,采用CMD命令形式,根据猝发长度分配... 为适应高数据吞吐速率的应用场合,在分析同步动态随机存储器(SDRAM)控制器工作原理的基础上,研究支持高数据处理效率可连续读写操作的存储控制算法。利用现场可编程门阵列设计SDRAM嵌入式存储控制器,采用CMD命令形式,根据猝发长度分配连续读写延时,通过数据通道控制与读写操作协同工作提高数据处理效率。测试结果表明,该控制器运行频率高于100 MHz,数据处理效率大于95%,适用于视频采集数据缓存及大型LED显示控制中。 展开更多
关键词 同步动态随机存储器 现场可编程门阵列 连续读写指令
在线阅读 下载PDF
大面阵CCD图像实时显示系统中的SDRAM控制器设计 被引量:7
12
作者 王明富 杨世洪 《计算机应用》 CSCD 北大核心 2009年第5期1449-1451,共3页
在分析了同步动态随机存储器(SDRAM)的存储原理之后,针对大面阵CCD图像实时显示系统中的数据缓存问题,应用参数化设计思想,采用VHDL硬件描述语言在Xilinx公司的ISE开发环境下设计了一种较为通用的、接口简单的SDRAM控制器,并成功运用在... 在分析了同步动态随机存储器(SDRAM)的存储原理之后,针对大面阵CCD图像实时显示系统中的数据缓存问题,应用参数化设计思想,采用VHDL硬件描述语言在Xilinx公司的ISE开发环境下设计了一种较为通用的、接口简单的SDRAM控制器,并成功运用在大面阵CCD图像实时显示系统中,很好地完成了图像的存取任务。 展开更多
关键词 同步动态随机存储器 控制器 参数化设计 大面阵CCD 实时显示 现场可编程门阵列
在线阅读 下载PDF
弹光调制高速大容量存储系统 被引量:2
13
作者 王耀利 王志斌 +3 位作者 赵冬娥 张敏娟 黄艳飞 张瑞 《计算机工程与设计》 CSCD 北大核心 2013年第8期2732-2736,共5页
为有效解决弹光调制(photoelastic modulation)傅里叶变换光谱仪数据采集速度高、存储容量大的问题,提出了一种基于FPGA和SDRAM相结合的高速数据存储方案。该方案在分析SDRAM的工作时序和系统各功能模块的基础上,在Xilinx ISE 12.4的开... 为有效解决弹光调制(photoelastic modulation)傅里叶变换光谱仪数据采集速度高、存储容量大的问题,提出了一种基于FPGA和SDRAM相结合的高速数据存储方案。该方案在分析SDRAM的工作时序和系统各功能模块的基础上,在Xilinx ISE 12.4的开发环境中,利用Verilog硬件描述语言编程,对数据的高速存储进行了设计输入和仿真验证,实现了SDRAM的突发全页传输模式,读写速度达到了100MHz,存储容量为64M,通过设计存储控制板实现了硬件测试,验证了该设计的可行性和准确性,实现了弹光调制傅里叶变换光谱仪高速大容量数据存储。 展开更多
关键词 弹光调制 高速存储 同步动态随机存储器 现场可编程门阵列 VERILOG硬件描述语言
在线阅读 下载PDF
合成孔径雷达实时转置存储的实现
14
作者 刘宇 杨汝良 《电子与信息学报》 EI CSCD 北大核心 2003年第8期1135-1138,共4页
本文介绍了如何利用同步动态内存(SDRAM)实现合成孔径雷达实时成像处理器转置存储中数据转置的功能,重点论述了带有自动预充电功能的SDRAM控制器的设计以及刷新控制电路、地址产生电路的实现过程。
关键词 同步动态内存 合成孔径雷达 转置存储 自动预充电 sdram 控制电路
在线阅读 下载PDF
基于ANSYS的DDR4 SDRAM信号完整性仿真方法研究 被引量:8
15
作者 汪振民 张亚兵 陈付锁 《微波学报》 CSCD 北大核心 2021年第4期7-10,共4页
半导体技术快速发展,双倍数据速率同步动态随机存取存储器(Double Data Rata Synchronous Dynamic Random Access Memory,DDR SDRAM)的信号完整性问题已成为设计难点。文中提出了一种基于ANSYS软件和IBIS 5.0模型的DDR4 SDRAM信号完整... 半导体技术快速发展,双倍数据速率同步动态随机存取存储器(Double Data Rata Synchronous Dynamic Random Access Memory,DDR SDRAM)的信号完整性问题已成为设计难点。文中提出了一种基于ANSYS软件和IBIS 5.0模型的DDR4 SDRAM信号完整性仿真方法。利用IBIS 5.0模型中增加的复合电流(Composite Current)、同步开关输出电流等数据,对DDR4 SDRAM高速电路板的信号完整性进行更准确的仿真分析。仿真结果表明:高速信号在经过印制板走线和器件封装后,信号摆幅和眼图都有明显恶化;在仿真电路的电源上增加去耦电容后,信号抖动和收发端同步开关噪声(Synchronous Switching Noise,SSN)都得到明显改善;在不加去耦电容的情况下,将输入信号由PRBS码换成DBI信号,接收端的同步开关噪声有所改善,器件功耗可以降为原来的一半。 展开更多
关键词 双倍数据速率同步动态随机存取存储器 信号完整性 同步开关噪声
在线阅读 下载PDF
基于FPGA和DDR3 SDRAM的高精度脉冲发生器设计与实现 被引量:4
16
作者 施赛烽 叶润川 +1 位作者 林雪 徐南阳 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2021年第2期206-209,283,共5页
文章介绍了一种基于现场可编程门阵列(field-programmable gate array,FPGA)和第三代双倍速率同步动态随机存储器(third generation of double-data-rate synchronous dynamic random-access memory,DDR3 SDRAM)的1 ns精度脉冲发生器的... 文章介绍了一种基于现场可编程门阵列(field-programmable gate array,FPGA)和第三代双倍速率同步动态随机存储器(third generation of double-data-rate synchronous dynamic random-access memory,DDR3 SDRAM)的1 ns精度脉冲发生器的实现方案。该设计在提高精度和增加指令存储空间的同时,兼顾了2 ns精度脉冲发生器多通道、可编程、可与外部时钟同步等特点。最后,通过金刚石中的氮-空位(nitrogen-vacancy,NV)电子自旋拉比振荡实验验证了1 ns精度脉冲发生器相对于2 ns精度脉冲发生器的优越性。 展开更多
关键词 现场可编程门阵列(FPGA) 第三代双倍速率同步动态随机存储器(DDR3 sdram) 脉冲发生器 量子信息 拉比振荡
在线阅读 下载PDF
SDRAM在EOS中以太网口的应用
17
作者 冯波 肖定中 《光通信研究》 北大核心 2005年第1期33-35,共3页
在EOS(EthernetoverSDH)应用设计中,以太网侧收到的媒体访问控制(MAC)帧要先存储再由成帧器将数据取走。文章介绍了其实现过程,采用同步动态随机存储器(SDRAM)作为片外的存储器,利用SDRAM的特征,发挥其高速、大容量的优点,可确保专用集... 在EOS(EthernetoverSDH)应用设计中,以太网侧收到的媒体访问控制(MAC)帧要先存储再由成帧器将数据取走。文章介绍了其实现过程,采用同步动态随机存储器(SDRAM)作为片外的存储器,利用SDRAM的特征,发挥其高速、大容量的优点,可确保专用集成电路(ASIC)芯片上缓存面积减少,并可将以太网数据准确映射到SDH传送网中。该设计已在现场可编程门阵列(FPGA)上得到验证,并通过网络分析仪进行了测试。 展开更多
关键词 同步动态随机存储器 同步数字系列 存储器 成帧器 预充电 刷新
在线阅读 下载PDF
面向高性能众核处理器的超频DDR4访存结构设计 被引量:1
18
作者 高剑刚 李川 +2 位作者 郑浩 王彦辉 胡晋 《计算机工程与设计》 北大核心 2024年第3期715-722,共8页
从高性能众核处理器的多路DDR4嵌入式工程应用出发,设计一种高密度DDR4串推互连结构,提出一种基于不同激励码型的仿真分析方法。采用双面盲孔印制板工艺折叠串推访存结构设计,解决地址组信号概率性出错问题。在压力测试环境下实测读/写... 从高性能众核处理器的多路DDR4嵌入式工程应用出发,设计一种高密度DDR4串推互连结构,提出一种基于不同激励码型的仿真分析方法。采用双面盲孔印制板工艺折叠串推访存结构设计,解决地址组信号概率性出错问题。在压力测试环境下实测读/写信号波形良好,支持信号超频可靠传输,标称2666 Mbps的DDR4存储颗粒可以在3000 Mbps速率下长时间稳定运行。已在神威E级原型机等多台套大型计算装备研发中得到规模化推广应用,产生了良好的技术效益。 展开更多
关键词 双倍数据速率 同步动态随机存取存储器 折叠串推 码型仿真 信号传输 盲孔 超频
在线阅读 下载PDF
行波故障定位系统中数据采集卡的设计与实现 被引量:4
19
作者 郑秀玉 李晓明 +2 位作者 丁坚勇 黄玲 黄娜 《电网技术》 EI CSCD 北大核心 2008年第5期46-50,共5页
提出一种用于行波故障定位系统的高速、高精度、多通道同步数据采集卡的设计和实现方法。首先给出了采集卡的总体结构及工作原理,然后详细介绍了采集卡硬件和软件的设计和实现思路。硬件以现场可编程门阵列(field programmable gate arr... 提出一种用于行波故障定位系统的高速、高精度、多通道同步数据采集卡的设计和实现方法。首先给出了采集卡的总体结构及工作原理,然后详细介绍了采集卡硬件和软件的设计和实现思路。硬件以现场可编程门阵列(field programmable gate array,FPGA)为中央处理器,以高速、高精度、低功耗的模数转换器为信号转换单元,配备先进先出高速缓存,同步动态随机存储器和全球定位系统同步时钟接收模块。软件主要包括FPGA编程和外部设备互连PCI总线驱动程序。该采集卡能实现每路100 MHz的采样速率和16位高精度3路模拟输入的同步采集,并为采集的数据附加时标,可有效解决故障行波的高速、高精度数据采集问题。 展开更多
关键词 故障定位 数据采集卡 高速高精度多通道数据采集 全球定位系统(GPS) 同步动态存储器(sdram)
在线阅读 下载PDF
基于PCI总线的高速大容量数据采集卡 被引量:10
20
作者 和志强 薛世建 《数据采集与处理》 CSCD 2004年第4期463-466,共4页
介绍了一种基于 PCI总线的高速大容量数据采集卡的设计原理与实现。该采集卡由预处理电路、A/D转换器、同步动态随机存储器 (SDRAM)、高频时钟发生器、集成于 FPGA芯片的 PCI接口控制器和 SDRAM控制器组成。它通过 PCI总线接口与计算机... 介绍了一种基于 PCI总线的高速大容量数据采集卡的设计原理与实现。该采集卡由预处理电路、A/D转换器、同步动态随机存储器 (SDRAM)、高频时钟发生器、集成于 FPGA芯片的 PCI接口控制器和 SDRAM控制器组成。它通过 PCI总线接口与计算机连接 ,可完成 40 0 MHz/s实时数据采集、5 1 2 MB实时数据存储。 展开更多
关键词 基于PC 数据采集卡 总线 512MB 同步动态随机存储器 PCI接口 sdram 高频时钟 FPGA芯片 高速
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部