期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
一种具有频率响应自适应性的电压同步信号提取方法 被引量:12
1
作者 杜雄 王莉萍 +2 位作者 李珊瑚 周雒维 刘义平 《中国电机工程学报》 EI CSCD 北大核心 2012年第4期115-121,10,共7页
基于自适应陷波器(adaptive notch filter,ANF)的电压同步信号提取方法能够在变频情况下准确提取基波频率和同步信号。但当电压频率在较大范围内变化时,如航空电源频率在360~800 Hz之间变化,会对ANF频率提取的动态性能产生影响。通过... 基于自适应陷波器(adaptive notch filter,ANF)的电压同步信号提取方法能够在变频情况下准确提取基波频率和同步信号。但当电压频率在较大范围内变化时,如航空电源频率在360~800 Hz之间变化,会对ANF频率提取的动态性能产生影响。通过对ANF的动态性能进行理论分析和实验测试,发现其动态响应速度与电源频率呈现反比关系:电源频率越高,频率提取的响应速度越低。将频率检测结果引入到ANF的反馈环节中,提出一种改进的基于ANF的同步信号提取方法。该方法可消除电源频率变化对频率提取响应速度的影响,使变频情况下的频率检测结果具有频率响应自适应性。将改进方案在变频航空电源环境中进行仿真和实验研究,结果表明,所提方法能有效消除电源频率变化对动态响应速度的影响,提高动态性能,验证了理论分析的正确性。 展开更多
关键词 自适应陷波器 同步信号提取 动态响应 频率 航空电源
在线阅读 下载PDF
两相静止坐标系下消除不对称和谐波影响的同步信号提取方法 被引量:15
2
作者 杜雄 王国宁 +1 位作者 孙鹏菊 周雒维 《电工技术学报》 EI CSCD 北大核心 2015年第4期249-256,共8页
三相并网变流器可以在同步旋转坐标系下,也可以在两相静止坐标系下进行控制。无论在哪一种坐标系下进行控制,都需要能够快速准确地提取出电网同步信号。为了满足两相静止坐标系下变流器的控制需求,文中将正弦幅值积分器应用于两相静止... 三相并网变流器可以在同步旋转坐标系下,也可以在两相静止坐标系下进行控制。无论在哪一种坐标系下进行控制,都需要能够快速准确地提取出电网同步信号。为了满足两相静止坐标系下变流器的控制需求,文中将正弦幅值积分器应用于两相静止坐标系下的同步信号提取。通过对在不对称和含有谐波情况下的输入电压进行矢量描述,提出采用多通道正弦幅值积分器的同步信号检测方法,可以消除负序分量和谐波分量的影响,而且无需进行正负序分离就可以直接得到正序分量和负序分量的幅值和相位信息。文中建立了多通道正弦幅值积分器同步信号提取方法的数学模型,揭示了同步信号提取的机理并讨论了反馈参数的选取原则。通过构造频率自适应算法,克服了电源频率变化对同步信号提取的影响。理论分析和实验结果都表明所提出的同步信号提取方法可以在电源频率变化、不对称以及含有谐波的情况下快速准确出提取出正负序分量的幅值和相位信号。 展开更多
关键词 静止坐标系 同步信号提取 不对称 谐波 正弦幅值积分器
在线阅读 下载PDF
采用正弦幅值积分器的单同步参考坐标系同步信号检测方法 被引量:26
3
作者 杜雄 刘延东 +2 位作者 王国宁 孙鹏菊 周雒维 《电工技术学报》 EI CSCD 北大核心 2015年第8期167-175,共9页
三相并网变流器的控制需要提取电网电压同步信号,实现正、负序分量的分离。在电网电压不对称工况下,由于电压负序分量的影响,传统的单同步参考坐标系锁相环(SRF-PLL)性能受到影响。本文通过对不对称工况下SRF-PLL的性能分析,提出了一种... 三相并网变流器的控制需要提取电网电压同步信号,实现正、负序分量的分离。在电网电压不对称工况下,由于电压负序分量的影响,传统的单同步参考坐标系锁相环(SRF-PLL)性能受到影响。本文通过对不对称工况下SRF-PLL的性能分析,提出了一种基于正弦幅值积分器锁相环(SAI-PLL)的单同步参考坐标系正、负序分量分离方法。该方法利用正弦幅值积分器(SAI)消除了基波负序分量对正序分量提取的影响,并可同时实现负序分量的提取。详细介绍了SAI-PLL方法的工作原理,并建立了数学模型,讨论了相关参数的选取。与其他方法进行了比较,结果表明本文提出的方法在性能上具有一定的优势。仿真和实验结果均表明,所提出的方法能够消除电网不对称/畸变工况对同步检测的影响,准确快速地提取电网同步信号。 展开更多
关键词 不对称 同步信号提取 锁相环 同步旋转坐标系 正弦幅值积分器
在线阅读 下载PDF
基于FPGA的数字信号传输性能分析仪 被引量:1
4
作者 廖聪裕 鲁锦涛 苏建加 《河北农机》 2012年第2期59-60,共2页
本设计采用FPGA产生数字信号发生器和伪随机信号发生器,通过三路不同截止频率的滤波器模拟出信号在信道中传输衰减情况,最后显示在示波器上,观察出眼图。整个系统由数字信号发生器、伪随机噪声信号发生器、低通滤波器、加法电路、数字... 本设计采用FPGA产生数字信号发生器和伪随机信号发生器,通过三路不同截止频率的滤波器模拟出信号在信道中传输衰减情况,最后显示在示波器上,观察出眼图。整个系统由数字信号发生器、伪随机噪声信号发生器、低通滤波器、加法电路、数字信号分析电路,信号眼图显示器和单片机控制电路组成。最后通过对信号进行曼彻斯特编码并提取出编码中同步信号,在示波器上显示出眼图,实现了对数字信号传输性能的测试。 展开更多
关键词 M序列 伪随机信号 FPGA 同步信号提取
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部