-
题名可重构散列函数密码芯片的设计与实现
被引量:6
- 1
-
-
作者
李淼
徐金甫
戴紫彬
杨晓辉
-
机构
解放军信息工程大学电子技术学院
-
出处
《计算机工程》
CAS
CSCD
北大核心
2010年第6期131-132,136,共3页
-
基金
国家"863"计划基金资助项目(2008AA01Z0103)
-
文摘
根据不同环境对安全散列算法安全强度的不同要求,采用可重构体系结构的思想和方法,设计一种可重构的散列函数密码芯片。实验结果表明,在Altera Stratix II系列现场可编程门阵列上,SHA-1,SHA-224/256,SHA-384/512的吞吐率分别可达到727.853Mb/s,909.816Mb/s和1.456Gb/s。
-
关键词
可重构密码芯片
安全散列算法
现场可编程门阵列
-
Keywords
reconfigurable cryptographic chip
security hash algorithms
Field Programmable Gate Array(FPGA)
-
分类号
TP309
[自动化与计算机技术—计算机系统结构]
-
-
题名基于可重构S盒的常用分组密码算法的高速实现
被引量:3
- 2
-
-
作者
高娜娜
王沁
李占才
-
机构
北京科技大学信息工程学院
-
出处
《计算机工程》
CAS
CSCD
北大核心
2006年第9期253-255,共3页
-
文摘
DES、3DES和AES是应用最广泛的分组密码算法,其可重构性和高速实现对可重构密码芯片的设计具有重要影响。该文分析了这3种算法的高速硬件实现,利用流水线、并行处理和重构的相关技术,提出了一种可重构S盒(RC-S)的结构,并在此基础上高速实现了DES、3DES和AES。基于RC-S实现的DES、3DES和AES吞吐率分别可达到7Gbps、2.3Gbps和1.4Gbps,工作时钟为110MHz。与其它同类设计相比,该文的设计在处理速度上有明显优势。
-
关键词
可重构S盒
可重构密码芯片
AES
DES
3DES
-
Keywords
Reconfigurable S-box
Reconfigurable cipher chip
AES
DES
3DES
-
分类号
TP309.7
[自动化与计算机技术—计算机系统结构]
-