-
题名基于SoC可重构密码算法IP核接口电路设计与实现
被引量:1
- 1
-
-
作者
张鲁国
王简瑜
-
机构
解放军信息工程大学电子技术学院
-
出处
《计算机工程与设计》
CSCD
北大核心
2010年第7期1447-1450,1454,共5页
-
基金
现代通信国家重点实验室基金项目(9140C1106030806)
-
文摘
针对SoC芯片多IP核集成问题,提出了系统集成时软硬件协同设计方案,建立了可重构密码算法IP核接口电路模型。该模型引入桥芯片和可编程原理,解决了不同密码算法接口位宽不一致的问题。在介绍微控制器和可重构密码算法IP核相关功能的基础上,通过基于双端口存储器和寄存器组接口电路实例,验证了IP核接口电路功能的完备性和普适性。
-
关键词
接口电路
片上系统
可重构密码算法ip核
系统集成
协同设计
-
Keywords
interface circuit
SoC
configurable cipher algorithm ip core
system integration
co-design
-
分类号
TP309
[自动化与计算机技术—计算机系统结构]
-
-
题名一种适用于分组密码算法芯片的IP核设计研究
- 2
-
-
作者
张文婧
吕述望
刘鸣
刘振华
-
机构
中国科技大学研究生院信息安全国家重点实验室
清华大学微电子研究所
-
出处
《计算机工程与应用》
CSCD
北大核心
2002年第22期60-62,92,共4页
-
基金
国家重点基础研究发展规划项目(编号:G1999035808)
-
文摘
文章对一种适用于分组密码算法的循环移位器IP核的设计进行了研究,该IP核的可重构设计使其具有可复用性。文章在进行循环移位运算的算法和性能分析的基础上,对循环移位器IP软核与硬核的设计作了详细阐述。
-
关键词
分组密码算法
芯片
ip核
设计
循环移位器
-
Keywords
ip core,reconfiguration,cycling shifter,block cipher algorithm
-
分类号
TN918.1
[电子电信—通信与信息系统]
-
-
题名基于FPGA的SM3算法优化设计与实现
被引量:30
- 3
-
-
作者
王晓燕
杨先文
-
机构
河南中医学院学生工作部
解放军信息工程大学电子技术学院
-
出处
《计算机工程》
CAS
CSCD
2012年第6期244-246,共3页
-
基金
现代通信国家重点实验室基金资助项目(9140C1106021006)
郑州市科技创新型科技人才队伍建设工程基金资助项目(096SYJH21099)
-
文摘
介绍SM3密码杂凑算法的基本流程,基于现场可编程门阵列(FPGA)平台,设计SM3算法IP核的整体架构,对关键逻辑进行优化设计。选用Cyclone系列器件作为目标器件,与现有算法进行实现比较,结果表明SM3算法IP核耗费较少的逻辑单元和存储单元,具有最高的算法效率,可为密码片上系统产品的开发提供算法引擎支持。
-
关键词
密码杂凑算法
片上系统
关键路径
ip核
现场可编程门阵列
-
Keywords
cryptographic Hash algorithm
System on Chip(SoC)
crucial path
ip core
Field Programmable Gate Array(FPGA)
-
分类号
TP309.1
[自动化与计算机技术—计算机系统结构]
-