期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于SABL的抗DPA攻击可重构加法器设计 被引量:1
1
作者 钱浩宇 汪鹏君 +1 位作者 张跃军 丁代鲁 《华东理工大学学报(自然科学版)》 CAS CSCD 北大核心 2017年第1期97-104,共8页
差分功耗分析(Differential Power Analysis,DPA)通过分析密码器件处理不同数据时的功耗差异来盗取密钥。运用具有功耗独立特性的灵敏放大型逻辑(Sense Amplifier Based Logic,SABL)设计密码器件可以有效防御DPA攻击。通过对SABL电路与... 差分功耗分析(Differential Power Analysis,DPA)通过分析密码器件处理不同数据时的功耗差异来盗取密钥。运用具有功耗独立特性的灵敏放大型逻辑(Sense Amplifier Based Logic,SABL)设计密码器件可以有效防御DPA攻击。通过对SABL电路与传统加法器原理的研究,提出了一种能够抗DPA攻击的可重构加法器设计方案。首先,结合SABL电路特点得到具有抗DPA攻击性能的加法器电路;然后利用控制进位方式构成可重构加法器,支持4个8位数据或2个16位数据的加法运算。Spectre模拟验证表明,该加法器逻辑功能正确,与传统加法器相比功耗独立性能提升了97%,防御DPA攻击性能明显。 展开更多
关键词 抗DPA攻击 SABL 可重构加法器 信息安全
在线阅读 下载PDF
VLIW数字信号处理器64位可重构加法器的设计 被引量:1
2
作者 张志伟 马鸿 +1 位作者 李立健 王东琳 《计算机工程》 CAS CSCD 北大核心 2007年第16期29-31,34,共4页
描述了一款适用于超长指令字数字信号处理器的64位加法器的设计。该加法器高度可重构,可以支持2个64位数据的加法运算、4个32位数据的加法运算、8个16位数据的加法运算以及16个8位数据的加法运算。它结合了Brent-Kung对数超前进位加法... 描述了一款适用于超长指令字数字信号处理器的64位加法器的设计。该加法器高度可重构,可以支持2个64位数据的加法运算、4个32位数据的加法运算、8个16位数据的加法运算以及16个8位数据的加法运算。它结合了Brent-Kung对数超前进位加法器和进位选择加法器的优点,使得加法器的面积和连线减少了50%,而延时与加法器的长度的对数成正比。仿真结果表明,在典型工作条件下,采用0.18μm工艺库标准单元,其关键路径的延时为0.83ns,面积为0.149mm2,功耗仅为0.315mW。 展开更多
关键词 可重构加法器 Brent-Kung树 进位选择 功耗延时积
在线阅读 下载PDF
数字信号处理器中高性能可重构加法器设计 被引量:1
3
作者 马鸿 李振伟 彭思龙 《计算机工程》 CAS CSCD 北大核心 2009年第12期1-4,共4页
设计一款适用于高性能数字信号处理器的16位加法器。该加法器结合条件进位选择和条件"和"选择加法器的特点,支持可重构,可以进行2个16位数据或者4个8位数据的加法运算,同时对其进位链进行优化。相对于传统的条件进位选择加法... 设计一款适用于高性能数字信号处理器的16位加法器。该加法器结合条件进位选择和条件"和"选择加法器的特点,支持可重构,可以进行2个16位数据或者4个8位数据的加法运算,同时对其进位链进行优化。相对于传统的条件进位选择加法器,在典型工作条件下,采用0.18μm工艺库标准单元,其延时降低46%,功耗降低5%。 展开更多
关键词 条件进位选择加法器 条件“和”选择加法器 可重构加法器
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部