期刊文献+
共找到48篇文章
< 1 2 3 >
每页显示 20 50 100
新型数字化可编程频率合成器DDS 被引量:3
1
作者 范治田 《现代电子技术》 2003年第12期26-27,30,共3页
频率合成器是从一个或多个参考频率中产生多种频率的器件。他在信息通信方面得到了广泛地应用 ,并有新的发展。本文主要介绍新型数字化可编程频率合成器 (DDS)的原理。
关键词 频率合成器 DDS PLL 可编程控制 传榆测量仪 锁相
在线阅读 下载PDF
射频锁相环型频率合成器的CMOS实现 被引量:6
2
作者 池保勇 石秉学 王志华 《电子学报》 EI CAS CSCD 北大核心 2004年第11期1761-1765,共5页
本论文实现了一个射频锁相环型频率合成器 ,它集成了压控振荡器、双模预分频器、鉴频鉴相器、电荷泵、各种数字计数器、数字寄存器和控制电路以及与基带电路的串行接口 .它的鉴频鉴相频率、输出频率和电荷泵的电流大小都可以通过串行接... 本论文实现了一个射频锁相环型频率合成器 ,它集成了压控振荡器、双模预分频器、鉴频鉴相器、电荷泵、各种数字计数器、数字寄存器和控制电路以及与基带电路的串行接口 .它的鉴频鉴相频率、输出频率和电荷泵的电流大小都可以通过串行接口进行控制 ,还实现了内部压控振荡器和外部压控振荡器选择、功耗控制等功能 ,这些都使得该频率合成器具有极大的适应性 ,可以应用于多种通信系统中 .该锁相环型频率合成器已经采用 0 2 5 μmCMOS工艺实现 ,测试结果表明 ,该频率合成器使用内部压控振荡器时的锁定范围为 1 82GHz~ 1 96GHz,在偏离中心频率2 5MHz处的相位噪声可以达到 - 119 2 5dBc/Hz .该频率合成器的模拟部分采用 2 7V的电源电压 ,消耗的电流约为4 8mA . 展开更多
关键词 锁相环 频率合成器 射频 cmos
在线阅读 下载PDF
一种用于高频频率合成器的低功耗可编程分频器
3
作者 刘文婷 张晓林 夏温博 《遥测遥控》 2010年第4期45-49,共5页
介绍一种应用于高频频率合成器的低功耗可编程分频器。分频器由双模前置分频器及数字可编程分频器构成。提出一种新的相位开关技术,并基于此技术设计了16/17双模前置分频器,模块结构简单,可工作于吉赫兹频段。数字部分采用一种优化算法... 介绍一种应用于高频频率合成器的低功耗可编程分频器。分频器由双模前置分频器及数字可编程分频器构成。提出一种新的相位开关技术,并基于此技术设计了16/17双模前置分频器,模块结构简单,可工作于吉赫兹频段。数字部分采用一种优化算法,使得其输出模式控制信号可直接控制双模前置分频器的分频比,简化了整体电路结构,提高了电路工作速度。设计基于SMIC0.18μm1P6M RF CMOS工艺实现,后仿真结果表明,电路工作频率最高可达3GHz,在1.8V供电电压、1.4GHz工作频率时,双模前置分频器的功耗仅为1.8mW。 展开更多
关键词 频率合成器 可编程分频器 双模前置分频器 相位开关
在线阅读 下载PDF
只读存储器EPROM和可编程器件GAL在频率合成器中的应用
4
作者 边境 《无线电工程》 1995年第4期68-72,共5页
本文提出了在输出20MHz~30MHz步进100Hz频率综合器控制电路部分用只读存储器EPROM及可编成器件GAL实现控制电路的方法。并给出了设计电路时计算EPROM写入内容和GAL的编程方法。
关键词 只读存储器 可编程器件 频率合成器
在线阅读 下载PDF
0.18μm CMOS PLL频率综合器中可编程分频器的设计与实现 被引量:2
5
作者 何小虎 胡庆生 肖洁 《微电子学与计算机》 CSCD 北大核心 2007年第5期61-65,共5页
介绍了用于WLAN802.11a收发信机的PLL频率综合器中可编程分频器的设计。基于ARTISAN标准单元库对可编程分频器进行了设计,详细介绍了自定义线负载模型、版图规划、时钟树综合、布局布线、静态时序分析等VLSI设计流程,并通过前端和后端... 介绍了用于WLAN802.11a收发信机的PLL频率综合器中可编程分频器的设计。基于ARTISAN标准单元库对可编程分频器进行了设计,详细介绍了自定义线负载模型、版图规划、时钟树综合、布局布线、静态时序分析等VLSI设计流程,并通过前端和后端设计的相互协作对电路进行了反复优化。最后给出了可编程分频器的后仿真结果、芯片照片和测试结果,芯片内核面积1360.5μm2,测试结果表明设计符合要求。 展开更多
关键词 可编程分频器 频率综合器 标准单元 cmos
在线阅读 下载PDF
基于改进型RBF神经网络的直接数字频率合成器设计
6
作者 倪崧顺 张长春 +1 位作者 王静 张翼 《固体电子学研究与进展》 CAS 2024年第2期149-156,共8页
提出了一种基于改进型径向基函数(Radial basis function,RBF)神经网络的高性能直接数字频率合成器,相比于传统的直接数字频率合成器避免了相位截断误差并降低了资源消耗。为了进一步提高RBF神经网络的训练效率及稳定性,提出一种改进型... 提出了一种基于改进型径向基函数(Radial basis function,RBF)神经网络的高性能直接数字频率合成器,相比于传统的直接数字频率合成器避免了相位截断误差并降低了资源消耗。为了进一步提高RBF神经网络的训练效率及稳定性,提出一种改进型的RBF神经网络训练算法。该算法在粗调阶段,利用K-means++算法快速确定初始激活函数中心,使激活函数中心分布更加合理;在细调阶段则采用L-BFGS-B算法,对粗调阶段得到的最佳中心进行精细调整,进一步降低输出误差。通用FPGA平台的实验结果表明,基于改进型RBF神经网络的直接数字频率合成器当输出时钟频率为1.53 MHz时,无杂散动态范围为85.26 dB,相位噪声为-90.50 dBc/Hz@100 kHz,且无需占用额外ROM资源。 展开更多
关键词 直接数字频率合成器 RBF神经网络 相位截断误差 现场可编程门阵列
在线阅读 下载PDF
一种CMOS LSI频率合成器的剖析
7
作者 谢世健 《电子器件》 CAS 1989年第2期34-42,23,共10页
随着LSI工艺和微机技术的发展,程控式频率合成技术已愈来愈多地应用于通信系统或电视,广播接收机中。八十年代以来,可程控LSI单片频率合成器产品已形成若干系列。其中有莫托洛拉的MC145100系列,菲利蒲的HFE4750系列,东芝TC9100系列等,... 随着LSI工艺和微机技术的发展,程控式频率合成技术已愈来愈多地应用于通信系统或电视,广播接收机中。八十年代以来,可程控LSI单片频率合成器产品已形成若干系列。其中有莫托洛拉的MC145100系列,菲利蒲的HFE4750系列,东芝TC9100系列等,从而促进了通讯设备的小型化,智能化。采用频率合成器的数字调谐系统正以其优越的性能愈来愈多地取代着原有的机械式调谐系统。 展开更多
关键词 频率合成器 cmos LSI
在线阅读 下载PDF
应用于DVB-T的0.18μm CMOS工艺数字可编程分频器芯片设计
8
作者 景永康 陈莹梅 章丽 《电子工程师》 2008年第12期17-20,共4页
介绍了用于DVB-T(地面数字视频广播)收发机的频率综合器中可编程分频器的设计。该分频器可实现926~1387范围的分频比,并用改进的分频算法使分频输出波形的占空比更加理想。本设计采用SMIC0.18μmCMOS工艺标准单元的半定制设计方法,按... 介绍了用于DVB-T(地面数字视频广播)收发机的频率综合器中可编程分频器的设计。该分频器可实现926~1387范围的分频比,并用改进的分频算法使分频输出波形的占空比更加理想。本设计采用SMIC0.18μmCMOS工艺标准单元的半定制设计方法,按标准的数字集成电路设计流程进行设计,包括Verilog代码编写、逻辑综合、版图规划、布局布线、后端时序仿真分析等过程。后仿真结果表明该分频器功能正确,分频范围宽,利用改进的分频算法改善了分频输出波形的占空比。 展开更多
关键词 频率综合器 可编程分频器 数字标准单元 cmos
在线阅读 下载PDF
实现直接数字频率合成器的三种技术方案 被引量:54
9
作者 姜田华 《电子技术应用》 北大核心 2004年第3期1-3,共3页
押讨论了DDS的工作原理及性能特点,介绍了目前实现DDS常用的三种技术方案,并对各方案的特点作了简单的说明。
关键词 押直接数字频率合成器 相位累加器 信号源 现场可编程门阵列
在线阅读 下载PDF
基于FPGA的直接数字频率合成器的设计和实现 被引量:12
10
作者 周俊峰 陈涛 《国外电子元器件》 2003年第1期4-6,共3页
介绍了Altera公司的FPGA器件ACEXEP1K50的主要特点 ,给出了由ACEXEP1K50实现直接数字频率合成的工作原理、设计思路、电路结构和改进优化方法。
关键词 FPGA 直接数字频率合成器 DDS 现场可编程门阵列 ACEX EP1K50
在线阅读 下载PDF
应用于GPS频率综合器的可编程分频器的设计 被引量:1
11
作者 陈莹梅 景永康 章丽 《高技术通讯》 CAS CSCD 北大核心 2011年第4期434-437,共4页
设计了应用于全球定位系统(GPS)1.2GHz频率综合器中的可编程分频器。该分频器可实现600-700范围的分频比,并利用改进的均匀分频算法使分频输出波形的占空比更加理想。设计采用SMIC 0.18μm CMOS工艺标准单元的半定制设计方法,按... 设计了应用于全球定位系统(GPS)1.2GHz频率综合器中的可编程分频器。该分频器可实现600-700范围的分频比,并利用改进的均匀分频算法使分频输出波形的占空比更加理想。设计采用SMIC 0.18μm CMOS工艺标准单元的半定制设计方法,按照标准数字集成电路设计流程进行设计,包括Verilog代码编写、逻辑综合、版图规划、布局布线、后端时序仿真分析等过程。该可编程分频器模块已采用SMIC 0.18μm CMOS工艺进行流片,核心芯片面积为115μm×115μm。测试结果表明,通过控制芯片预置逻辑,分频器能与控制端口相匹配,完成分频功能,实现了预期结果。 展开更多
关键词 全球定位系统(GPS) 频率综合器 可编程分频器 均匀分频算法 cmos
在线阅读 下载PDF
基于FPGA的直接数字频率合成器的实现 被引量:6
12
作者 程国兵 刘拥军 苟彦新 《电子工程师》 2003年第12期25-26,59,共3页
由于直接数字频率合成器(DDS)具有其它频率合成器无法比拟的优势而受到青睐。介绍了DDS的基本原理和特点,以及利用现场可编程门阵列(FPGA)实现DDS的过程,给出了基于MATLAB仿真语言的波形仿真结果,利用FPGA器件设计DDS,大大地简化了电路... 由于直接数字频率合成器(DDS)具有其它频率合成器无法比拟的优势而受到青睐。介绍了DDS的基本原理和特点,以及利用现场可编程门阵列(FPGA)实现DDS的过程,给出了基于MATLAB仿真语言的波形仿真结果,利用FPGA器件设计DDS,大大地简化了电路设计过程,缩短了调试时间,提高了可靠性,FPGA的可编程性为修改、添加和优化DDS的功能提供了方便。 展开更多
关键词 FPGA 直接数字频率合成器 DDS 现场可编程门阵列 MATLAB 波形仿真
在线阅读 下载PDF
基于FPGA的直接数字频率合成器的设计和实现 被引量:5
13
作者 周俊峰 陈涛 《电子工程师》 2002年第8期34-36,共3页
介绍了利用 Altera的 FPGA器件 (ACEX EP1K5 0 )实现直接数字频率合成器的工作原理、设计思路。
关键词 FPGA 数字频率合成器 直接数字频率合成 现场可编程门阵列
在线阅读 下载PDF
零中频WLAN收发信机频率合成器设计
14
作者 徐勇 王志功 《中国集成电路》 2003年第54期24-27,共4页
本文论述了一种应用于802.11a 无线局域网(WLAN)收发信机频率合成器的设计方案,其中前置分频器最高频率5GHz。所有分频器采用 TSMC 0.18μm CMOS 工艺设计模拟,在输入频率为5GHz,电源电压1.8V 条件下总体功耗仅7.8mA。
关键词 无线局域网 WLAN 收发信机 频率合成器 cmos工艺设计 射频电路
在线阅读 下载PDF
一种用于导航接收机的小数分频锁相式频率合成器 被引量:2
15
作者 夏怡 张晓林 韩冰杰 《遥测遥控》 2015年第2期54-60,共7页
设计一种应用于双系统卫星导航接收机射频前端芯片的CMOS小数分频锁相环频率合成器,它由压控振荡器、鉴频鉴相器、电荷泵、环路滤波器、分频器以及Σ-Δ调制器构成。设计基于SMIC0.18μm 1P6MRF CMOS工艺实现。后仿真结果表明,频率合成... 设计一种应用于双系统卫星导航接收机射频前端芯片的CMOS小数分频锁相环频率合成器,它由压控振荡器、鉴频鉴相器、电荷泵、环路滤波器、分频器以及Σ-Δ调制器构成。设计基于SMIC0.18μm 1P6MRF CMOS工艺实现。后仿真结果表明,频率合成器输出频率范围约为1.1GHz^1.6GHz,锁定时间为9μs,具有良好的相位噪声性能,可为射频前端芯片提供本振信号。 展开更多
关键词 频率合成器 锁相环 cmos 小数分频 ∑-△调制
在线阅读 下载PDF
可编程程宽频带合成函数发生器 被引量:1
16
作者 唐泽荷 朱安东 +1 位作者 高化民 蔡启仲 《电子技术应用》 北大核心 1990年第3期18-21,共4页
本文提出一种采用MCS—51系列单片机8031组装的智能化仪器的设计思想,以及小数频率合成器在函数发生器中的应用。函数发生器的智能化及波形合成技术代表了该领域的发展方向。该仪器频带宽,各项技术指标先进,频率分辨率及稳定度都较高,... 本文提出一种采用MCS—51系列单片机8031组装的智能化仪器的设计思想,以及小数频率合成器在函数发生器中的应用。函数发生器的智能化及波形合成技术代表了该领域的发展方向。该仪器频带宽,各项技术指标先进,频率分辨率及稳定度都较高,频率选择、功能切换全部采用软开关实现。如果配备IEEE—488标准接口系统及相应的控制软件,可与计算机组成自动测试系统。 展开更多
关键词 频率合成器 可编程 函数发生器
全文增补中
可编程的平板显示时序控制器的设计
17
作者 李雅静 郑宏兴 +1 位作者 周锎 李雅琴 《液晶与显示》 CAS CSCD 北大核心 2007年第6期746-751,共6页
介绍了一种可编程的平板显示时序控制器的设计。它可以在视频信号源同步信号和外部时钟信号的控制下,根据平板显示器件的分辨率、场刷新频率、数据驱动电路结构等具体条件输出不同频率的时钟、行场同步信号和其他辅助信号。它主要包括... 介绍了一种可编程的平板显示时序控制器的设计。它可以在视频信号源同步信号和外部时钟信号的控制下,根据平板显示器件的分辨率、场刷新频率、数据驱动电路结构等具体条件输出不同频率的时钟、行场同步信号和其他辅助信号。它主要包括两个串行控制总线接口、锁相频率合成器、扫描时序状态寄存器和扫描时序发生电路4部分。锁相频率合成器的设计采用了内、外两分频器的结构,可以合成多种时钟频率,从而满足平板显示器640×480、800×600、1024×768、1280×1024、1600×1200、1920×1080和1280×720七种频率分辨率,50Hz、60Hz、75Hz、85Hz和100Hz五种场刷新频率,双通道和四通道两种数据电路驱动结构的需要。 展开更多
关键词 平板显示器 锁相频率合成器 可编程
在线阅读 下载PDF
MC44802作为高速可编程分频器的应用
18
作者 周卫星 《电子技术应用》 北大核心 1998年第6期56-56,63,共2页
给出了利用MC44802作为高速可编程分频器的设置方法和编程实例。
关键词 频率合成器 MC44802 可编程分频器
在线阅读 下载PDF
可扩展分频比范围的射频可编程分频器设计 被引量:4
19
作者 杨扬 陈文宣 +1 位作者 魏鲁 唐俊 《固体电子学研究与进展》 CAS CSCD 北大核心 2016年第5期393-397,418,共6页
介绍了一种可扩展分频比范围的射频可编程分频器,该电路包括输入放大器、前置2分频电路、4级除2/除3分频单元和15位可编程计数器。该分频器应用于频率合成器中,采用0.35μm BiCMOS工艺实现,电源电压3.3V,电源电流80mA。射频输入12GHz时... 介绍了一种可扩展分频比范围的射频可编程分频器,该电路包括输入放大器、前置2分频电路、4级除2/除3分频单元和15位可编程计数器。该分频器应用于频率合成器中,采用0.35μm BiCMOS工艺实现,电源电压3.3V,电源电流80mA。射频输入12GHz时灵敏度-10~10dBm。分频比从16到219-1可调。 展开更多
关键词 电流模逻辑 可编程分频器 频率合成器 锁相环 集成电路
在线阅读 下载PDF
AD9914:3.5GSPS直接数字合成器解决方案 被引量:1
20
《世界电子元器件》 2013年第4期11-13,共3页
AD9914是一个直接数字合成器(DDS),具有一个12位DAC。AD9914采用先进的DDS技术,再加上内部高速,高性能DAC,是一个数字可编程的,完善的高频合成器。它能够产生高达1.4 GHz的频率捷变模拟输出正弦波的波形。AD9914实现了快速跳频和精细... AD9914是一个直接数字合成器(DDS),具有一个12位DAC。AD9914采用先进的DDS技术,再加上内部高速,高性能DAC,是一个数字可编程的,完善的高频合成器。它能够产生高达1.4 GHz的频率捷变模拟输出正弦波的波形。AD9914实现了快速跳频和精细调谐分辨率(64位可编程模数模式)。此外,AD9914还提供了快速的相位和振幅跳跃能力。 展开更多
关键词 直接数字合成器 DDS技术 模拟输出 频率捷变 快速跳频 DAC 可编程 正弦波
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部