期刊文献+
共找到382篇文章
< 1 2 20 >
每页显示 20 50 100
采用嵌入式处理器与可编程逻辑阵列的分布式圆机控制系统设计 被引量:3
1
作者 李军 周炯 王起文 《纺织学报》 EI CAS CSCD 北大核心 2015年第1期147-151,共5页
为提高国产高档针织圆机的控制技术,针对现有圆机控制系统因采用集中式控制方式而存在系统扩展性较差,稳定性不够,控制对象复杂多样等问题,采用集中管理分散控制的分布式层次化结构体系,运用嵌入式控制技术,使用模块化电路设计方法,开... 为提高国产高档针织圆机的控制技术,针对现有圆机控制系统因采用集中式控制方式而存在系统扩展性较差,稳定性不够,控制对象复杂多样等问题,采用集中管理分散控制的分布式层次化结构体系,运用嵌入式控制技术,使用模块化电路设计方法,开发了一种基于嵌入式处理器STM32与可编程逻辑阵列(FPGA)的分布式圆机控制系统。实际应用表明,该系统不仅实现了圆机控制系统的所有功能,而且具有系统稳定性高,可扩展性好,控制容易等特点,从而极大地提高了控制系统的实时性。 展开更多
关键词 圆机控制系统 分布式控制 嵌入式处理器 可编程逻辑阵列
在线阅读 下载PDF
一种密码专用可编程逻辑阵列的分组密码能效模型及其映射算法 被引量:3
2
作者 李伟 高嘉浩 +1 位作者 杜怡然 陈韬 《电子与信息学报》 EI CSCD 北大核心 2021年第5期1372-1380,共9页
密码专用可编程逻辑阵列(CSPLA)是一种数据流驱动的密码处理结构,该文针对不同规模的阵列结构和密码算法映射实现能效关系的问题,首先以CSPLA的特定硬件结构为基础,以分组密码的高能效实现为切入点,建立基于该结构的分组密码算法映射能... 密码专用可编程逻辑阵列(CSPLA)是一种数据流驱动的密码处理结构,该文针对不同规模的阵列结构和密码算法映射实现能效关系的问题,首先以CSPLA的特定硬件结构为基础,以分组密码的高能效实现为切入点,建立基于该结构的分组密码算法映射能效模型并分析影响能效的相关因素,然后进一步根据阵列结构上算法映射的基本过程提出映射算法,最后选取几种典型的分组密码算法分别在不同规模的阵列进行映射实验。结果表明越大的规模并不一定能够带来越高的能效,为取得映射的最佳能效,阵列的规模参数应当与具体的硬件资源限制和密码算法运算需求相匹配,C S P L A规模为4×4~4×6时映射取得最优能效,A E S算法最优能效为33.68 Mbps/mW,对比其它密码处理结构,CSPLA具有较优的能效特性。 展开更多
关键词 密码专用可编程逻辑阵列 分组密码 能效 映射
在线阅读 下载PDF
基于小波和可编程逻辑阵列的爆震控制 被引量:1
3
作者 王彦岩 杨建国 +1 位作者 宋宝玉 张琨 《上海交通大学学报》 EI CAS CSCD 北大核心 2010年第10期1367-1371,共5页
为提高汽油机爆震检测和控制精度,将离散小波变换算法和基于FPGA(Field-Program-mable Gate Array)的数字信号处理技术应用于爆震控制中.利用离散小波变换从汽油机的振动信号中提取出了轻微爆震特征,提出一种根据小波子带信号相对能量... 为提高汽油机爆震检测和控制精度,将离散小波变换算法和基于FPGA(Field-Program-mable Gate Array)的数字信号处理技术应用于爆震控制中.利用离散小波变换从汽油机的振动信号中提取出了轻微爆震特征,提出一种根据小波子带信号相对能量大小来评价爆震强度的指标和一种基于爆震反馈的点火提前角的控制策略.建立了基于小波算法的爆震控制模型,并进行了仿真实验验证,且将该模型在FPGA硬件上实现.结果表明:基于小波和FPGA的爆震控制方法能准确诊断出爆震,且适合于实时控制,能使汽油机在轻微爆震区工作,有利于提高汽油机的性能. 展开更多
关键词 汽油机 爆震控制 小波变换 可编程逻辑阵列
在线阅读 下载PDF
可编程逻辑阵列(PLA)自动版图生成器
4
作者 胡建萍 严晓浪 +1 位作者 董晨皓 朱彭遐 《电子学报》 EI CAS CSCD 北大核心 1995年第11期90-92,共3页
可编程逻辑阵列PLA自动版图生成器可以使设计者快速地得到宏单元,从电路盒物理版图的细节中解放出来。因PLA较低的设计费用和可编程的特点,生成器对于实现电路中的控制部分十分有效。PLA自动版图生成器在国内首次实现了PL... 可编程逻辑阵列PLA自动版图生成器可以使设计者快速地得到宏单元,从电路盒物理版图的细节中解放出来。因PLA较低的设计费用和可编程的特点,生成器对于实现电路中的控制部分十分有效。PLA自动版图生成器在国内首次实现了PLA由逻辑输入到版图生成的自动设计。 展开更多
关键词 可编程逻辑阵列 版图生成器 版图编辑器
在线阅读 下载PDF
多值DYL可编程逻辑阵列及其复杂性 被引量:2
5
作者 肖永新 彭海良 《计算机学报》 EI CSCD 北大核心 1995年第5期394-400,共7页
本文提出一种采用多元逻辑电路(DYL)的多值可编程逻辑阵列.该阵列由输入译码器,二值“或非”阵列,二值“或”阵列及输出译码器四部分组成,具有规则的形状和简单的结构,并且易于实现超大规模集成.此外还讨论了该阵列的逻辑设... 本文提出一种采用多元逻辑电路(DYL)的多值可编程逻辑阵列.该阵列由输入译码器,二值“或非”阵列,二值“或”阵列及输出译码器四部分组成,具有规则的形状和简单的结构,并且易于实现超大规模集成.此外还讨论了该阵列的逻辑设计和结构复杂性.用这种阵列实现一个任意p值n变量函数,所需的最大存储单元数为:n(P-1)Pn+(P-1)2Pn-1. 展开更多
关键词 多值逻辑 可编程逻辑阵列 逻辑设计
在线阅读 下载PDF
基于可编程逻辑阵列的速调管预失真模型
6
作者 谢春杰 唐雷雷 +3 位作者 梁钰 冯光耀 王琳 周泽然 《强激光与粒子束》 CAS CSCD 北大核心 2022年第3期132-137,共6页
合肥红外自由电子激光(IR-FEL)是一个工作在中红外和远红外波段的自由电子激光装置,为达到其设计指标,需要使用低电平系统(LLRF)对加速腔内加速场的幅度和相位进行监测和控制。但是速调管的输入输出非线性特性,使得近饱和区控制增益降低... 合肥红外自由电子激光(IR-FEL)是一个工作在中红外和远红外波段的自由电子激光装置,为达到其设计指标,需要使用低电平系统(LLRF)对加速腔内加速场的幅度和相位进行监测和控制。但是速调管的输入输出非线性特性,使得近饱和区控制增益降低,导致了反馈效率的降低。设计了基于可编程逻辑阵列(FPGA)的预失真模型对速调管的幅度非线性特性进行修正,并且对2048节点直接查找表算法和32节点线性插值查找表算法进行了比较和在线实验。比较结果显示,在准确度满足要求情况下,直接查找表算法比线性插值查找表算法延迟减少25%,并且资源消耗量要少于线性插值查找表算法。采用基于直接查找表算法的预失真模块在东芝E3729型号速调管上进行了反馈效率的比较,添加预失真模块后反馈效率提高了43%。 展开更多
关键词 红外自由电子激光 直线加速器 预失真 速调管 低电平系统 可编程逻辑阵列
在线阅读 下载PDF
可编程门阵列WM-TDLAS气体检测系统设计及应用 被引量:6
7
作者 张鑫 邱海峰 +2 位作者 兰嘉琪 胡琴 张贺 《光电工程》 CAS CSCD 北大核心 2024年第4期77-86,共10页
本文基于可编程逻辑门阵列(field programmable gate array,FPGA)快速处理数字信号及多线程优势,结合波长调制可调谐半导体激光吸收光谱(WM-TDLAS)技术,研制可编程门阵列WM-TDLAS二氧化碳浓度检测系统。根据应用功能需求,利用FPGA芯片... 本文基于可编程逻辑门阵列(field programmable gate array,FPGA)快速处理数字信号及多线程优势,结合波长调制可调谐半导体激光吸收光谱(WM-TDLAS)技术,研制可编程门阵列WM-TDLAS二氧化碳浓度检测系统。根据应用功能需求,利用FPGA芯片的逻辑门阵列可编程特性,设计了具备信号采集及调制、谐波解调功能的数字化锁相放大器(digital lock-in amplifier,DLIA)。为验证其性能进行谐波提取测试、Q值、抗噪声实验,结果表明目标频率提取线性度达99.99%,Q值可达45。在对不同信噪比信号进行谐波提取实验中,当信噪比为43 dB时,均值最大相对误差仅为0.91%。采用中心波长1572 nm分布式反馈激光器作为光源,覆盖选定的6360 cm−1处吸收线,密集多通气体吸收池有效光程14 m,开展了气体浓度检测实验。系统检测浓度与二次谐波幅值拟合线性度为99.982%,通过提升扫描波长频率,系统可在0.1 s获取浓度值。艾伦(Allan)方差结果表明,当积分时间为44 s时,系统的检测下限为1.86 ppm。实验结果表明,该可编程门阵列WM-TDLAS检测系统具有检测精度高、响应速度快、稳定性强和小型化的特点,可用于实际应用中浓度实时监测。 展开更多
关键词 光谱学 可编程逻辑阵列 波长调制光谱 数字锁相放大器 气体检测
在线阅读 下载PDF
基于现场可编程逻辑门阵列的多优先级改进型载波感知多址协议在Ad Hoc网络中的实现和性能 被引量:2
8
作者 丁洪伟 陆旭 +2 位作者 杨志军 保利勇 柳虔林 《兵工学报》 EI CAS CSCD 北大核心 2020年第9期1837-1847,共11页
Ad Hoc网络因为无需架设网络设施、抗毁性强等特点,常用于军事领域和一些极端自然环境中。媒体访问控制层的随机多址协议在Ad Hoc网络中有着重要的应用,而多址协议的时延和可靠性是制约Ad Hoc网络传输质量的关键性因素。针对这两个关键... Ad Hoc网络因为无需架设网络设施、抗毁性强等特点,常用于军事领域和一些极端自然环境中。媒体访问控制层的随机多址协议在Ad Hoc网络中有着重要的应用,而多址协议的时延和可靠性是制约Ad Hoc网络传输质量的关键性因素。针对这两个关键性因素,改进传统的随机多址接入控制协议,设计改进型三维概率载波感知多址(CSMA)协议模型,可保证在到达率较高情况下依然具有较好的吞吐量,并进一步改善协议可靠性。为不同的发送节点设定不同的优先级,实现区分服务,进而增强信道资源的有效利用。结果表明:与传统的1坚持CSMA协议比较,改进型三维概率CSMA协议减少了时延且吞吐量最大值增长24.34%;根据协议原理设计基于现场可编程逻辑门阵列的多优先级改进型三维概率CSMA协议的硬件系统,可以提高Ad Hoc网络传输的可靠性。 展开更多
关键词 多优先级改进型载波感知多址 可编程逻辑阵列 Ad Hoc网络 媒体访问控制 随机多址 三维概率载波感知多址 多优先级 吞吐量 时延
在线阅读 下载PDF
可编程逻辑器件在定时控制电路中的应用
9
作者 卢庆利 《南京邮电学院学报》 1998年第3期91-94,共4页
介绍了用ISP可编程逻辑器件设计的一种器件少、可靠性高、实用性强的广告灯箱定时控制电路,详细阐述了其设计思路、硬件原理及ISP可编程逻辑器件的使用技术。
关键词 可编程逻辑阵列 定时电路 电子电路 设计
在线阅读 下载PDF
一种用于可编程逻辑的阵列的单粒子翻转试验系统设计研究
10
作者 包朝伟 温长清 +1 位作者 杨振华 王佩宁 《科学技术与工程》 北大核心 2014年第29期212-214,248,共4页
单粒子翻转(SEU)试验是测试FPGA芯片抗单粒子翻转性能的重要方法。提出了一种用于测试FPGA芯片抗单粒子翻转性能的试验系统;该系统通过比对待测FPGA芯片输出数据序列和正确数据来判断是否发生数据翻转。如果发生数据翻转,则进一步统计... 单粒子翻转(SEU)试验是测试FPGA芯片抗单粒子翻转性能的重要方法。提出了一种用于测试FPGA芯片抗单粒子翻转性能的试验系统;该系统通过比对待测FPGA芯片输出数据序列和正确数据来判断是否发生数据翻转。如果发生数据翻转,则进一步统计翻转次数和翻转性质,从而能够较全面的测试FPGA芯片的抗单粒子翻转性能。运用该试验系统对某款FPGA芯片进行了单粒子翻转试验,测试结果显示该试验系统能够正确评估被测芯片的抗单粒子翻转性能。 展开更多
关键词 单粒子翻转 可编程逻辑阵列 试验系统
在线阅读 下载PDF
“可编程阵列逻辑”(GAL)器件编程规律的研究
11
作者 苏红涛 黄开榜 +1 位作者 王永章 刘华明 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 1996年第4期92-95,共4页
针对“可编程阵列逻辑”(GAL)编程过程中出现的错误,进行了分析,给出了一套编程规则.利用这套规则可充分开发芯片的功能,有效地指导用户对GAL编程.
关键词 可编程阵列逻辑 编程规律 可编程逻辑芯片
在线阅读 下载PDF
基于逻辑查阅表和多路开关库的现场可编程门逻辑的延时优化
12
作者 卢爱国 Eric Dagless 《南京邮电学院学报》 北大核心 1996年第1期41-45,共5页
早先对FPGA的延迟优化工作主要集中在减少关键路径中各元胞块的级数,但缺少用以控制元胞块增加的有效方法。在FPGA的情况下,所使用的元胞块数量也会在很大程度上影响布线后的最终延迟,因为大多数延迟是由存在的可编程互连所... 早先对FPGA的延迟优化工作主要集中在减少关键路径中各元胞块的级数,但缺少用以控制元胞块增加的有效方法。在FPGA的情况下,所使用的元胞块数量也会在很大程度上影响布线后的最终延迟,因为大多数延迟是由存在的可编程互连所引起的布线延迟。文中讨论了两类FPGA即基于查阅表的FPGA和基于多路开关复用器的FPGA的延迟优化,提出了可用于逻辑优化阶段的一种新的延迟优化方法,可以解决元胞块组数的减少与元胞块数的增加之间的矛盾。已经完成了一组试验例子,以证明所提出的方法的有效性。 展开更多
关键词 神经网络 多层布线 可编程逻辑阵列
在线阅读 下载PDF
可编程的VXI总线消息基接口芯片设计与实现
13
作者 马海潮 高梅国 +1 位作者 毛二可 韩月秋 《系统工程与电子技术》 EI CSCD 1998年第12期94-97,共4页
本文介绍了用大规模可编程逻辑器件设计和实现VXI总线消息基接口芯片。该接口芯片具有中断RORA、A16/D16、A24/D32及块传输能力,传输速率高达20MB/s。由于采用可重配置可编程逻辑器件,故很易实现VXI总... 本文介绍了用大规模可编程逻辑器件设计和实现VXI总线消息基接口芯片。该接口芯片具有中断RORA、A16/D16、A24/D32及块传输能力,传输速率高达20MB/s。由于采用可重配置可编程逻辑器件,故很易实现VXI总线A32/D32的能力。 展开更多
关键词 可编程逻辑阵列 接口电路 芯片 VXI总线
在线阅读 下载PDF
改进Camshift算法实时目标跟踪实现
14
作者 严飞 徐龙 +2 位作者 陈佳宇 姜栋 刘佳 《计算机工程与设计》 北大核心 2025年第1期314-320,F0003,共8页
为解决Camshift目标跟踪算法在跟踪目标遮挡时陷入局部最大值、跟踪目标快速移动导致跟踪丢失以及光照变化影响跟踪精度一系列问题,提出一种改进Camshift目标跟踪算法。利用自适应权重与H通道特征提取模板,融合Kalman滤波算法并引入巴... 为解决Camshift目标跟踪算法在跟踪目标遮挡时陷入局部最大值、跟踪目标快速移动导致跟踪丢失以及光照变化影响跟踪精度一系列问题,提出一种改进Camshift目标跟踪算法。利用自适应权重与H通道特征提取模板,融合Kalman滤波算法并引入巴氏距离遮挡判别法。非遮挡时,使用Kalman预测调整跟踪搜索区域;遮挡时,使用Kalman预测跟踪。实验结果表明,将改进后算法部署于FPGA硬件平台能够准确地跟踪快速运动、遮挡干扰目标,在1920×1080分辨率下理论跟踪帧率为98.17帧/s,对1080p@60 Hz以及多种分辨率视频输入下平均跟踪重叠率达到84.68%。 展开更多
关键词 目标跟踪 实时 图像处理 硬件加速 卡尔曼滤波 直方图 现场可编程逻辑阵列
在线阅读 下载PDF
应用于eFPGA的乘加运算单元设计
15
作者 李春锋 卢丽珍 +2 位作者 余彬 舒毅 范迪 《山东科技大学学报(自然科学版)》 北大核心 2025年第2期104-114,共11页
针对当前嵌入式可编程逻辑阵列(eFPGA)中实现神经网络模型时资源利用率低的问题,提出一种新型乘加运算单元设计结构,以提升乘加单元资源利用率,充分发挥eFPGA高空间并行性。乘加运算单元在保留传统eFPGA的数字信号处理单元核心乘加功能... 针对当前嵌入式可编程逻辑阵列(eFPGA)中实现神经网络模型时资源利用率低的问题,提出一种新型乘加运算单元设计结构,以提升乘加单元资源利用率,充分发挥eFPGA高空间并行性。乘加运算单元在保留传统eFPGA的数字信号处理单元核心乘加功能基础上,增加了对常用INT8/16/32量化位宽数据的单指令多数据SIMD运算结构支持,并对位宽扩展后的部分积生成器、压缩树分割方法及并行前缀加法器结构进行了优化,以降低核心乘加单元通路延迟。乘加运算单元采用UMC 28 nm工艺实现,仿真与实验结果表明,乘加单元满足功能正确性要求,在神经网络应用测试电路综合结果上的资源利用率提升1.37~3.05倍。 展开更多
关键词 嵌入式可编程逻辑阵列 数字运算单元 乘加器 BOOTH算法
在线阅读 下载PDF
基于FPGA阵列的超大规模SoC验证平台 被引量:3
16
作者 凌翔 胡剑浩 王剑 《系统仿真学报》 EI CAS CSCD 北大核心 2007年第9期1967-1970,共4页
介绍了超大规模片上系统(SoC)验证平台的设计与实现。该验证平台采用多片现场可编程逻辑门阵列(FPGA)构成超大规模FPGA阵列,针对SoC的典型特点设计了平台拓扑结构和组成单元。该验证平台仿真规模大、互连资源丰富、工作频率高、扩展灵... 介绍了超大规模片上系统(SoC)验证平台的设计与实现。该验证平台采用多片现场可编程逻辑门阵列(FPGA)构成超大规模FPGA阵列,针对SoC的典型特点设计了平台拓扑结构和组成单元。该验证平台仿真规模大、互连资源丰富、工作频率高、扩展灵活。应用实例表明该平台具有良好的实用价值。 展开更多
关键词 片上系统 验证平台 仿真 现场可编程逻辑阵列 原型验证 软硬件协同仿真
在线阅读 下载PDF
面向输电线路边缘智能的硬件加速设计 被引量:1
17
作者 张树华 王继业 +2 位作者 赵传奇 陈宏铭 郭咏雯 《计算机工程》 北大核心 2025年第2期213-222,共10页
近年来,随着输电物联网的发展,输电线路在线监测成为重点建设项目,但嵌入式平台的计算能力和功耗问题影响了输电线路可视化的实现。为解决这些问题,研究计算资源和存储资源高度融合的存内计算优化技术。首先,设计了一种轻量级神经网络,... 近年来,随着输电物联网的发展,输电线路在线监测成为重点建设项目,但嵌入式平台的计算能力和功耗问题影响了输电线路可视化的实现。为解决这些问题,研究计算资源和存储资源高度融合的存内计算优化技术。首先,设计了一种轻量级神经网络,专用于输电线路目标识别,有效降低了资源利用率;其次,提出一种适用于卷积神经网络(CNN)的现场可编程逻辑门阵列(FPGA)计算架构,基于超轻量化异常目标识别神经网络算法,结合特征图输出复用和乒乓机制等优化策略,大幅提升了嵌入式平台的运行帧率并降低了资源占用率;最后,利用层融合技术、多通道传输和网络参数重排等策略,优化了嵌入式平台的功耗,提升了能效比。实验结果表明,FPGA加速器在175 MHz主频下工作时,功耗低于3.5 W,在输电线路数据集上的识别帧率达到33帧/s,与其他方案相比,在资源利用率、帧率和能效比方面均有显著提升。 展开更多
关键词 人工智能加速 现场可编程逻辑阵列(FPGA) YOLOv3网络 RISC-V硬核 卷积神经网络
在线阅读 下载PDF
新型逻辑系统平台的保护与监测系统数据通信设计 被引量:3
18
作者 徐智 雷晴 《核电子学与探测技术》 CAS 北大核心 2015年第5期462-467,共6页
先进逻辑系统是西屋公司开发并通过NRC认证的新一代基于FPGA技术的1E级仪控平台。为了能够应用该先进平台来开发保护与监测系统并降低取证的难度,基于该平台的特性以及在两个核电厂保护系统部分功能模块替换工程的实践,利用认证卡件点... 先进逻辑系统是西屋公司开发并通过NRC认证的新一代基于FPGA技术的1E级仪控平台。为了能够应用该先进平台来开发保护与监测系统并降低取证的难度,基于该平台的特性以及在两个核电厂保护系统部分功能模块替换工程的实践,利用认证卡件点对点单向通信功能,设计了全新的基于ALS平台的系统架构,解决了平台无机架间专用总线通信卡件及维护站离线时机架间通信问题,分析表明该设计满足保护与监测系统各模块间的通信需求,可应用于实际工程。 展开更多
关键词 先进逻辑系统 保护与监测系统 现场可编程逻辑阵列 数据通信 点对点连接 总线
在线阅读 下载PDF
脉冲阶梯调制高压电源快恢复技术
19
作者 李春林 毛晓惠 +6 位作者 李青 王雅丽 范臻圆 夏于洋 张锦涛 王英翘 蔡一鸣 《强激光与粒子束》 北大核心 2025年第3期36-41,共6页
中性束注入加热是磁约束聚变实验中有效的加热手段,离子源在实验运行过程中出现打火情况就终止离子束的引出,降低了中性束离子源束的引出效率与功率。离子源在发生异常情况时为延长离子源束的引出,开展高压电源快恢复技术研究,即通过再... 中性束注入加热是磁约束聚变实验中有效的加热手段,离子源在实验运行过程中出现打火情况就终止离子束的引出,降低了中性束离子源束的引出效率与功率。离子源在发生异常情况时为延长离子源束的引出,开展高压电源快恢复技术研究,即通过再次运行高压电源重新进行束的引出。针对快恢复技术,采用PXIe-8861处理器、PXIe-7820R可编程逻辑门阵列硬件板卡,基于PXIExpress技术研制了一套快恢复控制系统。控制系统采用心跳包机制进行板卡及通讯状态监测,具有客户端及上位机两种参数配置方法,满足在线/离线数据查看与分析功能。通过上位机模式配置,控制系统支持电压、个数控制,满足调制、快恢复、单次等多种工作模式。在兆瓦级强离子源上开展测试结果表明,控制系统操作界面简洁,逻辑结构设计清晰,满足多种控制模式,并通过重启高压电源进行束引出,提高了实验过程离子源束的引出功率。 展开更多
关键词 中性束 快恢复 可编程逻辑阵列 控制器 PXIExpress
在线阅读 下载PDF
HL-3装置电子回旋长脉冲高压电源及控制系统研制
20
作者 李春林 毛晓惠 +4 位作者 李青 王雅丽 夏于洋 范臻圆 王英翘 《强激光与粒子束》 北大核心 2025年第3期145-150,共6页
为了开展高参数物理研究,研制了满足脉冲发电机组、电网供电需求的长脉冲开关电源模块及控制系统。电源模块通过改变交流接线端接线方式进行模块供电类型切换,通过内置的软启电路减小模块充电过程中浪涌电流冲击对电网及开关的影响,模... 为了开展高参数物理研究,研制了满足脉冲发电机组、电网供电需求的长脉冲开关电源模块及控制系统。电源模块通过改变交流接线端接线方式进行模块供电类型切换,通过内置的软启电路减小模块充电过程中浪涌电流冲击对电网及开关的影响,模块控制器满足两种运行方式下的保护、驱动、状态监测设计需求。控制系统采用单片机及可编程逻辑门阵列架构,具有液晶屏本地/上位机远程两种控制功能。在单片机中采用集成电路总线扩展IO的方式实现软启控制、监测功能,减少数据传输链路及系统的复杂性;在可编程逻辑门阵列中实现电源的控制算法,并通过电平信号转换处理,统一了光电转换箱接口设计。在搭建的测试条件下测试结果表明,模块及控制系统设计满足要求,电源实现80kV/100s/20A输出参数测试及保护实验测试。 展开更多
关键词 高压电源 微控制器 现场可编程逻辑阵列 集成电路总线
在线阅读 下载PDF
上一页 1 2 20 下一页 到第
使用帮助 返回顶部