期刊文献+
共找到13篇文章
< 1 >
每页显示 20 50 100
嵌入式可编程存储器设计中的“选择性寄存”方法 被引量:3
1
作者 蔡刚 杨海钢 《电子与信息学报》 EI CSCD 北大核心 2009年第11期2762-2766,共5页
该文提出一种"选择性寄存"的方法用于解决同步双端口存储器IP同时对同一地址进行读写操作时造成的读出数据丢失的问题。利用该方法,通过使用同步双端口存储器IP和标准单元来设计嵌入式可编程存储器,可减小设计的复杂度、增强... 该文提出一种"选择性寄存"的方法用于解决同步双端口存储器IP同时对同一地址进行读写操作时造成的读出数据丢失的问题。利用该方法,通过使用同步双端口存储器IP和标准单元来设计嵌入式可编程存储器,可减小设计的复杂度、增强设计的可移植性,从而大大缩短嵌入式可编程存储器的开发周期。该文设计的嵌入式可编程存储器采用SMIC 0.18 μm 1P6M CMOS工艺流片。测试结果表明,与相近工艺尺寸、相同存储容量的全定制嵌入式可编程存储器相比,它们在功能上兼容,在性能上相当。 展开更多
关键词 嵌入式可编程存储器 选择性寄存 存储器IP 标准单元
在线阅读 下载PDF
嵌入式可编程存储器中的字宽配置实现
2
作者 蔡刚 杨海钢 《中国科学院研究生院学报》 CAS CSCD 北大核心 2009年第4期563-568,共6页
提出了一种利用同步双端口存储器IP和标准单元来实现嵌入式可编程存储器中的字宽配置的方案以降低设计的复杂性,提高设计效率.通过寄存输出控制信号来优化嵌入式可编程存储器混合宽度配置的实现结构以增强读出数据的稳定性.对比试验表明... 提出了一种利用同步双端口存储器IP和标准单元来实现嵌入式可编程存储器中的字宽配置的方案以降低设计的复杂性,提高设计效率.通过寄存输出控制信号来优化嵌入式可编程存储器混合宽度配置的实现结构以增强读出数据的稳定性.对比试验表明,优化后的结构还有利于提高复杂实现电路的性能.该优化结构的嵌入式可编程存储器已在SMIC 0.18μm 1P6M CMOS工艺线上流片.测试结果表明,其读出数据具有良好的稳定性,在读出时间方面与相近工艺、相同存储容量的采用全定制方法设计的商用嵌入式可编程存储器相当. 展开更多
关键词 嵌入式可编程存储器 字宽配置 存储器IP 标准单元
在线阅读 下载PDF
多次可编程非易失性存储器的数据保持能力测试及其激活能分析 被引量:3
3
作者 王宇龙 王明 《半导体技术》 CAS 北大核心 2022年第1期65-69,共5页
基于180 nm BCD工艺平台设计开发了32 Kibit的多次可编程(MTP)非易失性存储器(NVM)。详细描述了存储单元的结构设计特点、操作机理及影响非易失性的关键因素。测试并量化了其在高温条件下的数据保持能力,并根据Arrhenius模型设计了高温... 基于180 nm BCD工艺平台设计开发了32 Kibit的多次可编程(MTP)非易失性存储器(NVM)。详细描述了存储单元的结构设计特点、操作机理及影响非易失性的关键因素。测试并量化了其在高温条件下的数据保持能力,并根据Arrhenius模型设计了高温老化试验,进而计算其浮栅上电荷泄漏的激活能。经过10^(4)次重复编程和擦除循环后,MTP NVM样品的高温数据保持(HTDR)能力验证结果表明该MTP NVM产品具有很好的可靠性。通过高温老化加速试验,计算出分别在100、125和150℃条件下样品的数据保持时间,并对1/T与数据保持时间曲线进行数学拟合,计算出在该180 nm BCD工艺平台下浮栅上电荷泄漏的激活能。 展开更多
关键词 嵌入式非易失性存储器(eNVM) 多次可编程(MTP)存储器 数据保持能力 Arrhenius模型 加速老化试验 激活能
在线阅读 下载PDF
爆炸闪光脉冲波形实时采集与存储系统 被引量:3
4
作者 舒雅 欧阳娴 +1 位作者 白永林 刘百玉 《光子学报》 EI CAS CSCD 北大核心 2009年第8期2112-2116,共5页
介绍了一种针对爆炸时刻的测量而设计的爆炸波形实时采集与存储系统.该系统通过可编程逻辑阵列控制模数转换器的时序来完成数据实时采集,同时将采集到的数据实时存储到闪速存储器中.数据采集存储结束后,后系统通过PC/104总线传至PC/104... 介绍了一种针对爆炸时刻的测量而设计的爆炸波形实时采集与存储系统.该系统通过可编程逻辑阵列控制模数转换器的时序来完成数据实时采集,同时将采集到的数据实时存储到闪速存储器中.数据采集存储结束后,后系统通过PC/104总线传至PC/104计算机以便进行数据的后续处理获得完整的爆炸波形来判断爆炸时刻. 展开更多
关键词 可编程逻辑阵列 闪速存储器 PC/104总线 数据采集和存储
在线阅读 下载PDF
一种SRAM-FPGA在轨重构的工程实现方案 被引量:12
5
作者 庞波 郝维宁 +2 位作者 张文峰 徐勇 朱剑冰 《航天器工程》 CSCD 北大核心 2017年第5期51-56,共6页
针对航天器电子系统在实际工程中要解决的星载资源受限、长寿命、高可靠等特殊问题,文章提出了一种基于静态随机存取存储器型现场可编程门阵列(SRAM-FPGA)在轨重构的方法及工程实施方案,对如何保证数据可靠传输与可靠存储等关键问题进... 针对航天器电子系统在实际工程中要解决的星载资源受限、长寿命、高可靠等特殊问题,文章提出了一种基于静态随机存取存储器型现场可编程门阵列(SRAM-FPGA)在轨重构的方法及工程实施方案,对如何保证数据可靠传输与可靠存储等关键问题进行了讨论,并且给出了在某卫星工程中的具体设计方案和在轨验证情况。结果表明,采取的重构设计圆满完成了目标FPGA的功能升级以及在轨实时刷新,工作稳定正常,可以为其他航天器电子系统设计提供参考。 展开更多
关键词 基于静态随机存取存储器型现场可编程门阵列 在轨重构 高可靠
在线阅读 下载PDF
PROM器件中Ni-Cr熔丝的设计
6
作者 孙承松 张丽娟 +1 位作者 陈桂梅 袁凯 《沈阳工业大学学报》 EI CAS 2006年第3期315-317,共3页
介绍了应用在PROM器件中的Ni-Cr熔丝电阻的设计.熔丝是决定PROM器件稳定性的关键元件.Ni-Cr薄膜材料有良好的半导体加工特性和温度稳定性.通过热学分析和测试实验,得到相关数据,设计出熔丝形状以及三维尺寸.再根据此集成电路器件的整体... 介绍了应用在PROM器件中的Ni-Cr熔丝电阻的设计.熔丝是决定PROM器件稳定性的关键元件.Ni-Cr薄膜材料有良好的半导体加工特性和温度稳定性.通过热学分析和测试实验,得到相关数据,设计出熔丝形状以及三维尺寸.再根据此集成电路器件的整体版图布局设计出可应用到PROM中的Ni-Cr熔丝.采用磁控溅射方法,通过控制工艺条件得到所需的薄膜厚度,经光刻形成所需图形.通过产品的读取测试实验,取得了良好的效果. 展开更多
关键词 Ni—Cr电阻 熔丝 可编程只读存储器 集成电路 设计
在线阅读 下载PDF
三维数字沙盘标准模块的设计与实现 被引量:3
7
作者 杨奇 车明 《计算机工程》 CAS CSCD 北大核心 2017年第3期51-56,共6页
为完成对三维数字沙盘机械装置的控制,设计基于嵌入式的三维数字沙盘标准模块,并针对机械装置自身硬件误差导致的行程中断异常以及突发性断电后数据丢失等问题,提出从软件角度弥补硬件行程中断误差以及预防断电的数据保护方案。硬件行... 为完成对三维数字沙盘机械装置的控制,设计基于嵌入式的三维数字沙盘标准模块,并针对机械装置自身硬件误差导致的行程中断异常以及突发性断电后数据丢失等问题,提出从软件角度弥补硬件行程中断误差以及预防断电的数据保护方案。硬件行程中断误差的弥补方案通过模拟中断过滤层,设计消抖机制和中断合法性机制,过滤杂波并判断中断的合法性,保留正确的中断脉冲,从而保证中断模块的准确响应。防断电的数据保护方案是基于EEPROM对目标数据、数据状态及模块状态的存储,通过模块状态判断是否对装置进行恢复,根据数据状态判定目标数据的有效性,为装置的恢复提供有效数据。理论分析及实验结果表明,与原始方法相比,该方案机械装置出错率降至0.5%,并在供电异常时可进行有效恢复,提高了机械装置的稳定性和可靠性。 展开更多
关键词 三维数字沙盘 硬件误差 电擦除可编程只读存储器 可靠控制 数据保护
在线阅读 下载PDF
SRAM-FPGA抗单粒子翻转方法和预估 被引量:9
8
作者 郭强 刘波 +3 位作者 司圣平 刘辉 蒋应富 张恒 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2018年第1期112-116,共5页
为解决卫星通信系统中赛灵思公司的静态随机存储器型现场可编程门阵列(Xilinx SRAMFPGA)单粒子翻转问题,提出了一种占用硬件资源少,可靠度高的抗单粒子方法.该方法使用爱特公司的现场可编程门阵列作为检测芯片,可编程只读存储器芯片存... 为解决卫星通信系统中赛灵思公司的静态随机存储器型现场可编程门阵列(Xilinx SRAMFPGA)单粒子翻转问题,提出了一种占用硬件资源少,可靠度高的抗单粒子方法.该方法使用爱特公司的现场可编程门阵列作为检测芯片,可编程只读存储器芯片存储屏蔽位文件,通过联合测试工作组模式回读Xilinx FPGA配置文件并进行校验,发现出错则重新加载配置文件,消除单粒子翻转影响.该方法已成功在轨应用于某卫星通信系统.为计算卫星通信系统的可靠度,提出使用品质因数方法预估静态随机存储器型现场可编程门阵列单粒子翻转率,并与在轨实测数据进行比较,证明使用该方法的正确性,同时计算出实际飞行轨道的单粒子翻转率系数,为其他静态随机存储器型现场可编程门阵列、存储器等芯片的单粒子翻转率预估提供数据支撑,为我国卫星通信系统可靠性研究与设计提供参考. 展开更多
关键词 静态随机存储器型现场可编程门阵列 单粒子翻转 抗单粒子翻转方法 单粒子翻转率预估
在线阅读 下载PDF
基于栅氧化层损伤EEPROM的失效分析 被引量:3
9
作者 赵扬 陈燕宁 +1 位作者 单书珊 赵明敏 《半导体技术》 CAS 北大核心 2020年第1期72-76,共5页
随着超大规模集成(VLSI)电路的发展,芯片结构及工艺变得日益复杂,同时给失效分析工作带来了挑战。内嵌式存储器作为片上系统(SOC)内部模块的重要组成部分,其具有结构复杂、密度高等特点,常规的失效分析手段难以准确定位其失效模式和机... 随着超大规模集成(VLSI)电路的发展,芯片结构及工艺变得日益复杂,同时给失效分析工作带来了挑战。内嵌式存储器作为片上系统(SOC)内部模块的重要组成部分,其具有结构复杂、密度高等特点,常规的失效分析手段难以准确定位其失效模式和机理。介绍了红外发光显微镜(EMMI)、电压衬度(VC)、去层、聚焦离子束(FIB)的分析原理及组合失效分析技术。针对传统分析手段的不足及局限性,提出了采用一种选择性刻蚀方法对栅氧化层的微小缺陷进行定位与分析。研究结果表明,该方法对分析栅氧化层击穿等缺陷损伤具有明显的优势,可以减少分析时间并提高失效分析成功率。 展开更多
关键词 电可擦可编程只读存储器(EEPROM) 失效分析 电压衬度(VC) 聚焦离子束(FIB) 栅氧化层 缺陷
在线阅读 下载PDF
一种用于TCOCXO的数据修调电路
10
作者 徐润 张春雷 +2 位作者 胡锦龙 梁科 李国峰 《半导体技术》 CAS 北大核心 2021年第7期508-513,共6页
采用VIS 0.15μm BCD工艺设计了一款应用于温度补偿恒温晶体振荡器(TCOCXO)专用集成电路(ASIC)的数据修调电路。该数据修调电路由逻辑控制电路和一种电可擦可编程只读存储器(EEPROM)构成,主要功能是完成TCOCXO ASIC中温度补偿的控制及... 采用VIS 0.15μm BCD工艺设计了一款应用于温度补偿恒温晶体振荡器(TCOCXO)专用集成电路(ASIC)的数据修调电路。该数据修调电路由逻辑控制电路和一种电可擦可编程只读存储器(EEPROM)构成,主要功能是完成TCOCXO ASIC中温度补偿的控制及实现芯片的多模式工作。与通过模拟函数发生器实现的补偿方式相比,使用该数据修调电路实现的温度补偿方法可以实现更高的补偿精度和更小的芯片面积。通过该电路对TCOCXO ASIC进行调试与配置,搭载该ASIC的晶体振荡器在温度为-40~85℃时频率-温度稳定度可达SymbolqB@5×10^(-9)。TCOCXO ASIC的测试结果表明,这种修调方法在减小芯片面积的同时可以实现更高精度的频率-温度补偿。 展开更多
关键词 温度补偿恒温晶体振荡器(TCOCXO) 数据修调 电可擦可编程只读存储器(EEPROM) 频率-温度稳定度 专用集成电路(ASIC)
在线阅读 下载PDF
Design of 32 kbit one-time programmable memory for microcontroller units 被引量:1
11
作者 JEON Hwang-gon CHOI In-hwa +1 位作者 HA Pan-bong KIM Young-hee 《Journal of Central South University》 SCIE EI CAS 2012年第12期3475-3483,共9页
A 32 kbit OTP(one-time programmable)memory for MCUs(micro-controller units)used in remote controllers was designed.This OTP memory is used for program and data storage.It is required to apply 5.5V to BL(bit-line)and 1... A 32 kbit OTP(one-time programmable)memory for MCUs(micro-controller units)used in remote controllers was designed.This OTP memory is used for program and data storage.It is required to apply 5.5V to BL(bit-line)and 11V to WL(word-line)for a OTP cell of 0.35μm ETOX(EEPROM tunnel oxide)type by MagnaChip.We use 5V transistors on column data paths to reduce the area of column data paths since they require small areas.In addition,we secure device reliability by using HV(high-voltage)transistors in the WL driver.Furthermore,we change from a static logic to a dynamic logic used for the WL driver in the core circuit.Also,we optimize the WD(write data)switch circuit.Thus,we can implement them with a small-area design.In addition,we implement the address predecoder with a small-area logic circuit.The area of the designed 32 kbit OTP with 5V and HV devices is 674.725μm×258.75μm(=0.1745mm2)and is 56.3% smaller than that using 3.3V devices. 展开更多
关键词 one-time programmable memory micro controller unit EEPROM tunnel oxide small-area
在线阅读 下载PDF
电子式计数器停电记忆功能电路分析 被引量:1
12
作者 钱宁 《机电工程》 CAS 2014年第4期532-536,共5页
针对电子式计数器类仪器仪表在突然断电或欠压时,如何才能实现保存断电之前的计数数据,并在供电恢复后从停电之前的数据状态开始继续工作的问题,在分析了工业控制领域实现停电记忆的各种方法及各自的优、缺点的基础上,着重分析了CT系列... 针对电子式计数器类仪器仪表在突然断电或欠压时,如何才能实现保存断电之前的计数数据,并在供电恢复后从停电之前的数据状态开始继续工作的问题,在分析了工业控制领域实现停电记忆的各种方法及各自的优、缺点的基础上,着重分析了CT系列电子式计数器停电记忆功能的实现方法,通过对CT系列电子式计数器的集成电路芯片工作电压分别为5 V和3.3 V两种情况下的停电记忆部分的电路进行比较,建立起了在这两种不同的工作电压下,因断电时电压变化不同而导致停电记忆信号具有差异的关系。接着从功耗上对使用这两种不同工作电压的集成电路的优劣进行了评价。研究结果表明,CT系列电子式计数器的停电记忆装置简单实用,使用工作电压为3.3 V的集成电路芯片能获得更稳定的停电记忆效果。 展开更多
关键词 电子计数器 停电记忆功能 稳压二极管 电可擦可编程只读存储器 断电电压变化
在线阅读 下载PDF
Design of 1 kbit antifuse one time programmable memory IP using dual program voltage
13
作者 金丽妍 JANG Ji-Hye +1 位作者 KIM Du-Hwi KIM Young-Hee 《Journal of Central South University》 SCIE EI CAS 2011年第1期125-132,共8页
A 1 kbit antifuse one time programmable(OTP) memory IP,which is one of the non-volatile memory IPs,was designed and used for power management integrated circuits(ICs).A conventional antifuse OTP cell using a single po... A 1 kbit antifuse one time programmable(OTP) memory IP,which is one of the non-volatile memory IPs,was designed and used for power management integrated circuits(ICs).A conventional antifuse OTP cell using a single positive program voltage(VPP) has a problem when applying a higher voltage than the breakdown voltage of the thin gate oxides and at the same time,securing the reliability of medium voltage(VM) devices that are thick gate transistors.A new antifuse OTP cell using a dual program voltage was proposed to prevent the possibility for failures in a qualification test or the yield drop.For the newly proposed cell,a stable sensing is secured from the post-program resistances of several ten thousand ohms or below due to the voltage higher than the hard breakdown voltage applied to the terminals of the antifuse.The layout size of the designed 1 kbit antifuse OTP memory IP with Dongbu HiTek's 0.18 μm Bipolar-CMOS-DMOS(BCD) process is 567.9 μm×205.135 μm and the post-program resistance of an antifuse is predicted to be several ten thousand ohms. 展开更多
关键词 one time programmable memory IP ANTIFUSE hard breakdown dual program voltage post-program resistance
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部