期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于伪树冠的细粒度可变尺寸块运动估计
1
作者
王赜
林娜
王光兴
《计算机工程与应用》
CSCD
北大核心
2004年第12期18-21,共4页
为了实现细粒度的可变尺寸块运动估计算法,构造了一个三叉和四叉结构组合的伪树冠数据结构,和细粒度四叉树森林结合成一个具有单个根节点的复合树。细粒度可变尺寸块运动估计算法同粗粒度算法一样可以利用树结构的特点快速找到具有率失...
为了实现细粒度的可变尺寸块运动估计算法,构造了一个三叉和四叉结构组合的伪树冠数据结构,和细粒度四叉树森林结合成一个具有单个根节点的复合树。细粒度可变尺寸块运动估计算法同粗粒度算法一样可以利用树结构的特点快速找到具有率失真斜率极值的节点。仿真试验验证了细粒度算法和粗粒度算法的不同适用范围。通过仿真试验分析了运算量减少策略、搜索窗大小、搜索深度对算法性能的影响。
展开更多
关键词
伪树冠
细粒度
可变尺寸块运动估计
视频压缩
在线阅读
下载PDF
职称材料
基于FPGA的可变尺寸块运动估计高效结构
2
作者
王瑞
姜宏旭
李波
《北京航空航天大学学报》
EI
CAS
CSCD
北大核心
2009年第11期1339-1343,共5页
针对可变尺寸块运动估计(VBSME,Variable Block-Size Motion Estimation)的硬件结构在现场可编程门阵列(FPGA,Field Programmable Gate Array)上实现时消耗资源多且速度慢的问题,提出了一种面积和速度优化的VBSME硬件结构.其中,绝对差...
针对可变尺寸块运动估计(VBSME,Variable Block-Size Motion Estimation)的硬件结构在现场可编程门阵列(FPGA,Field Programmable Gate Array)上实现时消耗资源多且速度慢的问题,提出了一种面积和速度优化的VBSME硬件结构.其中,绝对差累加和(SAD,Sum of Absolute Differences)的计算采用基于随机存储器(RAM,Random Access Memory)的累加计算方式,比基于寄存器合并的方式节省了面积并增加了速度;通过采用脉动比较链而非总线结构,增强了多个SAD值的比较能力,并能高效地实现对部分差排除算法(PDE,PartialDifference Elimination)的支持.基于Virtex-II型FPGA器件,本结构消耗了2 261个slice,时钟频率达到164 MHz,在搜索窗口为16×16时可实时处理标清格式的视频.与同类设计相比,设计的面积可减少77%,速度增加218%,FPGA的硬件效率显著提升.
展开更多
关键词
视频编码
可变尺寸块运动估计
硬件结构
现场可编程门阵列
在线阅读
下载PDF
职称材料
题名
基于伪树冠的细粒度可变尺寸块运动估计
1
作者
王赜
林娜
王光兴
机构
东北大学信息学院
出处
《计算机工程与应用》
CSCD
北大核心
2004年第12期18-21,共4页
基金
国家863高技术研究发展计划项目资助(编号:2002AA712051)
文摘
为了实现细粒度的可变尺寸块运动估计算法,构造了一个三叉和四叉结构组合的伪树冠数据结构,和细粒度四叉树森林结合成一个具有单个根节点的复合树。细粒度可变尺寸块运动估计算法同粗粒度算法一样可以利用树结构的特点快速找到具有率失真斜率极值的节点。仿真试验验证了细粒度算法和粗粒度算法的不同适用范围。通过仿真试验分析了运算量减少策略、搜索窗大小、搜索深度对算法性能的影响。
关键词
伪树冠
细粒度
可变尺寸块运动估计
视频压缩
Keywords
Fake tree-crown,Fine granularity,VSBM,Video compression
分类号
TP391 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
基于FPGA的可变尺寸块运动估计高效结构
2
作者
王瑞
姜宏旭
李波
机构
北京航空航天大学计算机学院
出处
《北京航空航天大学学报》
EI
CAS
CSCD
北大核心
2009年第11期1339-1343,共5页
基金
国家自然科学基金资助项目(60505007)
文摘
针对可变尺寸块运动估计(VBSME,Variable Block-Size Motion Estimation)的硬件结构在现场可编程门阵列(FPGA,Field Programmable Gate Array)上实现时消耗资源多且速度慢的问题,提出了一种面积和速度优化的VBSME硬件结构.其中,绝对差累加和(SAD,Sum of Absolute Differences)的计算采用基于随机存储器(RAM,Random Access Memory)的累加计算方式,比基于寄存器合并的方式节省了面积并增加了速度;通过采用脉动比较链而非总线结构,增强了多个SAD值的比较能力,并能高效地实现对部分差排除算法(PDE,PartialDifference Elimination)的支持.基于Virtex-II型FPGA器件,本结构消耗了2 261个slice,时钟频率达到164 MHz,在搜索窗口为16×16时可实时处理标清格式的视频.与同类设计相比,设计的面积可减少77%,速度增加218%,FPGA的硬件效率显著提升.
关键词
视频编码
可变尺寸块运动估计
硬件结构
现场可编程门阵列
Keywords
video coding VBSME(variable block-size motion estimation) hardware architecture FPGA(field programmable gate array)
分类号
TP311 [自动化与计算机技术—计算机软件与理论]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于伪树冠的细粒度可变尺寸块运动估计
王赜
林娜
王光兴
《计算机工程与应用》
CSCD
北大核心
2004
0
在线阅读
下载PDF
职称材料
2
基于FPGA的可变尺寸块运动估计高效结构
王瑞
姜宏旭
李波
《北京航空航天大学学报》
EI
CAS
CSCD
北大核心
2009
0
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部