-
题名一种新型忆阻乘法器
被引量:1
- 1
-
-
作者
严利民
解于丰
-
机构
上海大学微电子研究与开发中心
-
出处
《半导体技术》
CAS
北大核心
2023年第9期793-799,811,共8页
-
文摘
在众多存算一体化技术中,忆阻因为其纳米级尺寸和非易失性受到了广泛的关注,而忆阻状态逻辑由于其输入、输出均由忆阻阻值表示的特性被认为是真正实现存算一体化的忆阻数字逻辑。基于前人忆阻状态逻辑的研究,提出了新型的单循环广播操作方法和反向进位保存加法移位(ICSAS)乘法器,通过在传统的进位保存加法移位乘法器中插入反向输入和输出的进位保存加法器优化延迟和忆阻数量消耗。基于VTEAM模型使用LTspice进行仿真验证,仿真结果证明,与存内乘法器(MultPIM)相比,提出的ICSAS乘法器在忆阻数量和所用循环数上均有较大提升,对比N bit乘法器,可将消耗循环数从O(Nlog_(2)N)降低至O(N),消耗忆阻数量从14N-7减少至10N-4。
-
关键词
存算一体化
忆阻
状态逻辑
乘法器
反向进位保存加法器
-
Keywords
in-memory computing
memristor
stateful logic
multiplier
inverted carry save adder
-
分类号
TN791
[电子电信—电路与系统]
-