期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于DDR IP核视频图像缓存的设计与实现 被引量:3
1
作者 熊璟 唐广 +1 位作者 唐湘成 黄自力 《电视技术》 北大核心 2011年第2期48-50,共3页
在现代图像采集显示系统中,常常需要用到大容量、高速度的存储器,DDR为当前存储器应用的主流。采用了64 bit数据位宽的DDR IP核利用DDR的双倍数据传输速度的优点并结合了双口RAM的高速缓存特点,基于Altera公司的CycloneⅢ系列FPGA开发... 在现代图像采集显示系统中,常常需要用到大容量、高速度的存储器,DDR为当前存储器应用的主流。采用了64 bit数据位宽的DDR IP核利用DDR的双倍数据传输速度的优点并结合了双口RAM的高速缓存特点,基于Altera公司的CycloneⅢ系列FPGA开发板在两种平台下实现了数据传输和图像缓存,并使用逻辑分析仪Signal TapⅡ对设计进行调试和分析。 展开更多
关键词 DDR 双口随机访问存储器 图像缓存 CYCLONE
在线阅读 下载PDF
FPGA实现时分多址的一种改进型方法 被引量:2
2
作者 卢峥 黄晓革 《电子设计工程》 2011年第1期58-61,共4页
利用FPGA实现时分多址的方法有很多种,但大多数方法都对FPGA芯片资源的占用非常巨大。针对这一问题,提出一种改进型方法来实现时分多址。通过使用FPGA芯片内部的双口随机访问存储器(双口RAM),利用同一块RAM采用两套时钟线,地址线和数据... 利用FPGA实现时分多址的方法有很多种,但大多数方法都对FPGA芯片资源的占用非常巨大。针对这一问题,提出一种改进型方法来实现时分多址。通过使用FPGA芯片内部的双口随机访问存储器(双口RAM),利用同一块RAM采用两套时钟线,地址线和数据线,例化双口RAM的IP核后,在占用较少FPGA芯片资源的前提下,信号实现了时分多址格式的传输。通过对程序进行仿真和验证,证明了该算法的可用性,与传统方法相比,芯片资源的占用率明显降低。 展开更多
关键词 时分多址 现场可编程门阵列 双口随机访问存储器 IP核 芯片资源
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部