期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
压缩查找表的高精度CORDIC算法设计 被引量:3
1
作者 姚亚峰 邹凌志 +1 位作者 侯强 钟梁 《华南理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2018年第10期58-62,71,共6页
目前16位精度的坐标旋转数字计算机(CORDIC)算法设计存在输出时延长、硬件消耗大等问题,而在数字加密和信息安全等领域需要32位乃至更高精度的输出.文中提出了一种基于压缩查找表的32位精度CORDIC算法,根据内在迭代规律分解并压缩查找表... 目前16位精度的坐标旋转数字计算机(CORDIC)算法设计存在输出时延长、硬件消耗大等问题,而在数字加密和信息安全等领域需要32位乃至更高精度的输出.文中提出了一种基于压缩查找表的32位精度CORDIC算法,根据内在迭代规律分解并压缩查找表,还采用区间折叠、角度重编码和合并迭代等,实现了一种电路资源消耗不大,输出时延仅需3个时钟周期,基于定点数格式的算法设计.仿真结果表明,查找表容量压缩到常规方法所需容量的1. 78%,输出时延从常规方法所需的8个时钟周期降低至3个时钟周期,输出平均误差为2. 3048×10-10.本设计具有电路资源消耗少、精度高、输出时延低等优点,更适合实时性强、硬件资源紧凑的现代通信应用场合. 展开更多
关键词 坐标旋转数字计算机 压缩查找表 角度重编码 定点数
在线阅读 下载PDF
用FPGA实现DDS的设计 被引量:4
2
作者 吴曙荣 杨银堂 朱樟明 《航空计算技术》 2006年第1期1-3,共3页
主要介绍了直接数字频率合成器DDS(D irect D igital Frequency Synthesizer,简称DDS)的原理和特点,研究了用FPGA实现DDS的设计方法,给出了为提高芯片运算速度、加大输出带宽、减小芯片面积等而采用的流水线架构、查找表压缩等优化方法... 主要介绍了直接数字频率合成器DDS(D irect D igital Frequency Synthesizer,简称DDS)的原理和特点,研究了用FPGA实现DDS的设计方法,给出了为提高芯片运算速度、加大输出带宽、减小芯片面积等而采用的流水线架构、查找表压缩等优化方法。并给出了仿真结果。 展开更多
关键词 流水线 直接数字频率合成 压缩存储查找 现场可编程门阵列
在线阅读 下载PDF
基于DSP Builder的正弦信号源优化设计及其FPGA实现 被引量:2
3
作者 杨应琼 李明 《现代电子技术》 2008年第11期29-30,33,共3页
主要介绍了直接数字频率合成器的原理和特点,研究了用DSP Builder实现正弦信号发生器的设计方法,继承了传统DDS信号源调频、调相迅速的优点,给出了查找表压缩优化方法。并应用Altera公司推出的DSP Builder和QuartusⅡ进行了仿真实现。... 主要介绍了直接数字频率合成器的原理和特点,研究了用DSP Builder实现正弦信号发生器的设计方法,继承了传统DDS信号源调频、调相迅速的优点,给出了查找表压缩优化方法。并应用Altera公司推出的DSP Builder和QuartusⅡ进行了仿真实现。实际结果表明,此设计方法在节约芯片资源的基础上达到了较高了精度。 展开更多
关键词 正弦信号源 直接数字频率合成 压缩存储查找 现场可编程门阵列
在线阅读 下载PDF
DDFS逻辑优化设计及Verilog实现
4
作者 史喆 杨银堂 《微电子学与计算机》 CSCD 北大核心 2004年第5期37-40,共4页
文章主要介绍了在直接数字频率合成器DDFS穴DirectDigitalFrequencySynthesizer雪系统中,为了提高芯片运算速度,加大输出带宽,减小芯片规模从而提高可靠性和提高频谱纯度等,而采用的优化方法及其VerilogHDL实现。
关键词 流水线 输入寄存器结构 加法器最低位修正 压缩存储查找
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部