期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于前递预取的SoC内存控制器精准仿真方法
1
作者 李作骏 卢天越 陈明宇 《高技术通讯》 北大核心 2025年第5期480-489,共10页
本文提出一种基于现场可编辑门阵列(field programmable gate array,FPGA)的内存控制器性能精确仿真评估方法,通过高速可扩展接口(advanced extensible interface,AXI)总线前递、访存预取和数据缓存的方式解决了FPGA芯片内外访存时序需... 本文提出一种基于现场可编辑门阵列(field programmable gate array,FPGA)的内存控制器性能精确仿真评估方法,通过高速可扩展接口(advanced extensible interface,AXI)总线前递、访存预取和数据缓存的方式解决了FPGA芯片内外访存时序需求不一致的问题,从而实现了在真实处理器系统应用仿真场景下对内存控制器的精确性能评估。与香山开源第5代精简指令集计算机(reduced instruction set computer-five,RISC-V)处理器雁栖湖架构硅后芯片对比,SPEC CPU2006基准测试程序的执行时间平均偏差为1.29%,最大偏差为3.45%。该方法解决了因为内存控制器模型不准确而导致FPGA片上系统(system of chip,SoC)原型系统中真实应用仿真性能评估与流片后实际性能存在较大偏差的问题,同时无需进行大量修改就能用于任何支持AXI和双倍数据速率物理层接口(DDR PHY interface,DFI)协议的标准内存控制器精确仿真。 展开更多
关键词 内存控制器 现场可编辑门阵列 性能评估 双倍数据速率 动态随机访问存储器
在线阅读 下载PDF
一种嵌入式实时网络多媒体数据传输方法 被引量:2
2
作者 王再见 万婷 +1 位作者 吴丹丹 邢青青 《系统仿真学报》 CAS CSCD 北大核心 2017年第4期808-817,共10页
为提高实时视频数据采集和传输的速率,以现场可编程门阵列(Filed Programmable Gate Array,FPGA)为核心处理器,以Verilog HDL描述电路功能实现对同步动态随机访问存储器(Synchronous Dynamic Random Access Memory,SDRAM)的高速访问,基... 为提高实时视频数据采集和传输的速率,以现场可编程门阵列(Filed Programmable Gate Array,FPGA)为核心处理器,以Verilog HDL描述电路功能实现对同步动态随机访问存储器(Synchronous Dynamic Random Access Memory,SDRAM)的高速访问,基于典型网络实时传输网络多媒体业务数据。新的视频数据高速实时传输方法充分利用FPGA并行处理的特点,提高视频数据采集和传输速率。实验结果证明了本文方法的有效性。 展开更多
关键词 高速实时传输 现场可编程门阵列 同步动态随机访问存储器 硬件描述语言
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部