期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
10Gbit/s0.18μmCMOS光纤通信用数据判决电路设计 被引量:1
1
作者 陆竞虞 冯军 《电子工程师》 2004年第3期20-22,共3页
介绍了采用TSMC公司 0 .18μmCMOS工艺设计速率为 10Gbit/s的数据判决电路 ,分析了数据判决电路的系统结构以及单元电路结构 ,给出了仿真结果。该电路采用 + 1.8V电源供电 ,功耗为 10 2mW ,5 0Ω负载上单端输出摆幅 4 0 0mV。整个芯片... 介绍了采用TSMC公司 0 .18μmCMOS工艺设计速率为 10Gbit/s的数据判决电路 ,分析了数据判决电路的系统结构以及单元电路结构 ,给出了仿真结果。该电路采用 + 1.8V电源供电 ,功耗为 10 2mW ,5 0Ω负载上单端输出摆幅 4 0 0mV。整个芯片面积为 0 .80mm× 1.0 5mm。 展开更多
关键词 CMOS 光纤通信 数据判决电路 SCFL
在线阅读 下载PDF
超高速单电源GaAs判决再生电路
2
作者 詹琰 王永生 +3 位作者 赵建龙 夏冠群 孙晓玮 范恒 《固体电子学研究与进展》 CAS CSCD 北大核心 2001年第2期133-138,共6页
设计并模拟分析了光纤通信用超高速单电源 Ga As判决再生电路 ,采用非掺 SI Ga As衬底直接离子注入、1μm耗尽型 Ga As MESFET、平面电路工艺研制出单片 Ga As判决再生电路。实验测试结果表明 ,该电路可对输入信号进行正确的“0”、“1... 设计并模拟分析了光纤通信用超高速单电源 Ga As判决再生电路 ,采用非掺 SI Ga As衬底直接离子注入、1μm耗尽型 Ga As MESFET、平面电路工艺研制出单片 Ga As判决再生电路。实验测试结果表明 ,该电路可对输入信号进行正确的“0”、“1”判决 ,并经时钟抽样后 ,输出正确的数字信号 ,传输速率可达 2 .8Gbit/s,可用于覆盖 2 . 展开更多
关键词 光纤通信 砷化镓 判决再生 金属-半导体势垒场效应晶体管
在线阅读 下载PDF
1.25~3.125Gb/s连续数据速率CDR设计 被引量:1
3
作者 矫逸书 周玉梅 +1 位作者 蒋见花 吴斌 《半导体技术》 CAS CSCD 北大核心 2010年第11期1111-1115,共5页
设计了一款工作速率为1.25~3.125 Gb/s的连续可调时钟数据恢复(CDR)电路,可以满足多种通信标准的设计需求。CDR采用相位插值型双环路结构,使系统可以根据应用需求对抖动抑制和相位跟踪能力独立进行优化。针对低功耗和低噪声的需求,提... 设计了一款工作速率为1.25~3.125 Gb/s的连续可调时钟数据恢复(CDR)电路,可以满足多种通信标准的设计需求。CDR采用相位插值型双环路结构,使系统可以根据应用需求对抖动抑制和相位跟踪能力独立进行优化。针对低功耗和低噪声的需求,提出一种新型半速率采样判决电路,利用电流共享和节点电容充放电技术,数据速率为3.125 Gb/s时,仅需要消耗50μA电流。芯片采用0.13μm工艺流片验证,面积0.42 mm2,功耗98 mW,测试结果表明,时钟数据恢复电路接收PRBS7序列时,误码率小于10-12。 展开更多
关键词 时钟数据恢复 锁相环 高速采样器 判决电路 采样
在线阅读 下载PDF
三冗余设计在安全控制器中的应用
4
作者 王祖全 王天鹏 +2 位作者 吴红 罗捷 张丹枫 《数字技术与应用》 2022年第7期187-189,共3页
本文探讨了一种基于三冗余设计结合三取二判决电路,最终输出执行驱动信号的安全控制器设计架构,从设计源头消除了单点故障失效模式,提升了产品的可靠性和安全性。本控制器按照时序要求将指令信号同时送入三片独立的DSP进行信号处理,按... 本文探讨了一种基于三冗余设计结合三取二判决电路,最终输出执行驱动信号的安全控制器设计架构,从设计源头消除了单点故障失效模式,提升了产品的可靠性和安全性。本控制器按照时序要求将指令信号同时送入三片独立的DSP进行信号处理,按照时序要求输出相应的控制执行信号,信号经三取二判决后输出最终的执行驱动信号,进而避免单路故障下的指令的误输出和漏输出。 展开更多
关键词 安全控制器 冗余设计 单点故障 指令信号 判决电路 驱动信号 失效模式 三取二
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部