期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
组合逻辑电路的小世界网络模型 被引量:7
1
作者 王哈力 单薏 王希凤 《电机与控制学报》 EI CSCD 北大核心 2006年第4期370-374,共5页
针对可编程逻辑器件中组合逻辑电路的优化设计问题,依据复杂网络理论中小世界模型分簇的基本特征,提出了双重优化设计指标下的电路设计方法,以16位奇偶校验电路为例,利用Matlab对电路进行了仿真。仿真结果表明,通过适当降低网络分簇度,... 针对可编程逻辑器件中组合逻辑电路的优化设计问题,依据复杂网络理论中小世界模型分簇的基本特征,提出了双重优化设计指标下的电路设计方法,以16位奇偶校验电路为例,利用Matlab对电路进行了仿真。仿真结果表明,通过适当降低网络分簇度,有效削弱关键节点在电路中的作用,并适当增加网络连接的冗余性,避免关键元器件的故障导致整个系统的灾害性失败的现象出现,从而降低电路的脆弱性,提高电路鲁棒性和可靠性。 展开更多
关键词 小世界网络模型 平均布度 分簇系数 平均路径长度
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部