期刊文献+
共找到547篇文章
< 1 2 28 >
每页显示 20 50 100
基于分布式算法的数字滤波器设计 被引量:32
1
作者 魏灵 杨日杰 崔旭涛 《仪器仪表学报》 EI CAS CSCD 北大核心 2008年第10期2100-2104,共5页
本文对基于分布式算法的FIR数字滤波器设计进行了研究,在完成了以FPGA和单片机为核心的硬件设计的基础上,将分布式FIR算法应用于FIR滤波器设计,实现了16阶FIR滤波器的设计和调试,并对算法进行优化使其能够设计更高阶次的滤波器。由于FI... 本文对基于分布式算法的FIR数字滤波器设计进行了研究,在完成了以FPGA和单片机为核心的硬件设计的基础上,将分布式FIR算法应用于FIR滤波器设计,实现了16阶FIR滤波器的设计和调试,并对算法进行优化使其能够设计更高阶次的滤波器。由于FIR滤波器所具有的种种优点,在实际电路中被广泛运用。本文将分布式算法引入到滤波器设计中,实现了高阶滤波器的设计。实验结果表明,所设计的硬件具有程序下载方便、便于扩展、通用性强等特点;分布式算法极大地减少了对FPGA资源的占用、有效提高了FPGA内部资源的利用率;滤波器性能指标满足设计要求。 展开更多
关键词 FIR滤波器 FPGA 分布式算法
在线阅读 下载PDF
铁路车流径路优化分布式算法 被引量:6
2
作者 农静 季令 +1 位作者 叶玉玲 刘志杰 《中国铁道科学》 EI CAS CSCD 北大核心 2008年第3期115-121,共7页
针对铁路车流径路优化的计算量随着路网中节点数和车流数的增加呈指数型增长的问题,引入分布式计算方法进行求解。对于任意一个固定顺序的车流排列,基于线路能力约束条件,构造车流径路优化模型。定义对该车流排列评价的函数,将车流径路... 针对铁路车流径路优化的计算量随着路网中节点数和车流数的增加呈指数型增长的问题,引入分布式计算方法进行求解。对于任意一个固定顺序的车流排列,基于线路能力约束条件,构造车流径路优化模型。定义对该车流排列评价的函数,将车流径路优化问题分解成车流排列的评价计算问题和车流排列优化问题。设计分布式计算网络结构及网络程序流程。采用改进的禁忌搜索法,在服务器端完成车流排列空间的优化搜索,在不同的客户机端进行车流排列的评价计算,利用计算机网络将二者有机地结合起来,形成分布式算法。将车流排列优化问题归纳为旅行商问题,分析模型算法的复杂性。对算例进行计算表明:对构造的车流径路优化模型采用分布式算法进行求解可以节省大量时间,但存在对计算机网络配置要求高的问题。 展开更多
关键词 车流径路 评价函数 最短经路 分布式算法 禁忌搜索法 旅行商问题
在线阅读 下载PDF
基于并行结构分布式算法的FIR滤波器设计 被引量:12
3
作者 朱武 张佳民 张智明 《电子测量与仪器学报》 CSCD 2007年第4期87-92,共6页
本文详细地叙述了线性相位FIR数字滤波器的一种设计方法。首先通过MATLAB设计出一个具体指标的FIR滤波器,并对滤波器系数进行了处理,使之便于在FPGA中实现。在滤波器硬件设计中,采用了分布式算法来计算滤波器中的乘积和运算,提高了信号... 本文详细地叙述了线性相位FIR数字滤波器的一种设计方法。首先通过MATLAB设计出一个具体指标的FIR滤波器,并对滤波器系数进行了处理,使之便于在FPGA中实现。在滤波器硬件设计中,采用了分布式算法来计算滤波器中的乘积和运算,提高了信号的处理效率。由于采用了分布式算法的并行结构,提高了滤波速度。本论文用VHDL编写代码,用MaxplusII进行编译、综合和仿真,FPGA器件选用ALTERA公司的FLEX10K系列7万门的芯片。最后,对设计结果做了验证,验证结果表明:这种方法大大减少了FPGA硬件资源的耗费,所设计的滤波器运算正确,实现了快速滤波功能。 展开更多
关键词 FIR滤波器 线性相位 MATLAB 分布式算法 FPGA
在线阅读 下载PDF
配网中光伏逆变器最优潮流追踪的分布式算法 被引量:26
4
作者 李克强 韩学山 +1 位作者 李华东 李文博 《中国电机工程学报》 EI CSCD 北大核心 2019年第3期711-720,950,共11页
在量测、定位、通信技术,以及逆变器输出可快速设定的电力电子化技术成熟背景下,针对配电网中分布式光伏逆变器最优潮流追踪问题,提出一种时变、线性化的优化模型。该模型依据优化周期极短、电网状态量在优化周期内数值变化微小的特点,... 在量测、定位、通信技术,以及逆变器输出可快速设定的电力电子化技术成熟背景下,针对配电网中分布式光伏逆变器最优潮流追踪问题,提出一种时变、线性化的优化模型。该模型依据优化周期极短、电网状态量在优化周期内数值变化微小的特点,基于泰勒展开,将优化时段内的目标函数、约束条件线性化,从而将非线性优化问题转化为序列线性优化问题。这一序列线性化方法较全程线性化假设在精度上有显著提高。进一步利用交替方向乘子算法,将上述线性规划问题推演为分布式计算格式,即各光伏逆变器仅需获取相邻节点有限的变量信息,即可完成对自身运行基点的优化,并得到全局一致性的优化结果。算例分析表明,所提算法可以实现光伏逆变器对最优潮流的实时追踪,从而使配电网更好地适应高比例光伏电源的接入,提高配电网主动性与运行效率。 展开更多
关键词 配电网 分布式光伏 最优潮流 电压调节 分布式算法
在线阅读 下载PDF
基于位串行分布式算法和FPGA实现FIR电路的研究 被引量:14
5
作者 郭继昌 李香萍 滕建辅 《电子测量与仪器学报》 CSCD 2001年第2期15-21,共7页
本文提出了一种采用现场可编程门阵列器件FPGA实现FIR数字滤波器硬件电路的方案 ,该方案基于只读存储器ROM查找表的位串行分布式算法。并以一个十六阶低通FIR数字滤波器电路的实现为例说明了设计过程 ,所设计电路通过了软件验证和硬件仿... 本文提出了一种采用现场可编程门阵列器件FPGA实现FIR数字滤波器硬件电路的方案 ,该方案基于只读存储器ROM查找表的位串行分布式算法。并以一个十六阶低通FIR数字滤波器电路的实现为例说明了设计过程 ,所设计电路通过了软件验证和硬件仿真 ,结果表明电路工作正确可靠 ,满足设计要求。 展开更多
关键词 FPGA ROM查找表 位串行分布式算法 FIR数字滤波器
在线阅读 下载PDF
一种蓝牙分散网拓扑结构创建和网络路由分布式算法 被引量:8
6
作者 林鸿 丁文芳 高强 《计算机研究与发展》 EI CSCD 北大核心 2003年第2期201-207,共7页
蓝牙分散网潜在的广阔应用前景使它逐渐成为自组网络研究热点之一 蓝牙分散网所具有的特殊限制和特性给有效创建分散网络拓扑结构和网络路由带来了挑战 提出和分析了一种分布式蓝牙分散网拓扑结构创建算法和以此为基础的网络路由算法 ... 蓝牙分散网潜在的广阔应用前景使它逐渐成为自组网络研究热点之一 蓝牙分散网所具有的特殊限制和特性给有效创建分散网络拓扑结构和网络路由带来了挑战 提出和分析了一种分布式蓝牙分散网拓扑结构创建算法和以此为基础的网络路由算法 它是一种简单有效的可递归算法 ,具有良好的扩展性 文章假定通信距离内的两结点间能建立物理连接 通过数学证明和仿真试验 ,算法具有以下性能 :时间复杂度为O(logN) ,消息复杂度为O(N) ,分散网网络直径为O(logN) 利用特殊的地址表示法 。 展开更多
关键词 蓝牙分散网 拓扑结构 网络路由分布式算法 自组网络 分散网 无线移动网络 微微网
在线阅读 下载PDF
基于FPGA的分布式算法FIR滤波器设计 被引量:19
7
作者 赵岚 毕卫红 刘丰 《电子测量技术》 2007年第7期101-104,共4页
FIR滤波器具有许多优点,是数字信号处理系统中基本的元件。本文比较了目前FIR滤波器硬件实现的几种方法,详细研究了基于FPGA、采用分布式算法实现FIR滤波器的原理和方法,设计了一个32阶线性相位FIR滤波器,并用VHDL语言对其进行了描述。... FIR滤波器具有许多优点,是数字信号处理系统中基本的元件。本文比较了目前FIR滤波器硬件实现的几种方法,详细研究了基于FPGA、采用分布式算法实现FIR滤波器的原理和方法,设计了一个32阶线性相位FIR滤波器,并用VHDL语言对其进行了描述。此滤波器采用串行加法器将数据进行预相加,从而将滤波器的规模减半。其主要部分——乘累加单元,采用LUT查找表结构,将乘法运算转换为查表操作,提升处理速度。最后进行了硬件仿真,结果证明,这一方法是可行且高效的。 展开更多
关键词 FIR滤波器 FPGA 分布式算法 LUT
在线阅读 下载PDF
含分布式能源的配电网实时最优潮流分布式算法 被引量:10
8
作者 李克强 韩学山 《电力系统自动化》 EI CSCD 北大核心 2020年第20期54-61,共8页
提出一种含分布式能源的配电网实时最优潮流分布式算法。首先,该算法在获取电压状态量的实时数据后,利用原问题的二阶泰勒展开对状态量进行一次修正,并将修正结果用于控制量的计算和分布式能源的功率控制,给出了该方法在连续执行后的可... 提出一种含分布式能源的配电网实时最优潮流分布式算法。首先,该算法在获取电压状态量的实时数据后,利用原问题的二阶泰勒展开对状态量进行一次修正,并将修正结果用于控制量的计算和分布式能源的功率控制,给出了该方法在连续执行后的可行性分析。然后,利用海森阵的稀疏特性,提出了海森阵元素的分解、并行计算方法和修正方程的分布式高斯消去法,从而实现算法的分布式求解。最后,通过算例分析验证了所提算法的可行性和有效性。 展开更多
关键词 配电网 分布式能源 最优潮流 高斯消去法 分布式算法
在线阅读 下载PDF
循环冗余校验分布式算法的理论推导及FPGA实现 被引量:3
9
作者 毕占坤 黄芝平 +1 位作者 张羿猛 王跃科 《兵工学报》 EI CAS CSCD 北大核心 2006年第6期1122-1125,共4页
循环冗余校验(CRC)算法广泛应用于测控及通信领域以提高数据传输的可靠性。传统的按位计算CRC校验值的方法不能满足高速信号处理的要求。利用FPGA查找表结构以及并行分布式运算的特点,在很大程度上可以突破处理速度上的瓶颈。本文对CRC... 循环冗余校验(CRC)算法广泛应用于测控及通信领域以提高数据传输的可靠性。传统的按位计算CRC校验值的方法不能满足高速信号处理的要求。利用FPGA查找表结构以及并行分布式运算的特点,在很大程度上可以突破处理速度上的瓶颈。本文对CRC分布式算法进行了公式推导,该方法可以衍生出针对任何阶次生成多项式以及任意处理位宽的CRC分布式算法。该算法在实际应用中获得了很高的处理速度和很好的稳定性。 展开更多
关键词 仪器仪表技术 循环冗余校验 分布式算法 查找表 超高速集成电路硬件描述语言
在线阅读 下载PDF
基于分布式算法的高阶FIR滤波器及其FPGA实现 被引量:14
10
作者 李书华 曾以成 《计算机工程与应用》 CSCD 北大核心 2010年第12期136-138,175,共4页
提出一种新的高阶FIR滤波器的FPGA实现方法。该方法运用多相分解结构对高阶FIR滤波器进行降阶处理,采用改进的分布式算法来实现降阶后的FIR滤波器。设计了一系列阶数从8到1024的FIR滤波器,通过QuartusⅡ7.1的综合与仿真,以及在EP2S60F10... 提出一种新的高阶FIR滤波器的FPGA实现方法。该方法运用多相分解结构对高阶FIR滤波器进行降阶处理,采用改进的分布式算法来实现降阶后的FIR滤波器。设计了一系列阶数从8到1024的FIR滤波器,通过QuartusⅡ7.1的综合与仿真,以及在EP2S60F1020C4FPGA目标器件上的实现结果表明,该方法能够有效地减少硬件资源的使用且满足高速实时性的要求。 展开更多
关键词 有限冲激响应(FIR)滤波器 现场可编程门阵列(FPGA) 分布式算法(DA) 多相分解
在线阅读 下载PDF
基于大系统分解—协调理论的电力系统经济调度分布式算法 被引量:6
11
作者 邱家驹 蔡雯 于渤 《中国电机工程学报》 EI CSCD 北大核心 1994年第6期30-34,共5页
本文提出一种新的用大系统分解——协调理论进行电力系统经济调度的算法。该算法按区域将一个大的电力系统分成几个子系统,各子系统之间通过边界点耦合,将边界点的电压及区域间交换功率作为协调变量。各子系统在给定的协调变量下求解... 本文提出一种新的用大系统分解——协调理论进行电力系统经济调度的算法。该算法按区域将一个大的电力系统分成几个子系统,各子系统之间通过边界点耦合,将边界点的电压及区域间交换功率作为协调变量。各子系统在给定的协调变量下求解,由协调级根据各子系统优化结果对协调变量进行修正,再进行新的一轮选代。本算法解决了由于各子系统设置虚拟平衡点而给协调带来的困难,并且由于选择电网运行数据作为协调变量,有利于初值选择和在选代中修正,改善了收敛性。 展开更多
关键词 电力系统 经济调度 分布式算法
在线阅读 下载PDF
基于分布式算法的高阶FIR滤波器及其FPGA实现 被引量:8
12
作者 朱冰莲 程联营 孔杰 《电讯技术》 2006年第2期82-85,共4页
随着FPGA技术的稳步提高,FPGA替代其他技术用于实现高速信号处理已经变得切实可行。针对高阶FIR滤波器十分消耗FPGA硬件资源的问题,提出了一种采用基于位级联的多查找表分布式算法,并以一个32阶8位低通FIR滤波器为例,验证了所提出的方... 随着FPGA技术的稳步提高,FPGA替代其他技术用于实现高速信号处理已经变得切实可行。针对高阶FIR滤波器十分消耗FPGA硬件资源的问题,提出了一种采用基于位级联的多查找表分布式算法,并以一个32阶8位低通FIR滤波器为例,验证了所提出的方法。仿真结果表明,采用这种方法大大减少了FPGA硬件资源的耗费。 展开更多
关键词 数字信号处理 FIR数字滤波器 分布式算法 FPGA 查找表
在线阅读 下载PDF
高阶数字滤波器分布式算法结构比较 被引量:7
13
作者 王法栋 刘宇 《声学技术》 CSCD 2009年第3期307-311,共5页
基于FPGA,对高阶FIR滤波器两种算法——"基于查找表(LUT)的分布式算法"和"改进的分布式算法"的功能及结构差异进行类比。"改进的分布式算法"是对"基于LUT分布式算法"在减少存储器技术上的改进... 基于FPGA,对高阶FIR滤波器两种算法——"基于查找表(LUT)的分布式算法"和"改进的分布式算法"的功能及结构差异进行类比。"改进的分布式算法"是对"基于LUT分布式算法"在减少存储器技术上的改进。对于一个高阶滤波器来说,"改进的分布式算法"比"基于LUT的分布式算法",需要更少的存储器和系统资源。减少存储器使用的递归反复技术极大地增加了在FPGA平台上可实现的滤波器阶数的最大值。"改进的分布式算法"不仅节省了使用的电子器件数量,而且还平衡了FPGA硬件资源中逻辑单元(LE)和存储器的使用。从FPGA的执行结果可以确定,"改进的分布式算法"可以实现一个1024抽头的FIR滤波器,且比"基于LUT的分布式算法"节省更多系统资源。 展开更多
关键词 FIR滤波器 分布式算法 FPGA
在线阅读 下载PDF
基于DSP Builder的分布式算法的FIR数字低通滤波器设计 被引量:4
14
作者 李伟 武鹏飞 陈宏霖 《计算机应用》 CSCD 北大核心 2015年第A02期335-338,共4页
针对利用现场可编辑门阵列(FPGA)设计有限长冲击响应(FIR)数字滤波器中如何降低硬件资源消耗、提高硬件资源利用率的问题,提出一种改进的分布式算法。该算法是将固定系数的FIR滤波器系统单位脉冲响应事先存储在查找表中,利用搜索查找表... 针对利用现场可编辑门阵列(FPGA)设计有限长冲击响应(FIR)数字滤波器中如何降低硬件资源消耗、提高硬件资源利用率的问题,提出一种改进的分布式算法。该算法是将固定系数的FIR滤波器系统单位脉冲响应事先存储在查找表中,利用搜索查找表得到运算结果,而不是使用传统的硬件方式来实现乘累加运算。介绍了以Altera公司的DSP Builder软件作为设计18阶FIR数字低通滤波器设计工具的具体流程和方法。通过Simulink和硬件在环(HIL)模块的引入,将设计模块下载到FPGA,进行软硬件协同仿真,给出滤波器的性能指标的实测结果。实测结果表明,所设计的18阶分布式算法低通滤波器截止频率为5.6 k Hz,带内波动:<0.5 d B,带外抑制:>18 d B,消耗的逻辑单元数量仅为442个较同阶的传统数字滤波器小一个数量级。因此,利用分布式算法设计的滤波器不仅其性能指标能够满足设计要求,对硬件资源的使用效率也有极大的改善。 展开更多
关键词 分布式算法 有限长冲击响应数字低通滤波器 DSP BUILDER SIMULINK 硬件在环 现场可编辑门阵列
在线阅读 下载PDF
基于分布式算法的多项抽取滤波器设计 被引量:3
15
作者 石立国 侯鸿杰 +1 位作者 王竹刚 熊蔚明 《现代电子技术》 北大核心 2016年第23期68-71,共4页
实现高阶FIR滤波器时,在降低FPGA硬件资源占用方面,分布式算法和多相分解技术应用广泛。详细介绍了分布式算法和多相分解技术的原理,并结合FPGA的特点提出了适用于高阶FIR滤波器的新算法,解决了分布式算法实现高阶FIR滤波器查找表过大... 实现高阶FIR滤波器时,在降低FPGA硬件资源占用方面,分布式算法和多相分解技术应用广泛。详细介绍了分布式算法和多相分解技术的原理,并结合FPGA的特点提出了适用于高阶FIR滤波器的新算法,解决了分布式算法实现高阶FIR滤波器查找表过大的问题,提高了硬件资源的利用率。推导了基于分布式算法和多相分解技术的实现原理,通过ISE实现并验证了该算法的高效性。最后,给出了滤波器性能随滤波器系数量化位宽变化的关系。 展开更多
关键词 FIR滤波器 FPGA 分布式算法 多相分解
在线阅读 下载PDF
基于分布式算法的串/并混合构架FIR滤波器设计 被引量:2
16
作者 朱莉 温坚 +1 位作者 卢鑫 覃亚丽 《实验室研究与探索》 CAS 北大核心 2012年第6期25-27,31,共4页
研究基于分布式算法的并行度为2的串/并混合构架FIR数字滤波器设计,提出了一种新的FPGA实现结构。该结构引入一个新的移位累加模块,用于实现2查询表输出的累加运算,采用移位寄存器构建相关控制电路。设计输入精度为8位的FIR滤波器,通过Q... 研究基于分布式算法的并行度为2的串/并混合构架FIR数字滤波器设计,提出了一种新的FPGA实现结构。该结构引入一个新的移位累加模块,用于实现2查询表输出的累加运算,采用移位寄存器构建相关控制电路。设计输入精度为8位的FIR滤波器,通过Quartus II 7.1及Modelsim 6.0SE的综合与仿真,以及在EPF10K70RC240-4FPGA目标器件上的实现。结果表明:该结构有效缩减关键路径且简化模块化设计流程,性能获得显著提升。 展开更多
关键词 分布式算法 串/并混合结构 FIR滤波器 FPGA 移位累加
在线阅读 下载PDF
基于分布式算法的高速高FIR滤波器实现 被引量:3
17
作者 邵婷 刘国华 赵军朝 《火炮发射与控制学报》 北大核心 2007年第4期23-26,共4页
为处理高速实时信号,利用分布式算法对FIR滤波器的硬件实现进行了探讨。在数乘累加运算的理论上,对分布式算法的串行、并行和串并结合的FPGA硬件实现方法进行了研究。结合FPGA查找表结构,兼顾资源及运行速度的要求,用串并结合的方法设计... 为处理高速实时信号,利用分布式算法对FIR滤波器的硬件实现进行了探讨。在数乘累加运算的理论上,对分布式算法的串行、并行和串并结合的FPGA硬件实现方法进行了研究。结合FPGA查找表结构,兼顾资源及运行速度的要求,用串并结合的方法设计了16阶常系数FIR滤波器,并在Quartus II4.1下进行仿真,仿真结果证明了该算法的有效性和实时性。该方法较用乘法器实现的直接FIR滤波有处理速度快,占有资源小的优点,在处理实时信号方面有较大的实用价值。 展开更多
关键词 信息处理技术 FPGA 分布式算法 FIR滤波器
在线阅读 下载PDF
基于分布式算法的实时电价策略研究 被引量:2
18
作者 曾鸣 张晓虎 +1 位作者 何科雷 张鲲 《水电能源科学》 北大核心 2015年第1期194-199,共6页
在智能电网中,实时电价(RTP)是解决智能电网供需平衡的理想手段。通过分析国内外实时电价机制发展现状,将家庭用户负荷分为四类,综合考虑用户间的不同用电特性,构建了相应的用电效益优化模型,采用分布式算法,结合某地区的具体数据,并针... 在智能电网中,实时电价(RTP)是解决智能电网供需平衡的理想手段。通过分析国内外实时电价机制发展现状,将家庭用户负荷分为四类,综合考虑用户间的不同用电特性,构建了相应的用电效益优化模型,采用分布式算法,结合某地区的具体数据,并针对不同的需求响应方案、蓄电池成本、系统大小对模型进行仿真。结果表明,基于分布式算法的需求响应实时电价策略可使社会用电效益最大化。 展开更多
关键词 智能电网 实时电价 需求响应 用电效益 分布式算法
在线阅读 下载PDF
基于FPGA和2位串行分布式算法的实时高速二维DCT/IDCT处理器研制 被引量:2
19
作者 向晖 滕建辅 王承宁 《电子科学学刊》 CSCD 1999年第6期797-805,共9页
本文在W.Li(1991)循环斜卷积算法和分布式算法的基础上,通过软件模拟和具体硬件设计,利用FPGA完成了可用于高清晰度电视核心解码器及其它信号与信息处理系统的8×8二维DCT/IDCT处理器的全部电路设计工作。它采用一根信号线控制计算D... 本文在W.Li(1991)循环斜卷积算法和分布式算法的基础上,通过软件模拟和具体硬件设计,利用FPGA完成了可用于高清晰度电视核心解码器及其它信号与信息处理系统的8×8二维DCT/IDCT处理器的全部电路设计工作。它采用一根信号线控制计算DCT/IDCT,其输入、输出为12位,内部数据线及内部参数均为16位。 展开更多
关键词 二维DCT/IDCT 处理器 分布式算法
在线阅读 下载PDF
基于分布式算法有限脉冲响应(FIR)滤波器的FPGA设计 被引量:6
20
作者 雷能芳 《科学技术与工程》 2010年第11期2743-2746,共4页
FIR滤波器是一种被广泛应用的基本的数字信号处理部件。针对采用常用方法设计实现FIR滤波器存在的问题,提出基于分布式算法设计并在FPGA上高效实现严格线性相位FIR滤波器的方案,通过编程仿真得到满意的结果。该方法实现FIR滤波器器件体... FIR滤波器是一种被广泛应用的基本的数字信号处理部件。针对采用常用方法设计实现FIR滤波器存在的问题,提出基于分布式算法设计并在FPGA上高效实现严格线性相位FIR滤波器的方案,通过编程仿真得到满意的结果。该方法实现FIR滤波器器件体积小、性能可靠、价格低廉、设计周期短,可作为高速数字滤波设计的较好方案。 展开更多
关键词 现场可编程门阵 有限长脉冲响应(Finite Impulse Response FIR)滤波器 分布式算法 硬件描述语言
在线阅读 下载PDF
上一页 1 2 28 下一页 到第
使用帮助 返回顶部